亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電加熱板

  • 試驗AT24C02EEPROM芯片程序 [實驗要求] 在數碼管的前兩位顯示0-99數字,當實驗板斷電后,再重新加電可繼續 從斷電處保存的數據開始上加,這正是體現了AT24C02有斷電可保存數據

    試驗AT24C02EEPROM芯片程序 [實驗要求] 在數碼管的前兩位顯示0-99數字,當實驗板斷電后,再重新加電可繼續 從斷電處保存的數據開始上加,這正是體現了AT24C02有斷電可保存數據能力.

    標簽: 24C C02 EEPROM AT

    上傳時間: 2013-12-23

    上傳用戶:jhksyghr

  • FPGA 開發板源碼。芯片為Mars EP1C6F.VHDL語言。可實現一些基本的功能。如乘法器、加法器、多路選擇器等。

    FPGA 開發板源碼。芯片為Mars EP1C6F.VHDL語言。可實現一些基本的功能。如乘法器、加法器、多路選擇器等。

    標簽: FPGA Mars VHDL EP

    上傳時間: 2017-05-25

    上傳用戶:shizhanincc

  • FPGA開發板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。

    FPGA開發板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。

    標簽: Verilog EP1C6F FPGA Mars

    上傳時間: 2014-11-10

    上傳用戶:15736969615

  • 主機板電路圖 有需要 可以看看囉 有點舊 但是很實用唷~~

    主機板電路圖 有需要 可以看看囉 有點舊 但是很實用唷~~

    標簽:

    上傳時間: 2017-06-30

    上傳用戶:dsgkjgkjg

  • 基于USB2.0的FPGA配置接口及實驗開發評估板設計與實現.rar

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: FPGA USB 2.0

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • 實驗開發評估板設計與實現

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • Keil 8.08 +Proteus 7.1SP2 加聯調補丁

    Keil 8.08 +Proteus 7.1SP2 加聯調補丁,沒有單片機開發板的XDJM可以用用,練練手

    標簽: Proteus Keil 8.08 7.1

    上傳時間: 2013-08-27

    上傳用戶:ddddddd

  • 制作CPLD電路實驗板的方法及步驟

    本文詳細介紹了制作電路板的方法及步驟.\r\n實驗板的功能\r\n這個實驗板可以做如下實驗:\r\n1.可以進行運算器(加、減、乘和除法)、比較器、譯碼器、編碼器、選擇器、分配器和一般組合電路的實驗\r\n2.可以進行觸發器、寄存器、計數器和一般時序電路的實驗\r\n3.可以進行頻率計電路、時鐘電路、計時電路、交通燈等復雜數字系統的實驗\r\n4.加擴展板可以進行A/D、D/A、串行E2ROM和8031單片機等方面的實驗\r\n

    標簽: CPLD 電路 實驗板

    上傳時間: 2013-09-01

    上傳用戶:吾學吾舞

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • JTAG仿真器 mega16開發板恩易

    JTAG仿真器 mega16開發板 聯系  楊迪 15336417867  0531-55508458 QQ:1347978253  http://www.easyele.cn 有了mega16開發板 JTAG仿真器就可以開始學習強大的AVR單片機,不用再單獨買編程器,仿真器。本產品是AVRVI設計生產的AVR學習開發生產工具,以Atmega16為核心,集成AVR JTAG ICE仿真器和STK500 ISP編程器,用戶只需要再擁有一臺計算機即可進行系統的學習。同時mega16開發板器 JTAG仿真器還提供精致的說明書,讓您事半功倍,深入了解單片機電路的設計,找到好工作沒問題,詳細介紹電路設計和如果學習開發等內容,即使不買板子也值得你收藏。mega16開發板 JTAG仿真器的貨號:EasyAVR-M16  規格: 套  重量:400克。單價298/套 mega16開發板 JTAG仿真器開發板板載資源列表(部分): 1.1路有源蜂鳴器,也可接無源蜂鳴器 2.實時鐘PCF8563 3.1IIC總線EEPROM AT24c01 4.1-wire單總線 5.晶振和復位電路 6.可選的有源晶振電路 7.AD電壓調整電位器 8.電位器參考電壓和待測電壓調整 9.mega16開發板 JTAG仿真器擁有4個8位撥碼開關 0.32Pin MCU外接端子 所有引腳標注 11.12864液晶接口 12.1602液晶接口 13.mega16開發板 JTAG仿真器有標準KF396尼龍接線端子 14.透明防滑硅膠腳墊 mega16開發板 JTAG仿真器的三個關鍵特點:開發板集成常用資源:LED、按鍵、七段數碼管、RS232、LCD接口等;開發板上集成了AVR JTAG ICE仿真器和AVR ISP編程器;信號調理電路,輸入0~10V,軌至軌信號調理。購買mega16開發板 JTAG仿真器是,我們會以優惠的價格提供給客戶一些可選配件:18B20 10元;1602字符液晶  20元;12864 圖形液晶帶字庫 80元;串口通訊線纜 5元;有源晶振   5元;杜邦頭連線10條 5元,以上全配只需要加100元,如需要5V 小型步進電機另加20元。歡迎大家咨詢選購。 開發板系列我公司還出售: mega128四合一開發板    498/套 ATMEL 原裝 ATSTK500開發板   750/塊 ATmega8 開發板 學習板 Mini Mega8 核心板    87/塊 ATmega48 開發板 學習板 Mini Mega48 核心板  84/塊 ATMega88 開發板 學習板 mini mega88 核心板  91/塊 ATmega16 開發板 AVR學習板 Mega16 核心板    106/塊 ATmega32 開發板 學習板 Mini M32 核心板     116/塊 ATmega128 開發板 學習板 Mini M128 核心板   147/塊 ATmega64 開發板 學習板 Mini M64 核心板    144/塊

    標簽: JTAG mega 16 仿真器

    上傳時間: 2013-10-19

    上傳用戶:tou15837271233

主站蜘蛛池模板: 台南市| 崇明县| 闻喜县| 庆阳市| 吉林市| 沁源县| 周口市| 浦城县| 汤原县| 井冈山市| 长兴县| 鹰潭市| 邵武市| 广德县| 凤山县| 宁城县| 若尔盖县| 齐河县| 襄城县| 台北市| 古交市| 霍城县| 池州市| 新绛县| 舒城县| 二连浩特市| 潮安县| 蓬安县| 聂拉木县| 雷州市| 唐河县| 日喀则市| 通辽市| 安福县| 肥乡县| 永吉县| 富顺县| 茶陵县| 子长县| 永胜县| 长沙市|