altera Quartus II TLC晶片控制 可控制暫存器,手動調(diào)整內(nèi)碼。 (含電路)
標(biāo)簽: Quartus altera TLC 控制
上傳時間: 2016-02-13
上傳用戶:Zxcvbnm
本設(shè)計(jì)是一個簡單的行編輯器。它主要能實(shí)現(xiàn)五個主要內(nèi)容: 1、字符的按行錄入及儲存;2、文件內(nèi)容的顯示;3、文件內(nèi)容的查找;4、文件內(nèi)容的替換5、文件的修改。 設(shè)計(jì)按數(shù)標(biāo)準(zhǔn)I/O下文件系統(tǒng)軟件工程的方法進(jìn)行,系統(tǒng)應(yīng)具有良好的界面、必要的交互信息和較好的健壯性;醒目美觀的軟件封面。操作人員能快捷簡單地進(jìn)行操作。
標(biāo)簽: 編輯器 字符 儲存 修改
上傳時間: 2016-02-27
上傳用戶:朗朗乾坤
經(jīng)典的DSP試驗(yàn)程序集合! 01指令實(shí)驗(yàn) 02存儲器 03串行口 04同步串口 05步進(jìn)電機(jī) 06硬件中斷 07定時器 08交通燈 09直流電機(jī) 10濾波器 11正弦波發(fā)生器 12語音錄放 13顯示屏
標(biāo)簽: DSP 程序 指令 實(shí)驗(yàn)
上傳時間: 2016-03-18
上傳用戶:米卡
ILI9220驅(qū)動程序,請大家參考,液晶顯示器應(yīng)用
標(biāo)簽: 9220 ILI 驅(qū)動 程序
上傳時間: 2013-12-13
上傳用戶:xc216
這是一個c語言解二維方程式,由電腦自動求解數(shù)學(xué),對初學(xué)者而言相當(dāng)容易些改理解.
標(biāo)簽: 方程
上傳時間: 2013-12-27
上傳用戶:mhp0114
CRC校驗(yàn)串行實(shí)現(xiàn)方法,verilog源碼,利用反饋線性移位寄存器的方法,實(shí)現(xiàn)簡單,適用于串行通信協(xié)議中的CRC校驗(yàn).
標(biāo)簽: CRC verilog 串行 實(shí)現(xiàn)方法
上傳時間: 2014-11-24
TMS320F2812片上異步串行收發(fā)器SCI口源代碼
標(biāo)簽: F2812 2812 320F TMS
上傳時間: 2013-12-08
上傳用戶:dongqiangqiang
串行端口的本質(zhì)功能是作為CPU和串行設(shè)備間的編碼轉(zhuǎn)換器。當(dāng)數(shù)據(jù)從 CPU經(jīng)過串行端口發(fā)送出去時,字節(jié)數(shù)據(jù)轉(zhuǎn)換為串行的位。在接收數(shù)據(jù)時,串行的位被轉(zhuǎn)換為字節(jié)數(shù)據(jù)
標(biāo)簽: CPU 串行端口 串行 設(shè)備
上傳時間: 2016-04-20
上傳用戶:daguda
用定時器 T0 或 T1 模擬串行口程序
標(biāo)簽: T0 T1 定時器 串行口
上傳時間: 2016-04-21
上傳用戶:cylnpy
通用串行異步收發(fā)器8251的Verilog HDL源代碼.doc
標(biāo)簽: Verilog 8251 HDL
上傳時間: 2013-12-24
上傳用戶:xg262122
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1