基帶芯片AD6525的應用電路。在05年之前的手機中應用非常廣泛,配合AD652x的幾款芯片便可完成手機信號處理中的大部分功能。
上傳時間: 2013-04-24
上傳用戶:guanliya
DFT(Discrete Fourier Transformation)是數字信號分析與處理如圖形、語音及圖像等領域的重要變換工具,直接計算DFT的計算量與變換區間長度N的平方成正比.當N較大時,因計算量太大,直接用DFT算法進行譜分析和喜好的實時處理是不切實際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運算效率提高1~2個數量級.本文的目的就是研究如何應用FPGA這種大規模可編程邏輯器件實現FFT的算法.本設計主要采用先進的基-4DIT算法研制一個具有實用價值的FFT實時硬件處理器.在FFT實時硬件處理器的設計實現過程中,利用遞歸結構以及成組浮點制運算方式,解決了蝶形計算、數據傳輸和存儲操作協調一致問題.合理地解決了位增長問題.同時,采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內置在FPGA芯片內部,使整個系統的數據交換和處理速度得以很大提高,實際合理地解決了資源和速度之間相互制約的問題.本設計采用Verilog HDL硬件描述語言進行設計,由于在設計中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設計效率.
上傳時間: 2013-06-20
上傳用戶:小碼農lz
本文重點研究的是補償編碼鍵控(CCK)的調制與解調算法原理,以及基于FPGA進行的系統設計實現。作為IEEE802.11b標準中關鍵的調制技術,CCK碼具有良好的相關特性,能夠在高速率傳輸數據的同時有效的克服多徑效應。本文首先對WLAN的結構和特點進行了簡單介紹,對其中的IEEE802.11b標準進行了研究,并著重分析了其物理層基帶部分的結構和規范。然后系統的介紹了CCK碼的特點,重點對11Mb/s模式下基于“基本CCK碼字集”的CCK調制原理和基于快速沃爾什變換(FWT)塊的CCK解調原理進行了分析討論。接下來通過在Matlab中對調制和解調方案的仿真,得到了正確的理論數據,并驗證了系統設計的可行性。最后在Xilinx公司的ISE6.2開發環境下,使用硬件描述語言Verilog HDL對CCK調制和解調系統在FPGA中進行了設計,然后將整個系統在ModelSim中進行了功能仿真。理論分析和仿真結果的比較表明系統設計是正確的,而且系統性能良好。 本文所設計的基于FPGA的CCK調制和解調系統具有集成度高、穩定性強和能夠在線軟件更新等特點。研究成果可以給將來設計更高性能、更高集成度的基帶WLAN芯片提供基礎。
上傳時間: 2013-06-02
上傳用戶:yoleeson
近幾年來,OFDM技術引起了人們的廣泛注意,根據這項新技術,很多相關協議被提出來。其中WiMax代表空中接口滿足IEEE802.16標準的寬帶無線通信系統,IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協議。該協議規定數據傳輸采用突發模式,調制方式采用OFDM技術,傳輸速率較高且實現方便、成本低廉,已經成為首先推廣應用的商業化標準。本文對IEEE802.16d OFDM系統物理層進行了研究,并在XILINX公司的Virtexpro II芯片上實現了基帶算法。 ⑴探討了OFDM基本原理及其關鍵技術。根據IEEE802.16d OFDM系統的物理層發送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統在有無循環前綴(CP)、多徑數目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結合計算量的大小提出了一種新的聯合同步算法,以及得出了LS信道估計算法最適合802.16d系統的結論。 ⑵完成了基帶發射機和接收機的FPGA硬件電路實現。為了使系統的時鐘頻率更高,采用了流水線的結構。設計中采用編寫Verilog程序和使用IP核相結合的辦法,實現了新的聯合同步算法,并且通過簡化結構,避免了信道估計算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺對程序進行設計、綜合和仿真,并將仿真結果和MATLAB軟件計算結果相對比。結果表明,采用16位數據總線可達到理想的精度。 ⑶采用串口通信的方式對基帶系統進行了驗證。通過串口通信從功能上表明該系統確實可行。
上傳時間: 2013-04-24
上傳用戶:zhangyigenius
針對高速數字信號處理的要求,提出用FPGA 實現基- 4FFT 算法,并對其整體結構、蝶形單\\\\\\\\r\\\\\\\\n元進行了分析. 采用蝶算單元輸入并行結構和同址運算,能同時提供蝶形運算所需的4 個操作\\\\\\\\r\\\\\\\\n數,具有最大的數據并行性,能提高處理速度 按照旋轉因子存放規則,蝶形運算所需的3 個旋轉\\\\\\\\r\\\\\\\\n因子地址相同,且尋址方式簡單 輸出采取與輸入相似的存儲器 運算單元同時采用3 個乘法的\\\\\\\\r\\\\\\\\n復數運算算法來
上傳時間: 2013-08-08
上傳用戶:gxrui1991
摘要:本文主要介紹以CPLD 芯片進行十字路口的交通燈的設計,用CPLD 作為交通燈控制器的主控芯片,采用VHDL\r\n語言編寫控制程序,利用CPLD的可重復編程和在動態系統重構的特性,大大地提高了數字系統設計的靈活性和通用性。\r\n關鍵詞:CPLD;VHDL;交通燈控制器\r\n中圖分類號:TP39\r\nAbstract :This paper introduces the electronic-traffic lamp, which is based on the VHDL and is com
上傳時間: 2013-08-11
上傳用戶:aesuser
描述了一個用于微波傳輸設備的16QAM接收機解調芯片的FPGA實現,芯片集成了定時恢復、載波恢復和自適應盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達25M波特的符號速率,在一片EP1C12Q240C8(ALTERA)上實現,即將用于量產的微波傳輸設備中。\\r\\n
上傳時間: 2013-08-22
上傳用戶:23333
采用按時間抽選的基4原位算法和坐標旋轉數字式計算機(CORDIC)算法實現了一個FFT實時譜分析系統。整個設計采用流水線工作方式,保證了系統的速度,避免了瓶勁的出現;整個系統采用FPGA實現,實驗表明,該系統既有DSP器件實現的靈活性又有專用FFT芯片實現的高速數據吞吐能力,可以廣泛地應用于數字信號處理的各個領域。
上傳時間: 2013-09-01
上傳用戶:731140412
RSA密碼芯片的FPGA實現\r\n請有需要的人來下載
上傳時間: 2013-09-01
上傳用戶:tangsiyun
來自日本東京,韓國首爾,美國德克薩斯普萊諾,2009年12月10日—MICROTUNE,INC.今日發布一款基于最新高集成硅技術的標準射頻-基帶芯片,此款芯片以極具吸引力的價格提供出色的電視接收性能。MT3141單芯片為全球電視制造商在下一代數字電視設計中引入高性能、低成本、超小型的接收器,從而使他們能夠提供所有品牌、型號、價格和屏幕尺寸的超薄超輕的高性能數字電視產品。
上傳時間: 2013-10-23
上傳用戶:xitai