在傳統的直線驅動場合,都是由旋轉電機提供原動力,再由絲杠、絲桿、齒條等中間機構轉換為直線運動。這樣的設置,不僅在中間傳動過程中消耗了大量的能量,而且摩擦產生的噪聲也非常明顯,同時也給系統的維護工作帶來了麻煩。 直線電機的出現可以使上述問題得到解決,由于具備直接將電能轉化為直線運動的能力,直線電機已經在機床驅動、集成電路組裝等場合逐漸取代了傳統的旋轉電機的位置。 自19世紀中期直線電機的概念被首次提出以來,經過孕育、實驗、開發和實用這四個階段的發展,并借助于電力電子技術,以及日漸成熟的直線電機控制技術,直線電機已經廣泛應用到了制造業、交通運輸業等各個方面。 與旋轉電機類似,按工作原理的不同,直線電機也有著各種類型,應用較多的是直線步進電機、直線同步電機和直線感應電機。其中直線步進電機更多的是應用在需要精確定位的場合,比如半導體工業;后兩者則被應用在需要連續和大推力的場合,比如機床。而直線同步電機,尤其是永磁直線同步電機,憑借更大的單位面積推力、更高的效率等優點受到了更多的青睞,與此同時,由于沒有了勵磁繞組,電機的整個結構也得以簡化。另一方面,我國豐富的稀土資源也為這種電機的發展提供了廣泛空間。 作為一種較為新穎的電機,目前國內仍缺乏系統化的永磁直線同步電機設計方案,尤其是電樞繞組部分。常用的方法仍是基于傳統的旋轉電機,例如使用雙層疊繞組方案。通過對實際電機的軟件模擬,我們發現這樣的設計思路的表現并不能令人滿意,比如造成了動子線圈槽滿率過大,電機設計難以形成系列化等缺點,而電機本身輸出推力的波動也較大。 針對傳統方案的一系列缺點,本文提出了一種新的永磁直線同步電機設計方案。該方案基于“單元電機”的概念,使用單層同心式線圈。當目標推力要求變化時,只需改變“單元電機”的數目和排列組合的方式,就可以達到改變的目的。而每個單元中的繞組連接方式則不需要改變,由此避免了繁瑣而復雜的繞組設計,這就給電機的系列化設計帶來了便捷。同時,單層繞組的使用也更方便嵌線,也更有利于降低銅耗,提高效率。 在完成單元電機設計任務的基礎上,本文利用加拿大Infolytica公司出品的電磁場有限元分析軟件MagNet對電機的運行進行了模擬,并得到了電機的額定輸出推力曲線和反電動勢曲線,輸出推力曲線較之傳統方案也更平穩。體現了該設計方案的優越性。
上傳時間: 2013-06-29
上傳用戶:pinksun9
地鐵列車牽引轉矩控制是影響列車安全可靠運行的重要因素,牽引變流模塊是整個列車交流傳動系統的核心設備,而牽引轉矩控制又是最關鍵的部分。本文以某城市國產化地鐵列車為研究對象,主要針對牽引轉矩控制方案進行研究并通過設計列車通信網絡對牽引轉矩實施監測。 論文首先介紹地鐵列車牽引轉矩控制的研究現狀,分析目前高性能交流調速方法在地鐵列車牽引轉矩控制中的應用現狀。并簡要介紹了網絡監測技術的研究現狀和CANopen總線協議在軌道交通車輛中的國內外應用現狀。 采用可編程邏輯控制器PLC及其子模塊構建了通信網絡的硬件結構,并設計了通信網絡軟件。對CANopen的通信報文進行了具體設計,實現了應用層協議CANopen的功能。 根據實際運行的需求,對牽引電機轉矩控制、牽引逆變器的PWM控制方式進行了研究。采用帶轉矩內環的轉速、磁鏈閉環矢量控制方法,應用帶定時調制環節的滯環電流比較PWM和優化脈沖控制方案分段對逆變器進行PWM控制。通過設計牽引系統與CANopen網絡的數據接口,實現了通信網絡對牽引控制效果的監測,并對牽引特性曲線進行分析;選取特性曲線上的特定工作點,對牽引控制效果進行了分析說明。測試結果表明本文討論的牽引矢量控制和PWM控制方案能夠很好地滿足列車運營對牽引轉矩的要求。 目前,該系統正在進行線路運行調試和性能改進,準備交付用戶進行商業線路運營,具有很好的工程應用價值。
上傳時間: 2013-08-02
上傳用戶:LYNX
矢量控制變頻調速系統是國內當前電氣傳動和自動化領域研究的熱點和技術攻堅的難點。矢量控制技術作為一種先進的控制策略,是在電機統一理論、機電能量轉換和坐標變換理論的基礎上發展起來的,具有先進性、新穎性和實用性的特點。其思想就是將異步電動機的數學模型通過坐標變換,將定子電流矢量分解為按轉子磁場定向的兩個直流分量并分別加以控制,從而實現磁通和轉矩的解耦控制,以期達到獨立控制電機轉矩的效果。 本課題基于矢量控制的基本原理,采用TI公司最先進的電機控制專用DSP芯片TMS320F2812,開發出了一套基于轉子磁鏈位置估計和轉子速度估計的電流轉速雙閉環的轉子磁場定向直接矢量控制變頻調速系統,并實現了實際運行,初步達到了產品化的目標。主要的工作如下: (1)從電機數學模型和坐標系變換入手,采用電流轉速雙閉環的轉子磁場定向直接矢量控制方案,深入探討了SVPWM和矢量控制的基本原理,并完成了調速系統的功能框圖; (2)基于TI公司的DSP芯片TMS320F2812和MITSUBISHI的IPM模塊PM50RSA120,設計了調速系統的硬件電路,包括控制電路,驅動電路,電源電路和操作面板電路等; (3)設計了基于轉子磁鏈位置估計和速度估計的電流轉速雙閉環的轉子磁場定向直接矢量控制變頻調速系統的軟件部分,給出了調速系統的軟件流程圖和各子模塊的具體實現; (4)采用先進的自適應Fuzzy-PI調節器來代替傳統的PI調節器作為速度控制器,取得了較好的控制效果; (5)搭建了整個變頻調速實驗平臺,進行了整機測試,給出了實驗結果和結論。 該系統已經成功應用于矢量變頻器成品生產中,在北京天華博實電氣有限公司的變頻器生產車間進行了相應的實驗。實驗表明,該系統具有良好的動靜態性能,運行穩定,抗干擾能力強,獲得用戶好評,不失為一套具有先進性、新穎型、實用性的高性能變頻調速系統。
上傳時間: 2013-05-25
上傳用戶:er1219
固態硬盤是一種以FLASH為存儲介質的新型硬盤。由于它不像傳統硬盤一樣以高速旋轉的磁盤為存儲介質,不需要浪費大量的尋道時間,因此它有著傳統硬盤不可比擬的順序和隨機存儲速度。同時由于固態硬盤不存在機械存儲結構,因此還具有高抗震性、無工作噪音、可適應惡劣工作環境等優點。隨著計算機技術的高速發展,固態硬盤技術已經成為未來存儲介質技術發展的必然趨勢。 本文以設計固態硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協議并使用硬件編程語言verilog,設計了一個位于設備端的IDE控制器。該IDE控制器的主要作用在于解析主機所發送的IDE指令并控制硬盤設備進行相應的狀態遷移和指令操作,從而完成硬盤設備端與主機端之間基本的狀態通信以及數據通信。論文主要完成了幾個方面的內容。第一:論文從固態硬盤的基本結構出發,分析了固態硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設計的要點和難點;第二:論文設計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗模塊六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設計;第三:論文以設計狀態機流程和主要控制信號的方式實現了各個具體子功能模塊并列舉了部分關鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現,并通過SAS邏輯分析儀和QuartusⅡ對IDE控制器進行了功能測試和分析,驗證了本論文設計的正確性。
上傳時間: 2013-07-31
上傳用戶:liangrb
隨著數字化技術的飛速發展,數字視頻信號的傳輸技術更是受到人們的關注。相比較其它類型的信息傳輸如文本和數據,視頻通信需要占用更多的帶寬資源,因此為了實現在帶寬受限的條件下的傳輸,視頻源必須經過大量壓縮。盡管現在的網絡狀況不斷地改善,但相對與快速增長的視頻業務而言,網絡帶寬資源仍然是遠遠不夠的。2003年3月,新一代視頻壓縮標準H.264/AVC的推出,使視頻壓縮研究進入了一個新的層次。H.264標準中包含了很多先進的視頻壓縮編碼方法,與以前的視頻編碼標準相比具有明顯的進步。在相同視覺感知質量的情況下,H.264的編碼效率比H.263提高了一倍左右,并且有更好的網絡友好性。然而,高編碼壓縮率是以很高的計算復雜度為代價的,H.264標準的計算復雜度約為H.263的3倍,所以在實際應用中必須對其算法進行優化以減低其計算復雜度。 @@ 本文首先介紹了H.264標準的研究背景,分析了國內外H.264硬件系統的研究現狀,并介紹了本文的主要工作。 @@ 接著對H.264編碼標準的理論知識、關鍵技術分別進行了介紹。 @@ 對H.264塊匹配運動估計算法進行研究,對經典的塊匹配運動估計算法通過對比分析,三步、二維等算法在搜索效率上優于全搜索算法,而全搜索算法在數據流的規則性和均勻性有著自己的優越性。 @@ 針對塊匹配運動估計全搜索算法的VLSI結構的特點,提出改進的塊匹配運動估計全搜索算法。本文基于對數據流的分析,對硬件尋址進行了研究。通過一次完整的全搜索數據流分析,改進的塊匹配運動估計算法在時鐘周期、PE資源消耗方面得到優化。 @@ 最后基于FPGA平臺對整像素運動估計模塊進行了研究。首先對運動估計模塊結構進行了功能子模塊劃分;然后對每個子模塊進行設計和仿真和對整個運動估計模塊進行聯合仿真驗證。 @@關鍵詞:H.264;FPGA;QuartusⅡ;幀間預測;運動估計;塊匹配
上傳時間: 2013-04-24
上傳用戶:zttztt2005
隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優點,目前已經成為計算機外設接口的主流技術,在計算機外圍設備和消費類電子領域正獲得越來越多的應用。 @@ 本文基于USB2.0協議規范,設計了一款支持高速和全速傳輸的USB2.0設備控制器IP核。文中著重介紹了這款設備控制器IP核的設計和FPGA驗證工作,詳細研究并分析了USB2.0規范,根據規范提出了一種USB2.0設備控制器整體構架方案,描述了各個功能子模塊硬件電路的功能及實現。從可重用的角度出發,對設備控制器模塊進行優化設計,增加多個靈活的配置選項,根據不同的應用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應用于各種USB系統。本文還研究了IP核的驗證方法,并對所設計的USB2.0設備控制器建立了功能完備的ModelSim仿真驗證環境,搭建了FPGA硬件驗證平臺,設計了具有AHB接口的設備控制器和帶有8051的設備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設計的USB2.0設備控制器IP核可配置性高,使用者可以自由配置所需端點的個數以及每個端點類型等,可以集成于多種USB系統中,適于各類USB設備的開發。本課題所取得的成果為USB2.0設備類的研究和開發積累了經驗,并為后來實驗室某項目測試芯片的USB數據采集提供了參考方案,也為未來USB3.0接口IP核的開發和應用奠定了基礎。 @@關鍵詞USB2.0控制器;IP核;FPGA;驗證
上傳時間: 2013-06-30
上傳用戶:nanfeicui
MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。
上傳時間: 2013-07-01
上傳用戶:xymbian
隨著TD—SCDMA技術的不斷發展,TD—SCDMA系統產品也逐步成熟并隨之完善。產品家族日益豐富,室內型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產品逐步問世,可以滿足不同場景的建網需求。而分布式基站(BBU+RRU)越來越多地受到業界的關注和重視。 本文主要從TD—SCDMA頻點拉遠系統(RRU)和軟件無線電技術的發展入手,重點研究TD—SCDMA頻點拉遠系統的FPGA設計與實現。TD—SCDMA通信系統通過靈活分配不同的上下行時隙,實現業務的不對稱性,但是多路數字中頻所構成的系統成本高和控制的復雜性,以及TDD雙工模式下,系統的峰均比隨時隙數增加而增加,對整個頻點拉遠系統的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統使用軟件無線電平臺,一方面軟件算法可以有效保證時隙分配的準確性,保證對前端控制器的開關控制,以及對上下行功率讀取計算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統的峰均比,有效降低系統對前端放大器線性輸出能力的要求。 本文主要研究軟件無線電中DUC和CFR的關鍵技術以及FPGA實現,DUC主要由3倍FIR內插成型濾波器、2倍插值補償濾波器以及5級CIC濾波器級聯組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片FPGA實現,能很好提高RRU性能,減少其硬件結構,降低成本,降低功耗,增加外部環境的穩定性。
上傳時間: 2013-07-20
上傳用戶:rishian
隨著電子技術和計算機技術的飛速發展,視頻圖像處理技術近年來得到極大的重視和長足的發展,其應用范圍主要包括數字廣播、消費類電子、視頻監控、醫學成像及文檔影像處理等領域。當前視頻圖像處理主要問題是當處理的數據量很大時,處理速度慢,執行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據視頻信號的處理過程和典型視頻圖像處理系統的構成提出了基于FPGA的視頻圖像處理系統總體框圖;其次選擇視頻轉換芯片SAA7113,完成視頻圖像采集模塊的設計,主要分三步完成:1)配置視頻轉換芯片的工作模式,完成視頻轉化芯片SAA7113的初始化:2)通過分析輸出數據流的格式標準,來識別奇偶場信號、場消隱信號和有效行數據的開始和結束信號三種控制信號,并根據控制信號,用Verilog硬件描述語言編程實現圖像數據的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數據的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環境進行程序測試與運行,并分析仿真結果,驗證了數據采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當的算子,采用工具MATLAB、System Generator for DSP和ISE,利用模塊構建方式,搭建視頻算法平臺,實現圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網表,對資源的消耗做簡要分析。 本論文的創新點是采用新的開發環境System Generator for DSP實現視頻圖像算法。這種開發視頻圖像算法的方式靈活性強、設計周期短、驗證方便、是視頻圖像處理發展的必然趨勢。
上傳時間: 2013-05-20
上傳用戶:fudong911
隨著圖像分辨率的越來越高,軟件實現的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發展使得硬件實現圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現了一個研究圖像處理算法的可重復配置的硬件模塊架構,架構包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現,根據不同的圖像處理算法可以獨立實現。架構為計算模塊實現了一個可添加、移出接口,不同的算法設計只要符合該接口就可以方便的加入到模塊架構中來進行調試和運行。 在硬件架構的基礎上本文實現了排序濾波,中值濾波,卷積運算及高斯濾波,形態學算子運算等經典的圖像處理算法。討論了FPGA的圖像處理算法的設計方法及優化策略,通過性能分析,FPGA實現圖像處理在時間上比軟件處理有了很大的提高;通過結果的比較,發現FPGA的處理結果達到了軟件處理幾乎同等的效果水平。最后本文在實現較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設計都是在ISE8.2和ModelSim第三方仿真軟件環境下開發的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現FPGA為核心處理芯片的實時圖像處理系統有著積極的作用。
上傳時間: 2013-07-29
上傳用戶:愛順不順