高可用性繫統(tǒng)常常采用雙路饋送功率分配,旨在實(shí)現(xiàn)冗餘並增強(qiáng)系統(tǒng)的可靠性。“或”二極管把兩路電源一起連接在負(fù)載點(diǎn)上,最常用的是肖特基二極管,目的在於實(shí)現(xiàn)低損耗
標(biāo)簽: 理想二極管 保護(hù) 電源布線 錯(cuò)誤
上傳時(shí)間: 2013-10-19
上傳用戶:BOBOniu
PC電源測(cè)試系統(tǒng)chroma8000簡(jiǎn)介
標(biāo)簽: chroma 8000 電源測(cè)試系統(tǒng)
上傳時(shí)間: 2013-11-08
上傳用戶:xiehao13
在對(duì)具有多路輸出的反激變換器進(jìn)行理論分析的基礎(chǔ)上,進(jìn)行了模型仿真及試驗(yàn)。其結(jié)果揭示了由于各路輸出時(shí)間常數(shù)的不同,而導(dǎo)致變換器在連續(xù)工作模式下出現(xiàn)假斷續(xù)狀態(tài),此分析結(jié)果為反激變換器的輸出參數(shù)設(shè)計(jì)提供了很好的依據(jù)。
標(biāo)簽: 多路輸出 反激變換器 假斷續(xù) 分
上傳時(shí)間: 2013-11-17
上傳用戶:gyq
U 1TRAMARK 9彩超電源故障分析2例
上傳時(shí)間: 2014-01-16
上傳用戶:Jesse_嘉偉
三種方法讀取鍵值 使用者設(shè)計(jì)行列鍵盤介面,一般常採用三種方法讀取鍵值。 中斷式 在鍵盤按下時(shí)產(chǎn)生一個(gè)外部中斷通知CPU,並由中斷處理程式通過不同位址讀資料線上的狀態(tài)判斷哪個(gè)按鍵被按下。 本實(shí)驗(yàn)採用中斷式實(shí)現(xiàn)使用者鍵盤介面。 掃描法 對(duì)鍵盤上的某一行送低電位,其他為高電位,然後讀取列值,若列值中有一位是低,表明該行與低電位對(duì)應(yīng)列的鍵被按下。否則掃描下一行。 反轉(zhuǎn)法 先將所有行掃描線輸出低電位,讀列值,若列值有一位是低表明有鍵按下;接著所有列掃描線輸出低電位,再讀行值。 根據(jù)讀到的值組合就可以查表得到鍵碼。4x4鍵盤按4行4列組成如圖電路結(jié)構(gòu)。按鍵按下將會(huì)使行列連成通路,這也是見的使用者鍵盤設(shè)計(jì)電路。 //-----------4X4鍵盤程序--------------// uchar keboard(void) { uchar xxa,yyb,i,key; if((PINC&0x0f)!=0x0f) //是否有按鍵按下 {delayms(1); //延時(shí)去抖動(dòng) if((PINC&0x0f)!=0x0f) //有按下則判斷 { xxa=~(PINC|0xf0); //0000xxxx DDRC=0x0f; PORTC=0xf0; delay_1ms(); yyb=~(PINC|0x0f); //xxxx0000 DDRC=0xf0; //復(fù)位 PORTC=0x0f; while((PINC&0x0f)!=0x0f) //按鍵是否放開 { display(data); } i=4; //計(jì)算返回碼 while(xxa!=0) { xxa=xxa>>1; i--; } if(yyb==0x80) key=i; else if(yyb==0x40) key=4+i; else if(yyb==0x20) key=8+i; else if(yyb==0x10) key=12+i; return key; //返回按下的鍵盤碼 } } else return 17; //沒有按鍵按下 }
上傳時(shí)間: 2013-11-12
上傳用戶:a673761058
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-11-17
上傳用戶:cjf0304
電腦超級(jí)技巧_3
標(biāo)簽:
上傳時(shí)間: 2014-01-23
上傳用戶:sqq
基於GPRS的電力無線抄表系統(tǒng)解決方案.rar
上傳時(shí)間: 2014-01-14
上傳用戶:xzt
中華電信簡(jiǎn)訊特碼sns delphi版程式
上傳時(shí)間: 2014-10-25
上傳用戶:sunjet
線程通信 本 文 我 們 將 在VC++4.1 環(huán) 境 下 介 紹 一 個(gè) 父 進(jìn) 程 和 其 子 進(jìn) 程 的 通 信 實(shí) 例。 在 父 進(jìn) 程Parent 窗 口 中 按 一 下 鼠 標(biāo) 左 鍵, 就 會(huì) 產(chǎn) 生 一 個(gè)Pipe 和 啟 動(dòng) 子 進(jìn) 程Child, 并 從Pipe 一 端 發(fā) 送 信 息, 同 時(shí)Child 啟 動(dòng) 后 會(huì) 創(chuàng) 建 一 個(gè) 工 作 線 程, 專 門 用 來 從 管 道 的 另 一 端 讀 入 數(shù) 據(jù)。 通 過 父 進(jìn) 程 菜 單 項(xiàng) 的 控 制 來 改 變 圖 形 形 狀 參 數(shù), 并 傳 給Child 使 之 在 自 己 的 窗 口 中 繪 出 響 應(yīng) 的 圖 形。 下 面 分 別 就 父 進(jìn) 程Parent 和 子 進(jìn) 程Child 來 進(jìn) 行 說 明。
上傳時(shí)間: 2015-02-26
上傳用戶:hopy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1