亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電機與拖動基礎

  • 64點基_4FFT_IFFT的FPGA實現

    64點基_4FFT_IFFT的FPGA實現.pdf

    標簽: FFT_IFFT FPGA

    上傳時間: 2013-08-13

    上傳用戶:yanming8525826

  • OFDM基帶調制系統在FPGA上的實現

    OFDM基帶調制系統在FPGA上的實現,供數字信號處理專業參考

    標簽: OFDM FPGA 基帶 調制系統

    上傳時間: 2013-08-14

    上傳用戶:baiom

  • OFDM基帶調制系統在FPGA上的實現

    OFDM基帶調制系統在FPGA上的實現,適合通信專業的人參考設計

    標簽: OFDM FPGA 基帶 調制系統

    上傳時間: 2013-08-15

    上傳用戶:qlpqlq

  • 基帶 采樣 頻譜 信號

    關鍵字: 基帶 采樣 頻譜 信號

    標簽: 基帶 信號 采樣 頻譜

    上傳時間: 2013-08-19

    上傳用戶:youmo81

  • CDMA數字基帶收發系統發送部分的FPGA設計與仿真

    CDMA數字基帶收發系統發送部分的FPGA設計與仿真

    標簽: CDMA FPGA 數字基帶 收發系統

    上傳時間: 2013-08-24

    上傳用戶:sardinescn

  • 采用按時間抽選的基4原位算法和坐標旋轉數字式計算機(CORDIC)算法實現了一個FFT實時譜分析系統

    采用按時間抽選的基4原位算法和坐標旋轉數字式計算機(CORDIC)算法實現了一個FFT實時譜分析系統。整個設計采用流水線工作方式,保證了系統的速度,避免了瓶勁的出現;整個系統采用FPGA實現,實驗表明,該系統既有DSP器件實現的靈活性又有專用FFT芯片實現的高速數據吞吐能力,可以廣泛地應用于數字信號處理的各個領域。

    標簽: CORDIC FFT 算法 旋轉

    上傳時間: 2013-09-01

    上傳用戶:731140412

  • 用于軟件定義UHF RFID閱讀器的可編程基帶濾波器

    射頻識別 (RFID) 是一種自動識別技術,用於識別包含某個編碼標簽的任何物體

    標簽: RFID UHF 軟件定義 可編程基帶

    上傳時間: 2013-10-29

    上傳用戶:star_in_rain

  • 肖特基二極管SR520-SR5100

    肖特基二極管SR520-SR5100

    標簽: SR 5100 520 肖特基二極管

    上傳時間: 2013-11-04

    上傳用戶:fdfadfs

  • 基帶成形濾波器的數字設計與實現

     根據基帶成型濾波器的工作原理,文中設計出了一種基帶成型濾波器的數字實現方案。該方案首先運用MATALB仿真工具得到信號基帶成型后的仿真數據,并將仿真數據存儲在FPGA中,然后通過查表操作實現了數字基帶成型濾波器的功能。文中還給出了通過MODELSIM得到的信號基帶成型后的仿真結果,仿真結果表明,由該方案所設計的基帶成型濾波器可以很好地完成通信系統中信號的成型特性。

    標簽: 基帶成形濾波器 數字設計

    上傳時間: 2013-11-09

    上傳用戶:563686540

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

主站蜘蛛池模板: 南开区| 扬州市| 吉木乃县| 嫩江县| 自治县| 衢州市| 萝北县| 昭通市| 东安县| 海口市| 汕尾市| 平定县| 祁门县| 龙陵县| 益阳市| 奎屯市| 济宁市| 赤水市| 兴和县| 建阳市| 渭南市| 新安县| 城市| 都安| 三门县| 萨嘎县| 乐山市| 龙门县| 鹤峰县| 锡林浩特市| 西藏| 元谋县| 怀宁县| 铅山县| 沐川县| 连山| 遂溪县| 镇远县| 托克逊县| 泊头市| 彰武县|