亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電氣主接線(xiàn)

  • 基于FPGA技術(shù)的星載高速復(fù)接器設(shè)計

    隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速復(fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對整個空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調(diào)整,應(yīng)用VHDL語言和可編程門陣列FPGA技術(shù),對多個信號源數(shù)據(jù)進行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計中,用VHDL語言對高速復(fù)接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計硬件電路,設(shè)計出的實際電路實現(xiàn)了將來自兩個不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實驗調(diào)試中對FPGA的輸出數(shù)據(jù)進行檢驗,同時對設(shè)計方法進行驗證.驗證結(jié)果完全符合設(shè)計目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計高速復(fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).

    標(biāo)簽: FPGA 星載 復(fù)接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 電磁爐主諧振電路研究與功率控制

    當(dāng)電磁爐負(fù)載(鍋具)的大小和材質(zhì)發(fā)生變化時,負(fù)載的等效電感會發(fā)生變化,這將造成電磁爐主電路諧振頻率變化,這樣電磁爐的輸出功率會不穩(wěn)定,常會使功率管IGBT過壓損壞。針對這種情況,本文提出了一種雙閉環(huán)控制結(jié)構(gòu)和模糊控制方法,使負(fù)載變化時保持電磁爐的輸出功率穩(wěn)定。實際運行結(jié)果證明了該設(shè)計的有效性和可靠性

    標(biāo)簽: 電磁爐 功率控制 諧振電路

    上傳時間: 2013-08-02

    上傳用戶:yw14205

  • 數(shù)字復(fù)接器的FPGA設(shè)計與實現(xiàn)

    該文首先分析了線路碼的一般問題;其次分析了正碼速調(diào)整的基本原理及所涉及的一般問題,并說明了用FPGA進行電路設(shè)計的一般方法;最后分析了該系統(tǒng)所產(chǎn)生的抖動,如抖動的產(chǎn)生,分類以及如何減小抖動等,并對該課題所產(chǎn)生的兩類抖動即正碼速調(diào)整引入的侯時抖動和平滑鎖相環(huán)引入的抖動進行了分析,并用Matlab仿真工具對鎖相環(huán)的抖動與其環(huán)路帶寬之間的關(guān)系進行了仿真與計算. 作者的工作主要包括: 1.利用FPGA完成了復(fù)接、分接系統(tǒng)的設(shè)計和調(diào)試.2.利用FPGA完成了HDB3線路碼的設(shè)計與調(diào)試.3.利用鎖相環(huán)完成了碼速恢復(fù).4,對該復(fù)接分接系統(tǒng)所產(chǎn)生的抖動進行了理論分析和仿真.5.對FPGA進行了誤碼率測試,誤碼性能優(yōu)于10

    標(biāo)簽: FPGA 數(shù)字復(fù)接器

    上傳時間: 2013-04-24

    上傳用戶:songnanhua

  • 基于vc6.0串口通信動態(tài)鏈接庫(DLL)的設(shè)計與應(yīng)用

    在比較常用串口通信實現(xiàn)形式的利弊基礎(chǔ)上,針對某廠輪胎里程試驗機監(jiān)控系統(tǒng)的特點,設(shè)計并實現(xiàn)了串口通信動態(tài)鏈接庫(DLL),詳細(xì)介紹了多線程理論、重疊I/O方式,給出了程序流程圖,對一些關(guān)鍵代碼進行了說明

    標(biāo)簽: 6.0 DLL vc 串口通信

    上傳時間: 2013-07-19

    上傳用戶:songnanhua

  • PCI總線圖像采集卡的設(shè)計與實現(xiàn)

    圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機中獲取數(shù)字信號,然后通過高速的計算機總線傳回計算機,憑借計算機的強大的運算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進行分析處理,具有人機友好、功能靈活、可移植性強等優(yōu)點。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點,得到廣泛的應(yīng)用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機制,采用可編程邏輯器件FPGA實現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設(shè)計進行了詳細(xì)分析,并對每個模塊都給出了精確的仿真結(jié)果。同時,文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計、并行接口設(shè)計、PCI接口設(shè)計、PC端控制軟件設(shè)計以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計圖、實物圖及注釋詳細(xì)的相關(guān)源程序清單。在文章的軟件設(shè)計部分介紹了WinDriver驅(qū)動開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實現(xiàn)設(shè)備的驅(qū)動程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。

    標(biāo)簽: PCI 總線 圖像采集 卡的設(shè)計

    上傳時間: 2013-06-03

    上傳用戶:com1com2

  • 基于FPGA的PCI總線接口橋接邏輯

    隨著信息技術(shù)的發(fā)展,數(shù)字信號的采集與處理在科學(xué)研究、工業(yè)生產(chǎn)、航空航天、醫(yī)療衛(wèi)生等部門得到越來越廣泛的應(yīng)用,這些應(yīng)用中對數(shù)字信號的傳輸速度提出了比較高的要求。傳統(tǒng)的基于ISA總線的信號傳輸效率低,嚴(yán)重制約著系統(tǒng)性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優(yōu)點成為當(dāng)今最流行的計算機局部總線。但是,由于PCI總線硬件接口復(fù)雜、不易于接入、協(xié)議規(guī)范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現(xiàn)方案,支持PCI突發(fā)訪問方式,突發(fā)長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統(tǒng)速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉(zhuǎn)換模塊、數(shù)據(jù)緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設(shè)計方案和硬件電路實現(xiàn)方法,著重分析了PCI接口模塊的數(shù)據(jù)傳輸方式,采用模塊化的方法設(shè)計了內(nèi)部控制邏輯,并進行了相關(guān)的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現(xiàn)其功能,因此設(shè)備驅(qū)動程序的設(shè)計是一個重要部分,論文研究了Windows XP體系結(jié)構(gòu)下的WDM驅(qū)動模式的組成、開發(fā)設(shè)備驅(qū)動程序的工具以及開發(fā)系統(tǒng)實際硬件的設(shè)備驅(qū)動程序時的一些關(guān)鍵技術(shù)。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關(guān)鍵技術(shù),對PCI數(shù)據(jù)采集卡進行了整體方案的設(shè)計。該系統(tǒng)采用Altera公司的cyclone Ⅱ系列FPGA實現(xiàn)。

    標(biāo)簽: FPGA PCI 總線接口 橋接

    上傳時間: 2013-05-22

    上傳用戶:彭玖華

  • 圖像預(yù)處理及DSPCPCI橋接設(shè)計

    實時紅外圖像處理是紅外成像制導(dǎo)的關(guān)鍵技術(shù)。本課題來源于兵器工業(yè)部第209研究所承擔(dān)研制的紅外成像制導(dǎo)技術(shù)背景下的紅外圖像信息處理機項目。 本文在總結(jié)國內(nèi)外研究現(xiàn)狀的基礎(chǔ)上,做了大量紅外圖像信息處理系統(tǒng)硬件部分的設(shè)計工作。主要有以下幾點: 1.系統(tǒng)方案和總體結(jié)構(gòu)設(shè)計 在分析比較目前幾種主流系統(tǒng)方案后,將紅外圖像處理機設(shè)計成“雙FPGA+雙DSP+CPCI”結(jié)構(gòu)。選用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作為系統(tǒng)高層算法處理的核心處理器,選用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作為底層算法處理和接口控制的核心,選用高速CPCI總線作為紅外圖像信息處理機與主機的通訊橋梁。 2.FPGA部分的設(shè)計是本課題的核心,對FPGA部分進行了設(shè)計和調(diào)試 (1)圖像預(yù)處理模塊:FPGA負(fù)責(zé)系統(tǒng)的底層預(yù)處理算法和相應(yīng)控制。首先對采集來的圖像數(shù)據(jù)進行中值濾波和直方圖統(tǒng)計,然后按照鏈路口(Linkport)的通信協(xié)議,將預(yù)處理后的圖像數(shù)據(jù)實時地從FPGA傳給DSP。 (2)DSP-CPCI橋接模塊:FPGA負(fù)責(zé)DSP與CPCI的接口,將DSP處理后的結(jié)果通過DSP-CPCI橋接模塊傳給主機。 聯(lián)調(diào)實驗測試表明,實時紅外圖像信息處理成功實現(xiàn)了對典型紅外目標(biāo)的檢測、識別和跟蹤,從而驗證系統(tǒng)核心FPGA部分的設(shè)計是成功的。

    標(biāo)簽: DSPCPCI 圖像預(yù)處理 橋接設(shè)計

    上傳時間: 2013-07-13

    上傳用戶:gjzeus

  • 計算機相關(guān)接插件及接口的引腳說明

    計算機有關(guān)的接插件的引腳說明,hlp格式。比如串口,并口,PS/2,VGA,PC2,SCSI,IDE,ATA等,均有詳細(xì)的引腳定義,還附送了幾個濾波器電路,十分值得收藏。

    標(biāo)簽: 計算機 插件 接口 引腳

    上傳時間: 2013-04-24

    上傳用戶:520

  • PCI的LAYOUT注意事項及特性阻抗

    主版上有很多PCI的介面可以利用,他的LAYOUT有一些注意事項及必須處理走線的特性阻抗才可以讓系統(tǒng)穩(wěn)定。

    標(biāo)簽: LAYOUT PCI 特性阻抗

    上傳時間: 2013-06-14

    上傳用戶:夢雨軒膂

  • Matlab實現(xiàn)多線性主成份分析(MPCA)

    ·Matlab實現(xiàn)多線性主成份分析(MPCA)

    標(biāo)簽: Matlab MPCA 線性

    上傳時間: 2013-06-30

    上傳用戶:duoshen1989

主站蜘蛛池模板: 昌江| 邻水| 肃北| 安徽省| 昌邑市| 阳高县| 桂阳县| 南昌县| 拜泉县| 方山县| 土默特右旗| 铜山县| 蕲春县| 东兰县| 高碑店市| 察隅县| 襄樊市| 绥中县| 台山市| 巧家县| 桐城市| 太仓市| 宾阳县| 衡阳县| 金坛市| 平顺县| 巴南区| 惠东县| 绵阳市| 红原县| 洛扎县| 望城县| 岑溪市| 怀来县| 邢台县| 嵊州市| 东莞市| 邯郸市| 铁岭县| 逊克县| 和政县|