亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電源集成

  • 基于“單片機CPLDFPGA體系結(jié)構(gòu)”的程控交換機系統(tǒng)集成化設計

    有線通信方式由于具有保密性高、抗干擾能力強在軍事通信中倍受青睞,因此,對軍用有線通信設備的研究和設計具有十分重要的戰(zhàn)略意義.TBJ-204型野戰(zhàn)20線程控交換機是一種小型背負式模擬空分程控用戶交換機,用于裝備全軍各兵種的作戰(zhàn)、演習和緊急搶險等行動.該項目以該交換機為研究對象,在詳細分析原設備的系統(tǒng)結(jié)構(gòu)和功能實現(xiàn)方式的基礎上,指出該機型在使用過程中存在技術(shù)相對陳舊、分立元件過多、可靠性和保密性不夠、體積大、重量大、維修困難等問題,同時結(jié)合系統(tǒng)的低功耗需求和優(yōu)化人機接口設計,本文提出基于"單片機+CPLD/FPGA體系結(jié)構(gòu)"的集成化設計方案:①在CPLD中實現(xiàn)信號音分頻和計時頻率生成電路、20路用戶LED狀態(tài)控制電路;②CPLD與單片機以總線接口方式實現(xiàn)譯碼、數(shù)據(jù)和控制信號鎖存功能的VHDL設計;③基于低功耗設計的器件選型方案和單片機待機模式設計;④人機接口的LCD菜單操作方式.該文詳細介紹了改型設備的研制過程,包括CPLD片內(nèi)功能設計實現(xiàn)、主控制板和用戶板各功能模塊工作原理和設計實現(xiàn)、各硬件模塊功能測試等,最后給出了局內(nèi)呼叫處理功能和話務員服務功能的軟件實現(xiàn)流程.文章結(jié)尾介紹了改型設備的系統(tǒng)性能,它將實現(xiàn)更高的可靠性、保密性和抗干擾能力,同時具備低功耗和小型化的優(yōu)點.最后,該文總結(jié)了項目設計中使用的關鍵技術(shù),指出了設計的創(chuàng)新意義和將來的工作.

    標簽: CPLDFPGA 單片機 程控交換機

    上傳時間: 2013-04-24

    上傳用戶:啊颯颯大師的

  • 常用有源晶振封裝尺寸及實物圖

    常用有源晶振封裝尺寸及實物圖.應該能幫助一些人吧!!

    標簽: 有源晶振 封裝尺寸 實物

    上傳時間: 2013-06-11

    上傳用戶:lanwei

  • 嵌入式調(diào)試系統(tǒng)的研究與實現(xiàn)

    近年來,隨著計算機、微電子、通信及網(wǎng)絡技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個領域,已經(jīng)成為計算機領域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個好的調(diào)試工具對軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關注的重點。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領域中相對落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強大的嵌入式調(diào)試系統(tǒng)具有重要的實際意義。 當前嵌入式系統(tǒng)中尤其流行和值得關注的是ARM系列的嵌入式處理器。為此本課題的目標就是設計并實現(xiàn)一個應用于ARM平臺的JTAG調(diào)試系統(tǒng)。GDB是一個源碼開放的功能強大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標板交換信息的能力相當強,勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強大的調(diào)試功能,同時可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠程調(diào)試協(xié)議RSP做了深入研究的基礎上,實現(xiàn)了GDB調(diào)試器對嵌入式JTAG調(diào)試的支持。此外設計中還把可重夠計算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設計中,使調(diào)試器硬件資源可復用、易于升級,并大大提高了數(shù)據(jù)的傳輸速度。從而實現(xiàn)了一個低成本的、高效的、支持源代碼級調(diào)試的JTAG調(diào)試系統(tǒng)。

    標簽: 嵌入式 調(diào)試系統(tǒng)

    上傳時間: 2013-08-04

    上傳用戶:huangld

  • 基于DDSFPGA的多波形信號源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點。本文研究的是一種基于DDS/FPGA的多波形信號源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質(zhì)的關鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對DDS輸出信號譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數(shù)據(jù)處理能力十分適合應用于DDS多波形信號源的開發(fā)。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環(huán)境,給工作帶了方便。

    標簽: DDSFPGA 多波形 信號源

    上傳時間: 2013-07-27

    上傳用戶:sc965382896

  • 有源功率因數(shù)校正技術(shù)的研究

    本 論文 對 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎上選擇了臨界導電模式作為本文的研究對象。論文詳細分析了臨界導 電模式功率因數(shù)校正Bost開關變換器的工作原理,穩(wěn)態(tài)特性,得出了開關頻率與輸入 電壓、輸入功率的關系,對器件的應力和輸出電壓紋波進行了詳細的分析,為電路的設 計提供了依據(jù)。

    標簽: 有源功率因數(shù) 校正技術(shù)

    上傳時間: 2013-06-13

    上傳用戶:banyou

  • 單相有源濾波器控制系統(tǒng)的研究

    現(xiàn)代家庭中單相供電的用電設備如電腦、電視機、冰箱等都具有非線性特性,都會產(chǎn)生諧波污染電網(wǎng)。本文針對這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設計了一個APF控制系統(tǒng)來產(chǎn)生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達到凈化電網(wǎng)。 本文對提出的APF控制系統(tǒng)從模擬和數(shù)字兩個方面進行了深入的研究。 首先,設計了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對系統(tǒng)補償效果的影響,然后根據(jù)補償效果選擇最佳的參數(shù)值。 其次,針對控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達到最優(yōu)。并從理論上詳細分析了無差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對硬件描述語言以及FPGA設計流程深入理解的基礎上,利用Verilog語言實現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負載。

    標簽: 單相 有源濾波器 控制系統(tǒng)

    上傳時間: 2013-07-27

    上傳用戶:aa17807091

  • 基于FPGA的擴頻模擬信號源的設計

    信號發(fā)生器是控制系統(tǒng)的重要組成部分。研制出較高精度、可靠性、可調(diào)參數(shù)的數(shù)字量信號發(fā)生器,對于促進我國航空、航天、國防以及工業(yè)自動化等領域的發(fā)展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現(xiàn)為中心,對擴頻通信的基本理論、信號源的結(jié)構(gòu)、載波調(diào)制等問題進行了深入的分析和研究,并給出了模塊的硬件實現(xiàn)方案。 現(xiàn)場可編程門陣列(FPGA)設計靈活、速度快,在數(shù)字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術(shù)的發(fā)展和應用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數(shù)字式頻率合成原理(DDS)實現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統(tǒng)的擴頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現(xiàn)電路。 對于載波調(diào)制這一關鍵技術(shù),提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現(xiàn)。最后給出具體設計實現(xiàn)了的信號發(fā)生器的輸出波形。經(jīng)實驗室測試,設計的信號發(fā)生器滿足要求,且結(jié)構(gòu)簡單、工作可靠、重量輕、體積小,具有良好的應用前景。

    標簽: FPGA 擴頻 模擬信號源

    上傳時間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的任意波形發(fā)生器

    隨著國民經(jīng)濟的發(fā)展和社會的進步,人們越來越需要便捷的交通工具,從而促進了汽車工業(yè)的發(fā)展,同時汽車發(fā)動機檢測維修等相關行業(yè)也發(fā)展起來。在汽車發(fā)動機檢測維修中,發(fā)動機電腦(Electronic Control.Unit-ECU)檢測維修是其中最關鍵的部分。發(fā)動機電腦根據(jù)發(fā)動機的曲軸或凸輪軸傳感器信號控制發(fā)動機的噴油、點火和排氣。所以,維修發(fā)動機電腦時,必須對其施加正確的信號。目前,許多發(fā)動機的曲軸和凸輪軸傳感器信號已不再是正弦波和方波等傳統(tǒng)信號,而是多種復雜波形信號。為了能夠提供這種信號,本文研究并設計了一種能夠產(chǎn)生復雜波形的低成本任意波形發(fā)生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發(fā)生器依據(jù)直接數(shù)字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設計現(xiàn)場可編程門陣列(FPGA)的方案實現(xiàn)頻率合成,擴展數(shù)據(jù)存儲器存儲波形的量化幅值(波形數(shù)據(jù)),在微控制單元(MCU)的控制與協(xié)調(diào)下輸出頻率和相位均可調(diào)的信號。 任意波形發(fā)生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統(tǒng)和電源模塊五部分組成。在設計中采用FPGA芯片EPF10K10QC208-4實現(xiàn)DDFS的硬件算法。波形調(diào)整及濾波由兩級放大電路來完成:第一級對D/A輸出信號進行調(diào)整;第二級完成信號濾波及信號幅值和偏移量的調(diào)節(jié)。電源模塊利用三端集成穩(wěn)壓器進行電壓值變換,利用極性轉(zhuǎn)換芯片ICL7660實現(xiàn)正負極性轉(zhuǎn)換。 該任意波形發(fā)生器與通用模擬信號源相比具有:輸出頻率誤差小,分辨率高,可產(chǎn)生任意波形,成本低,體積小,使用方便,工作穩(wěn)定等優(yōu)點,十分適合汽車維修行業(yè)使用,具有較好的市場前景。

    標簽: FPGA 任意波形發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:KIM66

  • 基于單片機的數(shù)控電流源

    基于單片機的數(shù)控電流源 很好的文章 我是為了積分下東西的 對不起了

    標簽: 單片機 數(shù)控電流源

    上傳時間: 2013-07-06

    上傳用戶:xoxoliguozhi

  • 基于FPGA的HDB3編譯碼設計

    一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進而直接影響傳輸?shù)目煽啃裕蚨獙ζ溥M行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現(xiàn)場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優(yōu)點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結(jié)果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結(jié)果與仿真結(jié)果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優(yōu)點。

    標簽: FPGA HDB3 編譯碼

    上傳時間: 2013-04-24

    上傳用戶:siguazgb

主站蜘蛛池模板: 秦安县| 茂名市| 常山县| 美姑县| 鸡泽县| 惠安县| 西吉县| 寿宁县| 宣武区| 兴城市| 滨州市| 东莞市| 潮安县| 清苑县| 两当县| 吉首市| 资源县| 乌拉特中旗| 华宁县| 星座| 察隅县| 伊川县| 刚察县| 巫溪县| 武强县| 汉阴县| 耿马| 湘潭市| 赫章县| 龙井市| 公安县| 化隆| 裕民县| 万宁市| 太仆寺旗| 清新县| 武山县| 梅河口市| 梅州市| 德州市| 玉溪市|