在低功率應(yīng)用領(lǐng)域中,為了降低成本,單級功率因數(shù)校正(PFC)技術(shù)越來越受到人們的關(guān)注。單級PFC技術(shù)是把PFC變換器和DC/DC變換器結(jié)合在一起,共用一個開關(guān)管和一套控制電路,同時提高功率因數(shù)和對輸出電壓進行快速調(diào)節(jié)。本文針對單級PFC技術(shù)進行了較詳細(xì)的分析。首先研究了基本Boost型單級PFC變換器,詳細(xì)分析了其工作原理和特性,指出在現(xiàn)有的單級PFC變換器中,必須解決兩個問題,即如何提高變換器的效率和控制中間儲能電容電壓在450V以下。同時分析了Boost型單級PFC變換器的三端和兩端拓?fù)浣Y(jié)構(gòu),并討論了兩者之間的聯(lián)系。接著引用了直接功率傳遞原理(DPT),研究了一種新型的可實現(xiàn)直接功率傳遞的單級PFC變換器。詳細(xì)分析了該變換器的工作原理和特性。該變換器在引入直接功率傳遞原理的基礎(chǔ)上,相對于一般單級PFC變換器來說,具有更高的效率和良好的功率因數(shù)校正效果。同時可以將單級PFC變換器中間儲能電容電壓的值限制在450V以下。最后,本文用仿真分析驗證了理論的正確性,證明了這種新型的單級PFC變換器比一般的單級PFC變換器性能更優(yōu)越。
標(biāo)簽: ACDC 單級功率 因數(shù)校正
上傳時間: 2013-05-19
上傳用戶:shenglei_353
隨著電力電子技術(shù)的迅速發(fā)展,雙向DC/DC變換器的應(yīng)用日益廣泛。尤其是軟開關(guān)技術(shù)的出現(xiàn),使雙向DC/DC變換器不斷朝著高效化、小型化、高頻化和高性能化的方向發(fā)展,軟開關(guān)技術(shù)的應(yīng)用可以降低雙向DC/DC變換器的開關(guān)損耗,提高變換器的工作效率,為變換器的高頻化提供可能性,從而減小變換器的體積,提高變換器的動態(tài)性能。雙向DC/DC變換器在直流不停電電源系統(tǒng)、航空電源系統(tǒng)、電動汽車等車載電源系統(tǒng)、直流功率放大器以及蓄電池儲能等場合都得到了廣泛的應(yīng)用。 本論文首先在研究硬開關(guān)的缺陷上,提出軟開關(guān)技術(shù);然后在研究雙向DC/DC變換器的基本工作原理的基礎(chǔ)上,對雙向DC/DC變換器的應(yīng)用及軟開關(guān)雙向DC/DC變換器的幾種拓?fù)浣Y(jié)構(gòu)進一步闡述;把軟開關(guān)技術(shù)和雙向DC/DC變換器技術(shù)有機地結(jié)合在一起,提出一種新型的雙向DC/DC變換器的拓?fù)浣Y(jié)構(gòu)。該雙向DC/DC變換器的降壓變換電路采用移相控制ZVSPWMDC/DC變換器;升壓變換電路采用Boost升壓和推挽式升壓兩種變換器相結(jié)合的兩級升壓的新型變換器。 在分別對移相控制ZVSPWMDC/DC變換器和Boost推挽式DC/DC變換器的工作原理進行分析研究的基礎(chǔ)上,使用PSpice9.2計算機仿真軟件對變換器的主電路進行仿真和分析,驗證該新型雙向DC/DC變換器的拓?fù)浣Y(jié)構(gòu)設(shè)計的正確性和可行性。
標(biāo)簽: DCDC PWM 軟開關(guān)
上傳時間: 2013-04-24
上傳用戶:2525775
隨著信息技術(shù)的發(fā)展,通信和計算機等領(lǐng)域的DC/DC電源變換技術(shù)在電源行業(yè)占有很重要的市場。為了能滿足電源系統(tǒng)良好的性能和可靠性,分布電源系統(tǒng)(DPS)被廣泛應(yīng)用于電信、計算機等領(lǐng)域。DPS具有模塊化,可靠性和維護性等優(yōu)點。 本文討論了軟開關(guān)技術(shù)的種類和發(fā)展趨勢,介紹了三種傳統(tǒng)的軟開關(guān)諧振變換器,通過理論分析和仿真,總結(jié)了三種傳統(tǒng)諧振變換器的優(yōu)缺點。在此基礎(chǔ)上,設(shè)計了一種新型的LLC串聯(lián)諧振變換器。此變換器可實現(xiàn)原邊開關(guān)管在零電壓條件下開通、輸出端的整流管零電流條件下關(guān)斷,因而可實現(xiàn)極高的轉(zhuǎn)換效率。由于電路充分地利用了變壓器的勵磁電感和開關(guān)管的寄生參數(shù),可使變換器在寬輸入電壓范圍和全負(fù)載下實現(xiàn)軟開關(guān)。此外,利用變壓器漏感和功率MOS管的寄生電容進行諧振,可有效地降低輸出整流管的電壓應(yīng)力,提高抗EMI的性能。因此,在相同的設(shè)計規(guī)格下,LLC諧振變換器可以選取電壓和電流等較低的功率開關(guān)管和整流二極管,進而減小開發(fā)成本。 結(jié)合PSPICE仿真和實驗調(diào)試,論文詳細(xì)介紹了LLC串聯(lián)諧振變換器工作原理,詳細(xì)討論了諧振參數(shù)、輸入電壓和負(fù)載對變換器性能的影響;根據(jù)參數(shù)設(shè)計步驟和特性分析,設(shè)計了LLC串聯(lián)諧振變換器各組成電路;最后設(shè)計了24V/8A-200KHz的DC/DC電源模塊,通過實驗,其結(jié)果驗證了該拓?fù)湓谌?fù)載下均能實現(xiàn)軟開關(guān),效率高等良好特性。
標(biāo)簽: DCDC LLC 諧振
上傳時間: 2013-05-20
上傳用戶:dialouch
隨著通訊技術(shù)和電力系統(tǒng)的發(fā)展,對通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應(yīng)用于中大功率場合的全橋變換器與軟開關(guān)的結(jié)合解決了這一問題。因此,對其進行研究設(shè)計具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關(guān)技術(shù),且根據(jù)移相控制PWM全橋變換器的主電路拓?fù)浣Y(jié)構(gòu),選定適合于本論文的零電壓開關(guān)軟開關(guān)技術(shù)的電路拓?fù)洌ζ浠竟ぷ髟磉M行闡述,同時給出ZVS軟開關(guān)的實現(xiàn)策略。 其次,對選定的主電路拓?fù)浣Y(jié)構(gòu)進行電路設(shè)計,給出主電路中各參量的設(shè)計及參數(shù)的計算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數(shù)設(shè)計、高頻變壓器及諧振電感的參數(shù)設(shè)計以及輸出整流濾波電路的參數(shù)設(shè)計。 然后,論述移相控制電路的形成,對移相控制芯片進行選擇,同時對移相控制芯片UC3875進行詳細(xì)的分析和設(shè)計。對主功率管MOSFET的驅(qū)動電路進行分析和設(shè)計。 最后,基于理論計算,對系統(tǒng)主電路進行仿真,研究其各部分設(shè)計的參數(shù)是否合乎實際電路。搭建移相控制ZV SDC/DC全橋變換器的實驗平臺,在系統(tǒng)實驗平臺上做了大量的實驗。 實驗結(jié)果表明,論文所設(shè)計的DC/DC變換器能很好的實現(xiàn)軟開關(guān),提高效率,使輸出電壓得到穩(wěn)定控制,最后通過調(diào)整移相控制電路,可實現(xiàn)直流輸出的寬范圍調(diào)整,具有很好的工程實用價值。
標(biāo)簽: ZVSDCDC 50V50A 移相全橋
上傳時間: 2013-08-04
上傳用戶:zklh8989
風(fēng)能作為一種清潔可再生能源,發(fā)展迅速,已經(jīng)成為世界新能源最主要的發(fā)展方向之一。本文以863計劃項目"MW級風(fēng)力發(fā)電機組電控系統(tǒng)研制"為研究背景,介紹了1.2MW永磁同步電機變速恒頻風(fēng)力發(fā)電系統(tǒng),研究了變流系統(tǒng)中逆變器的控制方法。 本文首先對風(fēng)力發(fā)電進行了概述,介紹了我國和世界風(fēng)電發(fā)展?fàn)顩r以及技術(shù)發(fā)展趨勢。當(dāng)今風(fēng)力發(fā)電技術(shù),大功率直驅(qū)化和雙饋是兩個發(fā)展方向,本課題1.2MW風(fēng)力發(fā)電系統(tǒng)就是采用了永磁同步電機加交直交變流系統(tǒng)的結(jié)構(gòu)模式,中間省去了齒輪箱,減少了維護,具有較好的發(fā)展前景。 論文第二章首先對風(fēng)輪機葉片的空氣動力特性進行了分析,介紹了不同風(fēng)速下風(fēng)力發(fā)電機的控制策略。就直驅(qū)技術(shù)與變速箱/感應(yīng)電機技術(shù)--目前風(fēng)力發(fā)電領(lǐng)域變速恒頻技術(shù)的兩大發(fā)展方向作了較為詳細(xì)的介紹分析。 在變流系統(tǒng)中,逆變并網(wǎng)是重要的環(huán)節(jié),起到了將電能傳輸?shù)诫娋W(wǎng)的作用。文章中重點分析了三相并網(wǎng)逆變器的主電路結(jié)構(gòu)、原理和工作方法,并進行了理論推導(dǎo)和公式說明。 本文對1.2MW永磁同步電機變速恒頻風(fēng)力發(fā)電系統(tǒng)的主電路參數(shù)的選擇作了理論推導(dǎo)和計算,包括主電路直流側(cè)電容,網(wǎng)側(cè)電感,三重化升壓電感,網(wǎng)側(cè)濾波電容等,還確定了斬波和逆變部分所采用的開關(guān)管和六相整流所采用的二極管,并在額定正常工作情況下,分別計算斬波和逆變部分開關(guān)管的損耗和開關(guān)管的結(jié)溫。 本課題采用瞬時電流法對并網(wǎng)逆變器進行控制。在實驗中上確定了電壓外環(huán)和電流內(nèi)環(huán)的PI參數(shù),順利完成了閉環(huán)控制實驗。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據(jù)控制流程圖對其控制進行了軟硬件設(shè)計,實現(xiàn)了控制板上的信號采集、運算、故障檢測、電路驅(qū)動等功能。并進行了小功率試驗,得到了較好的電壓電流波形,并對波形進行了詳細(xì)分析,驗證了本文采用方法的正確性。
標(biāo)簽: DSP 風(fēng)力發(fā)電 并網(wǎng)逆變器
上傳時間: 2013-07-06
上傳用戶:wangdean1101
數(shù)字高清電視是當(dāng)前世界上最先進的圖像壓縮編碼技術(shù)和數(shù)字傳輸技術(shù)的結(jié)合,是高技術(shù)競爭的焦點之一。其中,信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號處理、前向糾錯編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計和開發(fā)整個數(shù)字電視系統(tǒng)的關(guān)鍵技術(shù)之一。本文以衛(wèi)星數(shù)字電視的信道處理系統(tǒng)為對象,結(jié)合國際通行的DVB-S/S2標(biāo)準(zhǔn),研究了該系統(tǒng)在發(fā)射端的設(shè)計與實現(xiàn)所涉及到的一系列內(nèi)容。 本文介紹了數(shù)字電視的發(fā)展概況和主要標(biāo)準(zhǔn),特別是對我國衛(wèi)星電視的發(fā)展進行了詳細(xì)的介紹。然后,本文DVB-S/S2信道處理系統(tǒng)的基本原理進行了介紹和分析,主要包括RS碼、卷積碼、BCH碼、LDPC碼等的差錯編碼的基本原理,以及基帶信號處理的基本原理。在此基礎(chǔ)上對兩種系統(tǒng)的傳輸性能和DVB-S2的后向兼容系統(tǒng)分別進行了基于Matlab的仿真。最后闡述了基于FPGA的DVB-S調(diào)制器的信道編碼和調(diào)制實現(xiàn),按功能對DVB-S/S2信道編碼過程進行模塊分解,并針對每個模塊進行工作原理分析、算法分析、HDL描述、時序仿真及FPGA實現(xiàn)。DVB-S/S2調(diào)制器的核心是信道編碼和調(diào)制部分,利用FPGA在數(shù)字信號處理方面的優(yōu)勢,本文重點對其中的幾個關(guān)鍵模塊,包括RS編碼、卷積交織器、卷積編碼、BCH編碼、LDPC編碼等的實現(xiàn)算法進行了比較詳細(xì)的分析,并通過HDL描述和時序仿真來驗證算法正確性。
標(biāo)簽: DVBSS2 FPGA 調(diào)制器
上傳時間: 2013-07-10
上傳用戶:gmh1314
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。
標(biāo)簽: FPGA 9857 DVBC
上傳用戶:sn2080395
手機射頻電路原理分析, 隨著電路集成技術(shù)日新月異的發(fā)展,射頻電路也趨向于集成化、模塊化,這對于小型化移動終端的開發(fā)、應(yīng)用是特別有利的。
標(biāo)簽: 手機射頻 分 電路原理
上傳用戶:axe2010
正交頻分復(fù)用(OFDM)技術(shù)是一種多載波數(shù)字調(diào)制技術(shù),具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術(shù)。 本文首先描述了OFDM技術(shù)的基本原理。對OFDM的調(diào)制解調(diào)以及其中涉及的特性和關(guān)鍵技術(shù)等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術(shù)的巨大優(yōu)勢;然后針對OFDM中的信道估計技術(shù),深入分析了基于FFT級聯(lián)的信道估計理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計理論,在此基礎(chǔ)上詳細(xì)研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計算法,并利用Matlab做了相應(yīng)的仿真比較,驗證了它們的有效性。 而后,在Matlab中應(yīng)用Simulink工具構(gòu)建OFDM系統(tǒng)仿真平臺。在此平臺上,對OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進行了仿真,并給出了數(shù)據(jù)曲線,通過分析結(jié)果可正確評價OFDM系統(tǒng)在多個方面的性能。 在綜合了OFDM的系統(tǒng)架構(gòu)和仿真分析之后,設(shè)計并實現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設(shè)定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對串/并轉(zhuǎn)換,QPSK映射,過采樣處理,插入導(dǎo)頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設(shè)計,詳細(xì)介紹了各個模塊的設(shè)計和實現(xiàn)過程,并給出了相應(yīng)的仿真波形和參數(shù)說明。其中,針對定點運算的局限性,為系統(tǒng)設(shè)計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優(yōu)化和設(shè)計實現(xiàn),針對原始快速傅立葉變換FPGA實現(xiàn)算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設(shè)計方案,使之運用于OFDM基帶處理系統(tǒng)當(dāng)中并加以實現(xiàn),結(jié)果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對整個OFDM的基帶處理系統(tǒng)進行了系統(tǒng)調(diào)試與性能分析,證明了設(shè)計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統(tǒng)的設(shè)計、仿真和實現(xiàn)。本設(shè)計為OFDM通信系統(tǒng)的進一步改進提供了大量有用的數(shù)據(jù)。
標(biāo)簽: FPGA OFDM 調(diào)制解調(diào)器
上傳時間: 2013-07-25
上傳用戶:14786697487
本文對于全并行Viterbi譯碼器的設(shè)計及其FPGA實現(xiàn)方案進行了研究,并最終將用FPGA實現(xiàn)的譯碼器嵌入到某數(shù)字通信系統(tǒng)之中。 首先介紹了卷積碼及Viterbi譯碼算法的基本原理,并對卷積碼的糾錯性能進行了理論分析。接著介紹了Viterbi譯碼器各個模塊實現(xiàn)的一些經(jīng)典算法,對這些算法的硬件結(jié)構(gòu)設(shè)計進行優(yōu)化并利用FPGA實現(xiàn),而后在QuartusⅡ平臺上對各模塊的實現(xiàn)進行仿真以及在Matlab平臺上對結(jié)果進行驗證。最后給出Viterbi譯碼模塊應(yīng)用在實際系統(tǒng)上的誤碼率測試性能結(jié)果。 測試結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了工程標(biāo)準(zhǔn)的要求,從而驗證了譯碼器設(shè)計的可靠性,同時所設(shè)計的基于FPGA實現(xiàn)的全并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膽?yīng)用場合。
標(biāo)簽: Viterbi FPGA 并行 譯碼器
上傳時間: 2013-07-30
上傳用戶:13913148949
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1