亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

電能計(jì)量芯片

  • FPGA芯片關(guān)鍵電路設(shè)計(jì).rar

    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件是能通過(guò)對(duì)其進(jìn)行編程實(shí)現(xiàn)具有用戶(hù)規(guī)定功能的電路,特別適合集成電路的新品開(kāi)發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來(lái),F(xiàn)PGA的發(fā)展非常迅速,但目前國(guó)內(nèi)廠(chǎng)商所使用的FPGA芯片主要還是從國(guó)外進(jìn)口,這種狀況除了給生產(chǎn)廠(chǎng)家?guī)?lái)很大的成本壓力以外,同時(shí)也影響到國(guó)家信息產(chǎn)業(yè)的保密和安全問(wèn)題,因此在國(guó)內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢(shì)。 基于上述現(xiàn)實(shí)狀況及國(guó)內(nèi)市場(chǎng)的巨大需求,中國(guó)電子科技集團(tuán)公司第58研究所近年來(lái)對(duì)FPGA進(jìn)行了專(zhuān)項(xiàng)研究,本論文正是作為58所專(zhuān)項(xiàng)的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計(jì)技術(shù),并進(jìn)行了實(shí)際的FPGA器件設(shè)計(jì),研究工作的重點(diǎn)是在華潤(rùn)上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門(mén)的FPGA的電路設(shè)計(jì)與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過(guò)程及其器件分類(lèi),對(duì)可編程只讀存儲(chǔ)器、現(xiàn)場(chǎng)可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點(diǎn)進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類(lèi)及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問(wèn)題。并根據(jù)實(shí)際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤(rùn)上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計(jì)研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計(jì),并用CMOS邏輯和NMOS傳輸管邏輯實(shí)現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計(jì),并對(duì)其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。

    標(biāo)簽: FPGA 芯片 電路設(shè)計(jì)

    上傳時(shí)間: 2013-08-01

    上傳用戶(hù):baitouyu

  • CH341中文手冊(cè),數(shù)據(jù)資料 (USB總線(xiàn)的轉(zhuǎn)接芯片)

    CH341中文手冊(cè):CH341 是一個(gè)USB總線(xiàn)的轉(zhuǎn)接芯片,通過(guò)USB總線(xiàn)提供異步串口、打印口、并口以及常用的2線(xiàn)和4 線(xiàn)等同步串行接口。在異步串口方式下,CH341提供串口發(fā)送使能、串口接收就緒等交

    標(biāo)簽: 341 USB CH

    上傳時(shí)間: 2013-07-25

    上傳用戶(hù):龍飛艇

  • 雙信號(hào)快速測(cè)頻技術(shù)及FPGA實(shí)現(xiàn)

    建立在數(shù)據(jù)率轉(zhuǎn)換技術(shù)之上的寬帶數(shù)字偵察接收機(jī)要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實(shí)時(shí)的信號(hào)處理能力。雙信號(hào)數(shù)據(jù)率轉(zhuǎn)換技術(shù)是寬帶數(shù)字偵察接收機(jī)關(guān)鍵技術(shù)之一,是解決寬帶數(shù)字接收機(jī)中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問(wèn)題的可行方案。測(cè)頻技術(shù)以及帶通濾波,即寬帶數(shù)字下變頻技術(shù),是實(shí)現(xiàn)數(shù)據(jù)率轉(zhuǎn)換系統(tǒng)的關(guān)鍵技術(shù)。本文首先介紹了寬帶數(shù)字偵察接收關(guān)鍵技術(shù)之一的數(shù)據(jù)率轉(zhuǎn)換技術(shù),著重研究了快速、高精度雙信號(hào)測(cè)頻算法以及實(shí)驗(yàn)系統(tǒng)硬件實(shí)現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號(hào)特征,指出寬帶數(shù)字接收機(jī)必須滿(mǎn)足寬監(jiān)視帶寬、流水作業(yè)以及近實(shí)時(shí)的響應(yīng)時(shí)間。給出了一種頻率引導(dǎo)式的數(shù)字接收機(jī)方案,簡(jiǎn)要介紹這種接收機(jī)的關(guān)鍵技術(shù)——快速、高精度頻率估計(jì)以及高效的數(shù)據(jù)率轉(zhuǎn)換。 (2)介紹了FFT技術(shù)在測(cè)頻算法中的應(yīng)用,比較了FFT專(zhuān)用芯片及其優(yōu)點(diǎn)和缺點(diǎn),指出為了滿(mǎn)足實(shí)時(shí)處理要求,必須選用FPGA設(shè)計(jì)FFT模塊。 (3)在分析常規(guī)的插值算法基礎(chǔ)上,提出了一種單信號(hào)的快速插值頻率估計(jì)方法,只需三個(gè)FFT變換系數(shù)的實(shí)部構(gòu)造頻率修正項(xiàng),計(jì)算量低。該方法具有精度高、測(cè)頻速率快的特點(diǎn)。 (4)基于DFT理論和自相關(guān)理論,提出了結(jié)合FFT和自相關(guān)的雙信號(hào)頻率估計(jì)算法。該方法先用DFT估計(jì)其中一個(gè)信號(hào)的頻率和幅度,以此頻率對(duì)信號(hào)解調(diào)并對(duì)消該頻率成分,最后利用自相關(guān)理論估計(jì)出另一個(gè)信號(hào)的頻率。 (5)基于DFT理論和FFT技術(shù),研究了信號(hào)平方與FFT結(jié)合的雙信號(hào)頻率估計(jì)算法。根據(jù)信號(hào)中兩頻率分量的幅度比,只需一次一維平方信號(hào)譜峰搜索,就可以得到雙信號(hào)的和頻與差頻分量的估計(jì)值,并利用插值技術(shù)提高測(cè)頻精度。該算法能夠精確地估計(jì)頻率間隔小的雙信號(hào)頻率,且容易地?cái)U(kuò)展到復(fù)信號(hào),F(xiàn)PGA硬件實(shí)現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號(hào)頻率估計(jì)算法。方法在利用AR(2)模型系數(shù)估計(jì)雙正弦信號(hào)頻率之和的同時(shí),利用FFT快速測(cè)頻算法估計(jì)其中強(qiáng)信號(hào)分量的頻率值。算法仿真驗(yàn)證和性能分析表明了提出的算法能快速高精度地估計(jì)雙信號(hào)頻率。 (7)給出了基于頻譜重心算法的雷達(dá)雙信號(hào)頻率估計(jì)的FPGA硬件實(shí)現(xiàn)架構(gòu),并進(jìn)行了時(shí)序仿真。 (8)討論了雙信號(hào)帶寬匹配接收系統(tǒng)的硬件設(shè)計(jì)方案,給出了快速測(cè)頻及帶寬估計(jì)模塊設(shè)計(jì)。

    標(biāo)簽: FPGA 信號(hào) 測(cè)頻

    上傳時(shí)間: 2013-06-02

    上傳用戶(hù):youke111

  • 基于ARMGPRS的無(wú)線(xiàn)智能巡檢終端設(shè)計(jì)研究

    隨著當(dāng)今生產(chǎn)力的發(fā)展和技術(shù)的進(jìn)步,生產(chǎn)設(shè)備的自動(dòng)化程度越來(lái)越高,傳統(tǒng)的監(jiān)控手段已不能滿(mǎn)足生產(chǎn)自動(dòng)化、智能化和網(wǎng)絡(luò)化的需求。智能巡檢終端作為生產(chǎn)安全的重要輔助設(shè)備,能在復(fù)雜環(huán)境下實(shí)現(xiàn)對(duì)多設(shè)備多信號(hào)量的實(shí)時(shí)采集和處理,可以作為解決生產(chǎn)設(shè)備安全運(yùn)行的主要手段之一。近來(lái)年嵌入式技術(shù)以其強(qiáng)大的處理能力、高度的可靠性在微控制領(lǐng)域的應(yīng)用越來(lái)越廣泛。無(wú)線(xiàn)通信技術(shù),特別是GPRS無(wú)線(xiàn)網(wǎng)絡(luò)技術(shù)的快速發(fā)展。使互聯(lián)網(wǎng)等寬帶數(shù)據(jù)網(wǎng)絡(luò)與無(wú)線(xiàn)通信網(wǎng)絡(luò)實(shí)現(xiàn)互聯(lián),能夠大大提高無(wú)線(xiàn)監(jiān)控效率。在分析研究了當(dāng)前國(guó)內(nèi)、外設(shè)備巡檢系統(tǒng)研究現(xiàn)狀,并結(jié)合嵌入式技術(shù)和GPRS無(wú)線(xiàn)網(wǎng)絡(luò)通訊技術(shù)的基礎(chǔ)上,根據(jù)實(shí)際項(xiàng)目企業(yè)的具體生產(chǎn)要求,論文提出了一種基于GPRS無(wú)線(xiàn)通信技術(shù)與嵌入式技術(shù)的無(wú)線(xiàn)智能設(shè)備巡檢系統(tǒng)。 本系統(tǒng)采用三星公司的ARM920TS3C2410芯片作為系統(tǒng)處理器,處理器從外部傳感器采集到的相關(guān)數(shù)據(jù),如:溫度、濕度、壓力等,通過(guò)SIM—300GRPS無(wú)線(xiàn)通訊模塊的AT命令將數(shù)據(jù)通過(guò)無(wú)線(xiàn)網(wǎng)絡(luò)傳送到移動(dòng)運(yùn)營(yíng)商GPRS網(wǎng)絡(luò)中,然后將數(shù)據(jù)傳送到生產(chǎn)監(jiān)控中心(指定IP地址或域名)監(jiān)控中心,監(jiān)控中心可以通過(guò)專(zhuān)門(mén)軟件對(duì)從各監(jiān)控點(diǎn)傳遞的數(shù)據(jù)作出分析處理,并通過(guò)GPRS網(wǎng)絡(luò)將相關(guān)控制命令反饋給各個(gè)監(jiān)控點(diǎn)。 本課題主要工作集中在兩個(gè)方面:一方面是GPRS無(wú)線(xiàn)收發(fā)設(shè)備硬件實(shí)現(xiàn),在這一部分涉及到模塊硬件功能設(shè)計(jì)、無(wú)線(xiàn)模塊、嵌入式處理器的選型;另一方面是軟件設(shè)計(jì),給出了系統(tǒng)軟件開(kāi)發(fā)流程,完成了各模塊的開(kāi)發(fā)工作。研究和試驗(yàn)表明,該系統(tǒng)具有價(jià)格低廉、穩(wěn)定可靠的特點(diǎn),能滿(mǎn)足遠(yuǎn)程無(wú)線(xiàn)數(shù)據(jù)傳輸?shù)膶?shí)際需求。

    標(biāo)簽: ARMGPRS 無(wú)線(xiàn)智能 巡檢 終端設(shè)計(jì)

    上傳時(shí)間: 2013-06-01

    上傳用戶(hù):wxhwjf

  • 基于DSP的高性能異步電機(jī)矢量控制系統(tǒng)設(shè)計(jì).pdf

    作為交流異步電機(jī)控制的一種方式,矢量控制技術(shù)已成為高性能變頻調(diào)速系統(tǒng)的首選方案。矢量控制系統(tǒng)中,磁鏈的觀(guān)測(cè)精度直接影響到系統(tǒng)控制性能的好壞。在轉(zhuǎn)子磁鏈定向的矢量控制系統(tǒng)中,轉(zhuǎn)矩電流和勵(lì)磁電流能得到完全解耦[1]。一般而言,轉(zhuǎn)子磁鏈觀(guān)測(cè)有兩種方法:電流模型法和電壓模型法。磁鏈的電流模型觀(guān)測(cè)法中需要電機(jī)轉(zhuǎn)子時(shí)間常數(shù),而轉(zhuǎn)子時(shí)間常數(shù)易受溫度和磁飽和影響。為克服這些缺點(diǎn),需要對(duì)電機(jī)的轉(zhuǎn)子參數(shù)進(jìn)行實(shí)時(shí)觀(guān)測(cè),但這樣將使得系統(tǒng)更加的復(fù)雜。磁鏈的電壓模型觀(guān)測(cè)法中不含轉(zhuǎn)子參數(shù),受電機(jī)參數(shù)變化的影響較小。矢量控制計(jì)算量大,要求具有一定的實(shí)時(shí)性,從而對(duì)控制芯片的運(yùn)算速度提出了更高的要求。 本文介紹了一種異步電機(jī)矢量控制系統(tǒng)的設(shè)計(jì)方法,采用了電壓模型觀(guān)測(cè)器[2]對(duì)轉(zhuǎn)子磁鏈進(jìn)行估計(jì),針對(duì)積分環(huán)節(jié)的誤差積累和直流漂移問(wèn)題,采用了一種帶飽和反饋環(huán)節(jié)的積分器[3]來(lái)代替電壓模型觀(guān)測(cè)器中的純積分環(huán)節(jié)。整個(gè)算法在tms320f2812 dsp芯片上實(shí)現(xiàn),運(yùn)算速度快,保證了系統(tǒng)具有很好的實(shí)時(shí)性。

    標(biāo)簽: DSP 性能 異步電機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):jhksyghr

  • 基于ARM和DSP的數(shù)控系統(tǒng)研究

    機(jī)械手是自動(dòng)裝配生產(chǎn)線(xiàn)上必不可少的設(shè)備,它可以模擬人手臂的部分動(dòng)作,按預(yù)定的程序、軌跡和要求,實(shí)現(xiàn)抓取、搬運(yùn)和裝配等工作。在減輕人的勞動(dòng)強(qiáng)度和提高裝配質(zhì)量和在惡劣環(huán)境下作業(yè)等方面,起到了積極的作用。嵌入式系統(tǒng)是近年來(lái)發(fā)展起來(lái)的以應(yīng)用為中心并且軟硬件可裁剪的實(shí)時(shí)系統(tǒng),它的特點(diǎn)是高度自動(dòng)化,響應(yīng)速度快等,非常適合于要求實(shí)時(shí)的和多任務(wù)的場(chǎng)合。 本文分析了機(jī)械手控制系統(tǒng)的功能要求,研究設(shè)計(jì)了一種基于ARM和DSP的機(jī)械手?jǐn)?shù)控系統(tǒng)的方案。嵌入式ARM處理器,具有運(yùn)行速度快、功耗低、程序設(shè)計(jì)靈活、外圍硬件資源豐富等優(yōu)點(diǎn),但其很難在處理大數(shù)據(jù)量、復(fù)雜算法時(shí)保證系統(tǒng)的靈活性和實(shí)時(shí)性。DSP作為數(shù)字信號(hào)處理的核心器件,能夠?qū)崟r(shí)快速的完成控制算法運(yùn)算,由于DSP普通輸入輸出口的高低電平變化周期最快只能到1微秒左右,不適合高速輸入輸出;FPGA芯片高速輸入輸出數(shù)據(jù),時(shí)間可縮短至幾十納秒。另外利用FPGA可以方便的實(shí)現(xiàn)各種接口的邏輯時(shí)序,豐富的接口使得該系統(tǒng)能夠方便的進(jìn)行移植,擴(kuò)展了該系統(tǒng)的應(yīng)用領(lǐng)域,從而提升了其性?xún)r(jià)比,通過(guò)ARM處理器和DSP以及FPGA技術(shù)的有機(jī)結(jié)合,發(fā)揮各自的優(yōu)勢(shì),使系統(tǒng)具有程序設(shè)計(jì)靈活、以太網(wǎng)通信、大容量存儲(chǔ)、高速數(shù)據(jù)輸出、可移植等特點(diǎn),既滿(mǎn)足高速機(jī)械手自動(dòng)控制的要求,同時(shí)又具有一定的通用性。 通過(guò)本課題實(shí)踐表明,基于ARM和DSP構(gòu)建嵌入式數(shù)控系統(tǒng)的應(yīng)用方案全可行、合理,同傳統(tǒng)的人機(jī)交互系統(tǒng)設(shè)計(jì)相比,能大量地減輕研發(fā)任務(wù),提高發(fā)速度,能夠在短時(shí)間內(nèi)得到控制性能優(yōu)秀的數(shù)控系統(tǒng)。

    標(biāo)簽: ARM DSP 數(shù)控 系統(tǒng)研究

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):康郎

  • FPGA芯片關(guān)鍵電路設(shè)計(jì)

    現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件是能通過(guò)對(duì)其進(jìn)行編程實(shí)現(xiàn)具有用戶(hù)規(guī)定功能的電路,特別適合集成電路的新品開(kāi)發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來(lái),F(xiàn)PGA的發(fā)展非常迅速,但目前國(guó)內(nèi)廠(chǎng)商所使用的FPGA芯片主要還是從國(guó)外進(jìn)口,這種狀況除了給生產(chǎn)廠(chǎng)家?guī)?lái)很大的成本壓力以外,同時(shí)也影響到國(guó)家信息產(chǎn)業(yè)的保密和安全問(wèn)題,因此在國(guó)內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢(shì)。 基于上述現(xiàn)實(shí)狀況及國(guó)內(nèi)市場(chǎng)的巨大需求,中國(guó)電子科技集團(tuán)公司第58研究所近年來(lái)對(duì)FPGA進(jìn)行了專(zhuān)項(xiàng)研究,本論文正是作為58所專(zhuān)項(xiàng)的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計(jì)技術(shù),并進(jìn)行了實(shí)際的FPGA器件設(shè)計(jì),研究工作的重點(diǎn)是在華潤(rùn)上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門(mén)的FPGA的電路設(shè)計(jì)與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過(guò)程及其器件分類(lèi),對(duì)可編程只讀存儲(chǔ)器、現(xiàn)場(chǎng)可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點(diǎn)進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類(lèi)及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問(wèn)題。并根據(jù)實(shí)際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤(rùn)上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計(jì)研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計(jì),并用CMOS邏輯和NMOS傳輸管邏輯實(shí)現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計(jì),并對(duì)其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。

    標(biāo)簽: FPGA 芯片 電路設(shè)計(jì)

    上傳時(shí)間: 2013-07-18

    上傳用戶(hù):zaizaibang

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話(huà)音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿(mǎn)足特定客戶(hù)對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線(xiàn)路間最大相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿(mǎn)足客戶(hù)的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線(xiàn)路循環(huán)與幀間插相結(jié)合的方法,A路插滿(mǎn)一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類(lèi)推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線(xiàn)路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過(guò)前仿真和后仿真的驗(yàn)證.以30萬(wàn)門(mén)的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過(guò)綜合和布線(xiàn),特別是寫(xiě)約束和增量布線(xiàn)手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿(mǎn)足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶(hù):asdkin

  • 基于FPGA的高速圖像處理系統(tǒng)的研究

    現(xiàn)代自動(dòng)化生產(chǎn)技術(shù)迅猛發(fā)展,對(duì)保證其產(chǎn)品質(zhì)量的檢測(cè)技術(shù)也提出了更高的要求,許多傳統(tǒng)的檢測(cè)手段已不能滿(mǎn)足現(xiàn)代化大生產(chǎn)的需求.而在計(jì)算機(jī)視覺(jué)理論基礎(chǔ)上發(fā)展起來(lái)的視覺(jué)檢測(cè)技術(shù)以其高精度、非接觸、自動(dòng)化程度高等優(yōu)點(diǎn)滿(mǎn)足了現(xiàn)代生產(chǎn)過(guò)程在線(xiàn)檢測(cè)的要求,逐漸由實(shí)驗(yàn)室走向工業(yè)現(xiàn)場(chǎng),得到了日益廣泛的應(yīng)用.隨著現(xiàn)代生產(chǎn)節(jié)拍的不斷加快,以及檢測(cè)節(jié)點(diǎn)的增多,處理數(shù)據(jù)量的增大,對(duì)視覺(jué)檢測(cè)系統(tǒng)的測(cè)量速度提出了更高的要求,而在現(xiàn)有的檢測(cè)系統(tǒng)中,實(shí)現(xiàn)100%實(shí)時(shí)在線(xiàn)檢測(cè)的關(guān)鍵問(wèn)題是提高視覺(jué)圖像的處理速度,從而提高整個(gè)視覺(jué)檢測(cè)系統(tǒng)的處理速度.因此該文提出基于FPGA的高速圖像處理系統(tǒng)的設(shè)計(jì)方案,得到了國(guó)家"十五"攻關(guān)項(xiàng)目"光學(xué)數(shù)碼柔性通用坐標(biāo)測(cè)量機(jī)"的資助.該文針對(duì)以下三個(gè)方面進(jìn)行研究并取得一定的成果:(一)高速圖像處理硬件解決方案的研究通過(guò)分析現(xiàn)有的幾種實(shí)現(xiàn)高速圖像處理的方法的優(yōu)缺點(diǎn),提出了基于現(xiàn)場(chǎng)可編程邏輯器件FPGA(Field Programmable Gate Array)技術(shù)的高速圖像處理系統(tǒng)的方案,并構(gòu)建了其硬件平臺(tái).(二)基于USB總線(xiàn)的通訊采用USB專(zhuān)用接口芯片,實(shí)現(xiàn)高速圖像處理系統(tǒng)與PC機(jī)的通訊驗(yàn)證硬件設(shè)計(jì)的正確性.(三)基于FPGA的圖像處理的研究分析圖像處理的特點(diǎn)及其基本的方法,初步研究了基于FPGA的圖像低層次處理的硬件化方法的實(shí)現(xiàn).

    標(biāo)簽: FPGA 高速圖像處理

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):tb_6877751

  • 小詞匯量非特定人孤立詞語(yǔ)音識(shí)別的FPGA實(shí)現(xiàn)

    語(yǔ)音識(shí)別技術(shù)是信息技術(shù)領(lǐng)域的重要發(fā)展方向之一,小詞匯量非特定人孤立詞語(yǔ)音識(shí)別是語(yǔ)音識(shí)別領(lǐng)域中一個(gè)具有廣泛應(yīng)用背景的分支,在家電遙控、智能玩具、人機(jī)交互等領(lǐng)域有著重要的應(yīng)用價(jià)值.語(yǔ)音識(shí)別芯片從20世紀(jì)90年代開(kāi)始出現(xiàn),目前的語(yǔ)音識(shí)別芯片都是以DSP為核心集成的語(yǔ)音識(shí)別系統(tǒng),算法主要通過(guò)軟件實(shí)現(xiàn),為了提高速度和降低成本,下一代語(yǔ)音識(shí)別芯片將設(shè)計(jì)成軟硬件協(xié)同實(shí)現(xiàn),本文的目的是使用全硬件方法實(shí)現(xiàn)語(yǔ)音識(shí)別算法,為軟硬件協(xié)同實(shí)現(xiàn)的方案提供參考.本論文主要完成了以下工作:(1)在選定的FPGA平臺(tái)上,完成了整個(gè)系統(tǒng)的硬件設(shè)計(jì).(2)對(duì)于硬件中難于實(shí)現(xiàn)而且占用較多資源的乘法器、求對(duì)數(shù)、求平方根以及快速傅立葉變換等關(guān)鍵模塊,本文都根據(jù)電路的具體特點(diǎn),給出了巧妙的實(shí)現(xiàn)方案,完成了算法需要的功能.(3)設(shè)計(jì)中使用了模塊復(fù)用和流水線(xiàn)技術(shù).(4)根據(jù)設(shè)計(jì)結(jié)果,給出了各個(gè)模塊占用的硬件資源和運(yùn)行速度.實(shí)驗(yàn)結(jié)果表明,本文所設(shè)計(jì)的硬件系統(tǒng)能夠正常工作,在速度和面積方面都達(dá)到了設(shè)計(jì)要求.

    標(biāo)簽: FPGA 詞匯 語(yǔ)音識(shí)別

    上傳時(shí)間: 2013-06-12

    上傳用戶(hù):01010101

主站蜘蛛池模板: 乐东| 富民县| 沈丘县| 家居| 自贡市| 赣州市| 东平县| 罗山县| 阜阳市| 安岳县| 桐城市| 马山县| 西吉县| 简阳市| 绿春县| 四川省| 衡南县| 汉源县| 湘西| 南投县| 纳雍县| 连南| 安乡县| 屏山县| 广灵县| 方正县| 汕尾市| 庐江县| 金坛市| 蓬莱市| 潜江市| 慈利县| 莱阳市| 芷江| 英超| 连平县| 右玉县| 台南县| 宁城县| 抚顺市| 岱山县|