摘要: 介紹了時(shí)鐘分相技術(shù)并討論了時(shí)鐘分相技術(shù)在高速數(shù)字電路設(shè)計(jì)中的作用。 關(guān)鍵詞: 時(shí)鐘分相技術(shù); 應(yīng)用 中圖分類(lèi)號(hào): TN 79 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào): 025820934 (2000) 0620437203 時(shí)鐘是高速數(shù)字電路設(shè)計(jì)的關(guān)鍵技術(shù)之一, 系統(tǒng)時(shí)鐘的性能好壞, 直接影響了整個(gè)電路的 性能。尤其現(xiàn)代電子系統(tǒng)對(duì)性能的越來(lái)越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時(shí)鐘設(shè)計(jì)上面。但隨著系統(tǒng)時(shí)鐘頻率的升高。我們的系統(tǒng)設(shè)計(jì)將面臨一系列的問(wèn) 題。 1) 時(shí)鐘的快速電平切換將給電路帶來(lái)的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時(shí)鐘對(duì)電路板的設(shè)計(jì)提出了更高的要求: 我們應(yīng)引入傳輸線(xiàn)(T ransm ission L ine) 模型, 并在信號(hào)的匹配上有更多的考慮。 3) 在系統(tǒng)時(shí)鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來(lái)達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個(gè)系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對(duì)系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時(shí)鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計(jì)中對(duì)高頻時(shí)鐘信號(hào)的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號(hào)的成分, 這里介紹一種很好的解決方法, 即利用時(shí)鐘分相技術(shù), 以低頻的時(shí)鐘實(shí)現(xiàn)高頻的處 理。 1 時(shí)鐘分相技術(shù) 我們知道, 時(shí)鐘信號(hào)的一個(gè)周期按相位來(lái)分, 可以分為360°。所謂時(shí)鐘分相技術(shù), 就是把 時(shí)鐘周期的多個(gè)相位都加以利用, 以達(dá)到更高的時(shí)間分辨。在通常的設(shè)計(jì)中, 我們只用到時(shí)鐘 的上升沿(0 相位) , 如果把時(shí)鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時(shí)間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時(shí)鐘分為4 個(gè)相位(0°、90°、180°和270°) , 系統(tǒng)的時(shí)間分辨就 可以提高為原來(lái)的4 倍(如圖1b 所示)。 以前也有人嘗試過(guò)用專(zhuān)門(mén)的延遲線(xiàn)或邏輯門(mén)延時(shí)來(lái)達(dá)到時(shí)鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時(shí)間偏移(Skew ) 和抖動(dòng) (J itters) 比較大, 無(wú)法實(shí)現(xiàn)高精度的時(shí)間分辨。 近年來(lái)半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實(shí)現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時(shí)鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時(shí)鐘分相技術(shù)在實(shí)際電 路中的應(yīng)用。我們?cè)谶@方面作了一些嘗試性的工作: 要獲得 良好的時(shí)間性能, 必須確保分相時(shí)鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計(jì)中, 通常用一個(gè)低頻、高精度的 晶體作為時(shí)鐘源, 將這個(gè)低頻時(shí)鐘通過(guò)一個(gè)鎖相環(huán)(PLL ) , 獲得一個(gè)較高頻率的、比較純凈的時(shí)鐘, 對(duì)這個(gè)時(shí)鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動(dòng)的分 相時(shí)鐘。 這部分電路在實(shí)際運(yùn)用中獲得了很好的效果。下面以應(yīng)用的實(shí)例加以說(shuō)明。2 應(yīng)用實(shí)例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開(kāi)銷(xiāo), 一般以串行模式傳輸 圖3 時(shí)鐘分為4 個(gè)相位 數(shù)據(jù), 與其同步的時(shí)鐘信號(hào)并不傳輸。 但本地接收到數(shù)據(jù)時(shí), 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時(shí)鐘, 即要獲取與數(shù) 據(jù)同步的時(shí)鐘信號(hào)。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個(gè)bit 占有14. 7ns 的寬度, 在每個(gè)數(shù)據(jù) 幀的開(kāi)頭有一個(gè)用于同步檢測(cè)的頭部信息。我們要找到與它同步性好的時(shí)鐘信號(hào), 一般時(shí)間 分辨應(yīng)該達(dá)到1ö4 的時(shí)鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說(shuō), 系統(tǒng)時(shí)鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門(mén)延遲為340p s) , 如前所述, 這樣對(duì)整個(gè)系統(tǒng)設(shè)計(jì)帶來(lái)很多的困擾。 我們?cè)谶@里使用鎖相環(huán)和時(shí)鐘分相技術(shù), 將一個(gè)16MHz 晶振作為時(shí)鐘源, 經(jīng)過(guò)鎖相環(huán) 89429 升頻得到68MHz 的時(shí)鐘, 再經(jīng)過(guò)分相芯片AMCCS4405 分成4 個(gè)相位, 如圖3 所示。 我們只要從4 個(gè)相位的68MHz 時(shí)鐘中選擇出與數(shù)據(jù)同步性最好的一個(gè)。選擇的依據(jù)是: 在每個(gè)數(shù)據(jù)幀的頭部(HEAD) 都有一個(gè)8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個(gè)相位的時(shí)鐘去鎖存數(shù)據(jù), 如果經(jīng)某個(gè)時(shí)鐘鎖存后的數(shù)據(jù)在這個(gè)指定位置最先檢測(cè)出這 個(gè)KWD, 就認(rèn)為下一相位的時(shí)鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個(gè)判別原理, 我們?cè)O(shè)計(jì)了圖4 所示的時(shí)鐘分相選擇電路。 在板上通過(guò)鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時(shí)鐘: 用這4 個(gè) 時(shí)鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過(guò)優(yōu)先判選控制邏輯, 即可輸出同步性最好的時(shí)鐘。這里, 我們運(yùn)用AMCC 公司生產(chǎn)的 S4405 芯片, 對(duì)68MHz 的時(shí)鐘進(jìn)行了4 分 相, 成功地實(shí)現(xiàn)了同步時(shí)鐘的獲取, 這部分 電路目前已實(shí)際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價(jià)格昂貴, 而且系統(tǒng)設(shè)計(jì) 難度很高。以前就有人考慮使用多個(gè)低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時(shí)鐘分相, 用以替代高速的ADC, 但由 于時(shí)鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時(shí)鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(dòng)(Aperture J itters) , 無(wú)法達(dá)到很 好的時(shí)間分辨。 現(xiàn)在使用時(shí)鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時(shí)鐘分別作為ADC 的 轉(zhuǎn)換時(shí)鐘, 對(duì)模擬信號(hào)進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號(hào)經(jīng)過(guò) 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫(xiě)入存儲(chǔ)器(M EM )。各個(gè) 采集通道采集的是同一信號(hào), 不過(guò)采樣 點(diǎn)依次相差90°相位。通過(guò)存儲(chǔ)器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時(shí)鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運(yùn)用時(shí)鐘分相技術(shù), 可以有效地用低頻時(shí)鐘實(shí)現(xiàn)相當(dāng)于高頻時(shí)鐘的時(shí)間性能, 并 避免了高速數(shù)字電路設(shè)計(jì)中一些問(wèn)題, 降低了系統(tǒng)設(shè)計(jì)的難度。
標(biāo)簽: 時(shí)鐘 分相 技術(shù)應(yīng)用
上傳時(shí)間: 2013-12-17
上傳用戶(hù):xg262122
由于電磁兼容的迫切要求,電磁干擾(EMI)抑制元件獲得了廣泛的應(yīng)用。然而實(shí)際應(yīng)用中的電磁兼容問(wèn)題十分復(fù)雜,單單依靠理論知識(shí)是完全不夠的,它更依賴(lài)于廣大電子工程師的實(shí)際經(jīng)驗(yàn)。為了更好地解決電子產(chǎn)品的電磁兼容性這一問(wèn)題,還要考慮接地、 電路與PCB板設(shè)計(jì)、電纜設(shè)計(jì)、屏蔽設(shè)計(jì)等問(wèn)題[1][2]。本文通過(guò)介紹磁珠的基本原理和特性來(lái)說(shuō)明它在開(kāi)關(guān)電源電磁兼容設(shè)計(jì)中的重要性與應(yīng)用,以期為設(shè)計(jì)者在設(shè)計(jì)新產(chǎn)品時(shí)提供必要的參考。 2 磁珠及其工作原理 磁珠的主要原料為鐵氧體,鐵氧體是一種立方晶格結(jié)構(gòu)的亞鐵磁性材料,鐵氧體材料為鐵鎂合金或鐵鎳合金,它的制造工藝和機(jī)械性能與陶瓷相似,顏色為灰黑色。電磁干擾濾波器中經(jīng)常使用的一類(lèi)磁芯就是鐵氧體材料,許多廠(chǎng)商都提供專(zhuān)門(mén)用于電磁干擾抑制的鐵氧體材料。這種材料的特點(diǎn)是高頻損耗非常大,具有很高的導(dǎo)磁率,它可以使電感的線(xiàn)圈繞組之間在高頻高阻的情況下產(chǎn)生的電容最小。鐵氧體材料通常應(yīng)用于高頻情況,因?yàn)樵诘皖l時(shí)它們主要呈現(xiàn)電感特性,使得損耗很小。在高頻情況下,它們主要呈現(xiàn)電抗特性并且隨頻率改變。實(shí)際應(yīng)用中,鐵氧體材料是作為射頻電路的高 頻衰減器使用的。實(shí)際上,鐵氧體可以較好的等效于電阻以及電感的并聯(lián),低頻下電阻被電感短路,高頻下電感阻抗變得相當(dāng)高,以至于電流全部通過(guò)電阻。鐵氧體是一個(gè)消耗裝置,高頻能量在上面轉(zhuǎn)化為熱能,這是由它的電阻特性決定的。 對(duì)于抑制電磁干擾用的鐵氧體,最重要的性能參數(shù)為磁導(dǎo)率和飽和磁通密度。磁導(dǎo)率可以表示為復(fù)數(shù),實(shí)數(shù)部分構(gòu)成電感,虛數(shù)部分代表?yè)p耗,隨著頻率的增加而增加。因此它的等效電路為由電感L和電阻R組成的串聯(lián)電路,如圖1所示,電感L和電阻R都是頻率的函數(shù)。當(dāng)導(dǎo)線(xiàn)穿過(guò)這種鐵氧體磁芯時(shí),所構(gòu)成的電感阻抗在形式上是隨著頻率的升高而增加,但是在不同頻率時(shí)其機(jī)理是完全不同的。
標(biāo)簽:
上傳時(shí)間: 2013-11-19
上傳用戶(hù):yyyyyyyyyy
振蕩電路的設(shè)計(jì)-實(shí)用電子路
上傳時(shí)間: 2013-11-02
上傳用戶(hù):moerwang
運(yùn)行典型高速ADC評(píng)估板設(shè)置
標(biāo)簽: ADC 運(yùn)行 典型 評(píng)估板
上傳時(shí)間: 2013-10-22
上傳用戶(hù):ly1994
通過(guò)NE555的巧妙使用,構(gòu)成的以NE555和CD40017為一體的二十路流水燈
標(biāo)簽: 流水燈 電路圖設(shè)計(jì)
上傳時(shí)間: 2013-10-26
上傳用戶(hù):lalaruby
CC2530核心板PCB
上傳時(shí)間: 2013-11-24
上傳用戶(hù):athjac
PCB線(xiàn)路板抄板方法及步驟
上傳時(shí)間: 2013-11-04
上傳用戶(hù):hanhanj
TI-公司msp430開(kāi)發(fā)板原理圖
標(biāo)簽: 430 msp TI 開(kāi)發(fā)板原理圖
上傳時(shí)間: 2013-12-23
上傳用戶(hù):digacha
Altium Designer中的板層定義介紹
標(biāo)簽: Designer Altium 板層定義
上傳時(shí)間: 2013-11-20
上傳用戶(hù):jcljkh
印制板設(shè)計(jì)的基本知識(shí),主要包括電子產(chǎn)品的性能分級(jí)、制造等級(jí)、印制板類(lèi)型、組裝類(lèi)型、元器件的焊接方式、表面組裝技術(shù)、組裝密度、不同性能等級(jí)和制造等級(jí)下的公差,主要參考資料為IPC系列相關(guān)標(biāo)準(zhǔn)
標(biāo)簽: Design PCB 印制板 基礎(chǔ)知識(shí)
上傳時(shí)間: 2014-12-24
上傳用戶(hù):Vici
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1