亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

電阻儀

  • 基于FPGA的高速FIR數(shù)字濾波器設(shè)計

    本論文設(shè)計了一種基于FPGA的高速FIR數(shù)字濾波器,濾波器實現(xiàn)低通濾波,截止頻率為1MHz,通帶波紋小于1 dB,阻帶最大衰減為-40 dB,輸入輸出數(shù)據(jù)為8位二進制,采樣頻率為10MHz。 論文首先簡要介紹了數(shù)字濾波器的基本原理和線性FIR數(shù)字濾波器的性質(zhì)、結(jié)構(gòu),根據(jù)濾波器的性能要求選擇窗函數(shù)、確定系數(shù),在算法上為了滿足數(shù)字濾波器的要求,對系數(shù)放大512倍并取整,并用Matlab對數(shù)字濾波器原理進行了證明。同時簡述了EDA技術(shù)和FPGA設(shè)計流程。 其次,論文說明了FIR數(shù)字濾波器模塊的劃分,并用Verilog語言在Modelsim環(huán)境下進行了功能測試。對于數(shù)字濾波器系數(shù)中的-1,-2,4這些簡單的系數(shù)乘法直接進行移位和取反,可以極大的節(jié)省資源和優(yōu)化設(shè)計。而對普通系數(shù)乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速實現(xiàn)了乘積的運算;另外,在本設(shè)計進行部分積累加時,采用舍取冗余位,主要是根據(jù)設(shè)計時已對系數(shù)進行了放大,而輸出時又要將結(jié)果相應(yīng)的縮小,所以在累加時,提前對部分積縮小,從而減少了運算量,從時間和資源上都得到了優(yōu)化。 論文的最后分別用Modelsim和Quartus II進行了FIR數(shù)字濾波器的前仿真和后仿真,將仿真的結(jié)果和Matlab中原理驗證時得到的理想值進行了比較,并對所產(chǎn)生的誤差進行了分析。仿真結(jié)果表明:本16階FIR數(shù)字濾波器設(shè)計能夠?qū)崿F(xiàn)截止頻率為1MHz的低通濾波,并且工作頻率可達150MHz以上。

    標簽: FPGA FIR 數(shù)字 濾波器設(shè)計

    上傳時間: 2013-07-15

    上傳用戶:lanwei

  • CAM350 9.5.20

    CAM350是一個PCB電子產(chǎn)品設(shè)計軟件。能夠?qū)Πㄖ圃臁⑿盘枌印@孔、阻焊等等分析檢查,為設(shè)計人員提高工作效率、節(jié)省開發(fā)費用和制造出更精良的產(chǎn)品起到了決定性的作用

    標簽: CAM 350 20

    上傳時間: 2013-04-24

    上傳用戶:維子哥哥

  • 可重構(gòu)24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號轉(zhuǎn)換為高精度的模擬信號(大于等于16位)。采用這一架構(gòu)進行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實現(xiàn)了一個具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現(xiàn)方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計與實現(xiàn)存在較大的難度。本文綜合大量文獻中的經(jīng)驗原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計流程;并據(jù)此設(shè)計了達到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實現(xiàn)結(jié)構(gòu)。分析表明,與其他常見的∑-△調(diào)制器實現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調(diào)制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過采樣比和調(diào)制器階數(shù)。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現(xiàn)對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實現(xiàn)和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特數(shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

  • 硬件工程師手冊

    目 錄 第一章 概述 3 第一節(jié) 硬件開發(fā)過程簡介 3 §1.1.1 硬件開發(fā)的基本過程 4 §1.1.2 硬件開發(fā)的規(guī)范化 4 第二節(jié) 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 5 第二章 硬件開發(fā)規(guī)范化管理 5 第一節(jié) 硬件開發(fā)流程 5 §3.1.1 硬件開發(fā)流程文件介紹 5 §3.2.2 硬件開發(fā)流程詳解 6 第二節(jié) 硬件開發(fā)文檔規(guī)范 9 §2.2.1 硬件開發(fā)文檔規(guī)范文件介紹 9 §2.2.2 硬件開發(fā)文檔編制規(guī)范詳解 10 第三節(jié) 與硬件開發(fā)相關(guān)的流程文件介紹 11 §3.3.1 項目立項流程: 11 §3.3.2 項目實施管理流程: 12 §3.3.3 軟件開發(fā)流程: 12 §3.3.4 系統(tǒng)測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內(nèi)部驗收流程 13 第三章 硬件EMC設(shè)計規(guī)范 13 第一節(jié) CAD輔助設(shè)計 14 第二節(jié) 可編程器件的使用 19 §3.2.1 FPGA產(chǎn)品性能和技術(shù)參數(shù) 19 §3.2.2 FPGA的開發(fā)工具的使用: 22 §3.2.3 EPLD產(chǎn)品性能和技術(shù)參數(shù) 23 §3.2.4 MAX + PLUS II開發(fā)工具 26 §3.2.5 VHDL語音 33 第三節(jié) 常用的接口及總線設(shè)計 42 §3.3.1 接口標準: 42 §3.3.2 串口設(shè)計: 43 §3.3.3 并口設(shè)計及總線設(shè)計: 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標準接口聯(lián)接方法 45 §3.3.6 RS-485標準接口與聯(lián)接方法 45 §3.3.7 20mA電流環(huán)路串行接口與聯(lián)接方法 47 第四節(jié) 單板硬件設(shè)計指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標準電路 49 §3.4.5 高速時鐘線設(shè)計 50 §3.4.6 接口驅(qū)動及支持芯片 51 §3.4.7 復(fù)位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調(diào)試端口設(shè)計及常用儀器 53 第五節(jié) 邏輯電平設(shè)計與轉(zhuǎn)換 54 §3.5.1 TTL、ECL、PECL、CMOS標準 54 §3.5.2 TTL、ECL、MOS互連與電平轉(zhuǎn)換 66 第六節(jié) 母板設(shè)計指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設(shè)計 70 §3.6.3 總線阻抗匹配、總線驅(qū)動與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節(jié) 單板軟件開發(fā) 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發(fā)環(huán)境 82 §3.7.3 單板軟件調(diào)試 82 §3.7.4 編程規(guī)范 82 第八節(jié) 硬件整體設(shè)計 88 §3.8.1 接地設(shè)計 88 §3.8.2 電源設(shè)計 91 第九節(jié) 時鐘、同步與時鐘分配 95 §3.9.1 時鐘信號的作用 95 §3.9.2 時鐘原理、性能指標、測試 102 第十節(jié) DSP技術(shù) 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點與應(yīng)用 109 §3.10.3 TMS320 C54X DSP硬件結(jié)構(gòu) 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協(xié)議及標準 120 第一節(jié) 國際標準化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節(jié) 硬件開發(fā)常用通信標準 122 §4.2.1 ISO開放系統(tǒng)互聯(lián)模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標準 125 §4.2.4 V系列標準 125 §4.2.5 TIA/EIA 系列接口標準 128 §4.2.5 CCITT X系列建議 130 參考文獻 132 第五章 物料選型與申購 132 第一節(jié) 物料選型的基本原則 132 第二節(jié) IC的選型 134 第三節(jié) 阻容器件的選型 137 第四節(jié) 光器件的選用 141 第五節(jié) 物料申購流程 144 第六節(jié) 接觸供應(yīng)商須知 145 第七節(jié) MRPII及BOM基礎(chǔ)和使用 146

    標簽: 硬件工程師

    上傳時間: 2013-05-28

    上傳用戶:pscsmon

  • 雙聲道功放電路圖_自制音箱電路設(shè)計

    TDA1521是荷蘭飛利浦公司設(shè)計的低失真度及高穩(wěn)度的芯片。 其中的參數(shù)為:TDA1521在電壓為±16V、阻抗為8Ω時,輸出功率為2×15W,此時的失真僅為0.5%。輸入阻抗20KΩ, 輸入靈敏度600mV,信噪比達到85dB。其電路設(shè)有等待、靜噪狀態(tài),具有過熱保護,低失調(diào)電壓高紋波抑制,而且熱阻極低,具有極佳的高頻解析力和低頻力度。其音色通透純正,低音力度豐滿厚實,高音清亮明快,很有電子管的韻味。

    標簽: 雙聲道 功放電路圖 音箱 電路設(shè)計

    上傳時間: 2013-07-04

    上傳用戶:myworkpost

  • 共模電感設(shè)計

    近年來,由于政府機構(gòu)或其他團體對EMC(電磁兼容)日益重視,工程師們在設(shè)計產(chǎn) 品時亦是非常注意產(chǎn)品的輻射問題。特別值得一提的是:直流變換器很高的開關(guān)頻率及尖峰 脈沖斜波就是一典型的EMI(電磁干擾)。 共模電感就是一個重要的抗電磁干擾零件,它可以在一寬頻條件下提供非常高的阻 抗。大多數(shù)EMI 濾波器主要部件就是一共模電感。在此文中,主要介紹共模電感的設(shè)計及 磁芯選材問題。

    標簽: 電感設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:a155166

  • 有源濾波器原理ppt

    有源濾波器實際上是一種具有特定頻率響應(yīng)的放大器。它是在運算放大器的基礎(chǔ)上增加一些R、C等無源元件而構(gòu)成的。 通常有源濾波器分為: 低通濾波器(LPF) 高通濾波器(HPF) 帶通濾波器(BPF) 帶阻濾波器(BEF) 它們的幅度頻率特性曲線如圖13.01所示。

    標簽: 有源 濾波器原理

    上傳時間: 2013-06-25

    上傳用戶:hxy200501

  • 開關(guān)電源基本原理介紹

    開關(guān)電源基本原理與設(shè)計介紹,臺達的資料,很好的

    標簽: 開關(guān) 電源基本

    上傳時間: 2013-04-24

    上傳用戶:cursor

  • 一款小巧PCB繪制軟件

    一款小巧,可以自己定義元件的PCB軟件,支持打印,雙面板,阻焊層,焊盤層,分層打印。

    標簽: PCB 繪制 軟件

    上傳時間: 2013-05-25

    上傳用戶:417313137

  • 多級放大電路的耦合方式(必看)

    本資料介紹了包括直接耦合、阻容耦合、變壓器耦合、光電耦合等多級放大電路的耦合方式的歸納。值得一看!

    標簽: 多級放大電路 耦合方式

    上傳時間: 2013-07-01

    上傳用戶:hrzx1234

主站蜘蛛池模板: 溧阳市| 铜川市| 武义县| 锦州市| 荥经县| 湟中县| 江都市| 调兵山市| 潍坊市| 竹溪县| 东台市| 辽阳县| 杂多县| 化州市| 班玛县| 沾化县| 延安市| 庆城县| 石城县| 邯郸县| 东乌| 阆中市| 潞城市| 大竹县| 莎车县| 临颍县| 姜堰市| 马关县| 曲靖市| 民勤县| 华坪县| 碌曲县| 祁门县| 通江县| 海安县| 增城市| 东城区| 霞浦县| 广德县| 安阳市| 巨鹿县|