亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

非線性對(duì)象

  • 時序非平穩(wěn)性ADF檢驗法的理論與應(yīng)用_陳昭

    時序時序非平穩(wěn)性ADF檢驗法的理論與應(yīng)用

    標(biāo)簽: 時序時序非平穩(wěn)性ADF檢驗法的理論與應(yīng)用

    上傳時間: 2016-07-07

    上傳用戶:GYJ11

  • 基于場景的光學(xué)遙感影像非均勻性校正

    該文檔為基于場景的光學(xué)遙感影像非均勻性校正講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標(biāo)簽: 光學(xué)遙感影像 非均勻性校正

    上傳時間: 2021-11-21

    上傳用戶:

  • 紅外焦平面陣列非均勻校正算法研究及其FPGA硬件實現(xiàn)

      本文結(jié)合中國科技大學(xué)大規(guī)模集成電路實驗室和中國科學(xué)院上海技術(shù)物理研究所合作的星載紅外相機(jī)項目,為了解決紅外相機(jī)上的不同波段的紅外探測元陣列存在的非均勻性問題,對紅外焦平面探測元陣列存在的非均勻性問題展開了深入的分析和研究。 主要研究和分析了兩類算法的基本原理,重點研究和實現(xiàn)了定標(biāo)校正算法,通過對積分球定標(biāo)數(shù)據(jù)進(jìn)行深入的分析,將探測元分成線性探測元和非線性探測元,對線性探測元采用兩點校正法,對非線性探測元采用多點分段校正算法,在利用FPGA硬件實現(xiàn)非均勻校正時,分析設(shè)計了基于乘法運算和加法運算的FPGA實現(xiàn),在基于乘加器運算的FPGA實現(xiàn)中。設(shè)計出了乘法和加法整體運算的乘加器,內(nèi)部采用流水線wallace樹壓縮結(jié)構(gòu),大大加快乘法和加法的速度。

    標(biāo)簽: FPGA 紅外焦平面 校正 算法研究

    上傳時間: 2013-04-24

    上傳用戶:weddps

  • 風(fēng)電場短期風(fēng)速預(yù)測研究.rar

    開發(fā)與利用新能源是我國21世紀(jì)的重要能源戰(zhàn)略。風(fēng)能是一種“取之不盡,用之不竭”、環(huán)境友好的可持續(xù)性能源,已受到了越來越廣泛的重視,并成為發(fā)展最快的新型能源。但是風(fēng)電具有間歇性和隨機(jī)性的固有缺點,隨著大量的風(fēng)力發(fā)電接入電網(wǎng),勢必會對電力系統(tǒng)的安全、穩(wěn)定運行以及保證電能質(zhì)量帶來嚴(yán)峻挑戰(zhàn),從而限制風(fēng)力發(fā)電的發(fā)展規(guī)模。風(fēng)電場短期風(fēng)速和發(fā)電功率預(yù)測是解決該問題的有效途徑之一。中國的風(fēng)電場大都是集中的、大容量的風(fēng)電場,而且處于電網(wǎng)建設(shè)相對比較薄弱的地區(qū),因此,中國更需要進(jìn)行風(fēng)電場短期風(fēng)速和發(fā)電功率預(yù)測的研究,而發(fā)電功率的預(yù)測主要源自風(fēng)速的預(yù)測。在此背景下,選擇風(fēng)電場短期風(fēng)速預(yù)測方法作為主要研究內(nèi)容,主要包括以下幾個方面: 首先運用統(tǒng)計學(xué)方法來分析風(fēng)速的時間序列特性及其預(yù)測方法和應(yīng)用特點,說明現(xiàn)實中的風(fēng)速序列具有很強(qiáng)的非平穩(wěn)性。然后運用具有“數(shù)字顯微鏡”之美譽的小波變換來分析歷史紀(jì)錄的風(fēng)速數(shù)據(jù),通過運用二進(jìn)正交小波變換Mallat算法對香港和河西走廊地區(qū)風(fēng)速序列進(jìn)行分解和重構(gòu),分離出風(fēng)速序列中的低頻信息和高頻信息。對Mallat算法分解后的信號,運用最小二乘支持向量機(jī)分別進(jìn)行向前一步預(yù)測,然后再把各預(yù)測結(jié)果合成,得到預(yù)測值。建立了基于小波變換和最小二乘支持向量機(jī)的短期風(fēng)速預(yù)測方法。應(yīng)用Matlab對該算法進(jìn)行了仿真,仿真試驗表明,小波變換是非平穩(wěn)風(fēng)速序列時頻分析的有效工具,對風(fēng)速序列的高頻和低頻信息起到很好的分離作用;最小二乘支持向量機(jī)的應(yīng)用提高了預(yù)測的準(zhǔn)確性。應(yīng)用香港地區(qū)與河西走廊地區(qū)小時平均風(fēng)速歷史數(shù)據(jù),驗證了方法的有效性。

    標(biāo)簽: 風(fēng)電場 風(fēng)速

    上傳時間: 2013-04-24

    上傳用戶:xg262122

  • 基于FPGA的精確時鐘同步方法研究.rar

    在工業(yè)控制領(lǐng)域,多種現(xiàn)場總線標(biāo)準(zhǔn)共存的局面從客觀上促進(jìn)了工業(yè)以太網(wǎng)技術(shù)的迅速發(fā)展,國際上已經(jīng)出現(xiàn)了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多種工業(yè)以太網(wǎng)協(xié)議。將傳統(tǒng)的商用以太網(wǎng)應(yīng)用于工業(yè)控制系統(tǒng)的現(xiàn)場設(shè)備層的最大障礙是以太網(wǎng)的非實時性,而實現(xiàn)現(xiàn)場設(shè)備間的高精度時鐘同步是保證以太網(wǎng)高實時性的前提和基礎(chǔ)。 IEEE 1588定義了一個能夠在測量和控制系統(tǒng)中實現(xiàn)高精度時鐘同步的協(xié)議——精確時間協(xié)議(Precision Time Protocol)。PTP協(xié)議集成了網(wǎng)絡(luò)通訊、局部計算和分布式對象等多項技術(shù),適用于所有通過支持多播的局域網(wǎng)進(jìn)行通訊的分布式系統(tǒng),特別適合于以太網(wǎng),但不局限于以太網(wǎng)。PTP協(xié)議能夠使異質(zhì)系統(tǒng)中各類不同精確度、分辨率和穩(wěn)定性的時鐘同步起來,占用最少的網(wǎng)絡(luò)和局部計算資源,在最好情況下能達(dá)到系統(tǒng)級的亞微級的同步精度。 基于PC機(jī)軟件的時鐘同步方法,如NTP協(xié)議,由于其實現(xiàn)機(jī)理的限制,其同步精度最好只能達(dá)到毫秒級;基于嵌入式軟件的時鐘同步方法,將時鐘同步模塊放在操作系統(tǒng)的驅(qū)動層,其同步精度能夠達(dá)到微秒級。現(xiàn)場設(shè)備間微秒級的同步精度雖然已經(jīng)能滿足大多數(shù)工業(yè)控制系統(tǒng)對設(shè)備時鐘同步的要求,但是對于運動控制等需求高精度定時的系統(tǒng)來說,這仍然不夠。基于嵌入式軟件的時鐘同步方法受限于操作系統(tǒng)中斷響應(yīng)延遲時間不一致、晶振頻率漂移等因素,很難達(dá)到亞微秒級的同步精度。 本文設(shè)計并實現(xiàn)了一種基于FPGA的時鐘同步方法,以IEEE 1588作為時鐘同步協(xié)議,以Ethernet作為底層通訊網(wǎng)絡(luò),以嵌入式軟件形式實現(xiàn)TCP/IP通訊,以數(shù)字電路形式實現(xiàn)時鐘同步模塊。這種方法充分利用了FPGA的特點,通過準(zhǔn)確捕獲報文時間戳和動態(tài)補(bǔ)償晶振頻率漂移等手段,相對于嵌入式軟件時鐘同步方法實現(xiàn)了更高精度的時鐘同步,并通過實驗驗證了在以集線器互連的10Mbps以太網(wǎng)上能夠達(dá)到亞微秒級的同步精度。

    標(biāo)簽: FPGA 時鐘同步 方法研究

    上傳時間: 2013-08-04

    上傳用戶:hn891122

  • 基于ARM微處理器的電液位置伺服控制系統(tǒng)的研究

    電液位置伺服系統(tǒng)具有控制精度高、響應(yīng)速度快、輸出功率大、信號處理靈活、易于實現(xiàn)各種參量反饋等優(yōu)點,因此它已經(jīng)遍及國民經(jīng)濟(jì)和軍事工業(yè)的各個技術(shù)領(lǐng)域。近年來,對電液位置伺服系統(tǒng)的快速性、穩(wěn)定性、準(zhǔn)確性等控制性能提出了新的要求,作為電液位置伺服系統(tǒng)核心的控制器,起到更為關(guān)鍵的作用。 現(xiàn)階段,嵌入式微處理器以其小型、專用、便攜、高可靠的特點,已經(jīng)在工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用,如工業(yè)過程、遠(yuǎn)程監(jiān)控、智能儀器儀表、機(jī)器人控制、數(shù)控系統(tǒng)等,嵌入式微處理器嵌入實時操作系統(tǒng),可以克服傳統(tǒng)的基于單片機(jī)控制系統(tǒng)功能不足和基于PC的控制系統(tǒng)非實時性的缺點,其性能、可靠性等都能滿足電液位置伺服系統(tǒng)控制的要求,在控制領(lǐng)域具有廣泛的應(yīng)用前景。 本文以實驗室的電液位置伺服系統(tǒng)為研究對象,按照系統(tǒng)的控制要求,提出以ARM9(S3C2410)微處理器為核心的控制器對電液位置伺服系統(tǒng)進(jìn)行控制的一種方案,設(shè)計了一種新型的基于ARM9(S3C2410)微處理器的電液位置伺服控制器。本系統(tǒng)控制器的開發(fā)設(shè)計中,在以ARM9(S3C2410)微處理器為核心的控制器基礎(chǔ)上,通過外部擴(kuò)展,使得系統(tǒng)控制器具有豐富的硬件資源,開發(fā)了A/D轉(zhuǎn)換電路、D/A(PWM)轉(zhuǎn)換電路、伺服放大電路、串行接口等電路,同時為了使得控制器的程序代碼具有較強(qiáng)的可讀性、可維護(hù)性、可擴(kuò)展性,使用了操作系統(tǒng),通過比較選擇了uC/OS-Ⅱ?qū)崟r內(nèi)核,并成功移植到ARM9(S3C2410)微處理器中,并編寫了A/D、數(shù)字濾波、D/A(PWM)等軟件程序,通過編譯、調(diào)試、驗證,程序運行正常。在對電液位置伺服系統(tǒng)進(jìn)行控制策略的選擇中,分別采用PID、滑模變結(jié)構(gòu)、模糊自學(xué)習(xí)滑模三種控制策略進(jìn)行仿真比較,得出采用模糊自學(xué)習(xí)滑模控制策略更有利于系統(tǒng)控制。

    標(biāo)簽: ARM 微處理器 伺服控制系統(tǒng) 電液位置

    上傳時間: 2013-04-24

    上傳用戶:sssnaxie

  • 基于DSP和FPGA的虹膜識別系統(tǒng)

    近年來,隨著生物識別技術(shù)的興起,虹膜識別技術(shù)被日益關(guān)注。由于虹膜識別技術(shù)對個體識別具有高度的可靠性,已成為目前生物識別中最有發(fā)展前景的識別技術(shù)之一。與其它生物識別技術(shù)相比,虹膜識別技術(shù)具有唯一性、穩(wěn)定性、非侵犯性、不易偽造性和活體特性等優(yōu)勢。因此,虹膜識別技術(shù)具有廣闊的使用前景和很好的經(jīng)濟(jì)效益,越來越受到國內(nèi)外有關(guān)研究人員的重視。 目前,虹膜識別產(chǎn)品大多都是基于PC平臺的,在便攜性、穩(wěn)定性和安全性方面還存在一些問題。為了克服以上的缺點,本文構(gòu)架了基于DSP和FPGA的嵌入式虹膜識別硬件平臺,使虹膜識別技術(shù)可應(yīng)用與更多的領(lǐng)域。 本文的主要工作如下: 1.設(shè)計了一個嵌入式硬件系統(tǒng),包括DSP處理器、FPGA、COMS圖像傳感器、人機(jī)交互接口和通信接口。同時,還編寫了各硬件模塊的驅(qū)動程序。另外,由于系統(tǒng)中DSP工作頻率為300Mhz,另外有些器件工作在100Mhz,因此本文還給出了一些信號完整性分析和PCB設(shè)計經(jīng)驗。 2.在FPGA設(shè)計中,編寫Verilog程序,完成了虹膜圖像采集模塊、乒乓存儲器切換模塊、圖像采樣模塊以及將采樣后的圖像顯示在TFT彩色液晶上的模塊,最終實現(xiàn)了虹膜圖像實時顯示系統(tǒng)。此外,還設(shè)計實現(xiàn)了用于和DSP通信的HPI接口模塊。 3.完成了部分系統(tǒng)應(yīng)用程序設(shè)計。在使用DSP/BIOS實時操作系統(tǒng)的基礎(chǔ)上設(shè)計了各系統(tǒng)任務(wù),通過調(diào)用驅(qū)動程序控制和協(xié)調(diào)各硬件模塊,實現(xiàn)了虹膜識別功能。 最終,本文實現(xiàn)了系統(tǒng)設(shè)計,本設(shè)計可以快速有效的進(jìn)行虹膜識別。同時,由于本系統(tǒng)采用模塊化的軟硬件設(shè)計技術(shù),使系統(tǒng)便于快速應(yīng)用于各種場合。

    標(biāo)簽: FPGA DSP 虹膜識別

    上傳時間: 2013-04-24

    上傳用戶:qlpqlq

  • 基于FPGA的紅外圖像處理技術(shù)

    本文在深入分析紅外焦平面陣列熱成像系統(tǒng)工作原理的基礎(chǔ)上,根據(jù)紅外圖像處理系統(tǒng)的實際應(yīng)用,研究了相應(yīng)的圖像處理算法,為使其實時實現(xiàn),本文對算法基于FPGA的高效硬件實現(xiàn)進(jìn)行了深入研究。首先對IRFRA器件的工作原理和讀出電路結(jié)構(gòu)進(jìn)行了分析,敘述了相應(yīng)的驅(qū)動電路設(shè)計原理和相關(guān)模擬電路的處理技術(shù)。然后,以本文設(shè)計的基于FPGA高速紅外圖像處理硬件系統(tǒng)為運行平臺,針對紅外溫差成像圖像高背景、低對比度的特點和系統(tǒng)中主要存在的非均勻性圖案噪聲,研究了非均勻性校正和直方圖投影增強(qiáng)算法的實時實現(xiàn)技術(shù)。還將基于FPGA的紅外圖像處理的實現(xiàn)技術(shù),拓展到一些空域、頻域及基于直方圖的圖像處理基本算法。其中以紅外增強(qiáng)算法作為重點,引入了一種易于FPGA實現(xiàn)、基于雙閾值調(diào)節(jié)、可有效改善系統(tǒng)成像質(zhì)量的增強(qiáng)算法。并在FPGA硬件平臺上成功地實現(xiàn)了該算法。最后,本系統(tǒng)還將處理后的圖像數(shù)據(jù)轉(zhuǎn)化成了全電視信號,實時地顯示在監(jiān)視器上。實驗結(jié)果表明,本文設(shè)計的系統(tǒng),能夠很好地完成大容量數(shù)據(jù)流的實時處理,有效地改善了圖像質(zhì)量,顯著提高了圖像顯示效果。

    標(biāo)簽: FPGA 紅外圖像 處理技術(shù)

    上傳時間: 2013-07-02

    上傳用戶:AbuGe

  • 基于FPGA的精確時鐘同步方法研究

    在工業(yè)控制領(lǐng)域,多種現(xiàn)場總線標(biāo)準(zhǔn)共存的局面從客觀上促進(jìn)了工業(yè)以太網(wǎng)技術(shù)的迅速發(fā)展,國際上已經(jīng)出現(xiàn)了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多種工業(yè)以太網(wǎng)協(xié)議。將傳統(tǒng)的商用以太網(wǎng)應(yīng)用于工業(yè)控制系統(tǒng)的現(xiàn)場設(shè)備層的最大障礙是以太網(wǎng)的非實時性,而實現(xiàn)現(xiàn)場設(shè)備間的高精度時鐘同步是保證以太網(wǎng)高實時性的前提和基礎(chǔ)。 IEEE 1588定義了一個能夠在測量和控制系統(tǒng)中實現(xiàn)高精度時鐘同步的協(xié)議——精確時間協(xié)議(Precision Time Protocol)。PTP協(xié)議集成了網(wǎng)絡(luò)通訊、局部計算和分布式對象等多項技術(shù),適用于所有通過支持多播的局域網(wǎng)進(jìn)行通訊的分布式系統(tǒng),特別適合于以太網(wǎng),但不局限于以太網(wǎng)。PTP協(xié)議能夠使異質(zhì)系統(tǒng)中各類不同精確度、分辨率和穩(wěn)定性的時鐘同步起來,占用最少的網(wǎng)絡(luò)和局部計算資源,在最好情況下能達(dá)到系統(tǒng)級的亞微級的同步精度。 基于PC機(jī)軟件的時鐘同步方法,如NTP協(xié)議,由于其實現(xiàn)機(jī)理的限制,其同步精度最好只能達(dá)到毫秒級;基于嵌入式軟件的時鐘同步方法,將時鐘同步模塊放在操作系統(tǒng)的驅(qū)動層,其同步精度能夠達(dá)到微秒級。現(xiàn)場設(shè)備間微秒級的同步精度雖然已經(jīng)能滿足大多數(shù)工業(yè)控制系統(tǒng)對設(shè)備時鐘同步的要求,但是對于運動控制等需求高精度定時的系統(tǒng)來說,這仍然不夠。基于嵌入式軟件的時鐘同步方法受限于操作系統(tǒng)中斷響應(yīng)延遲時間不一致、晶振頻率漂移等因素,很難達(dá)到亞微秒級的同步精度。 本文設(shè)計并實現(xiàn)了一種基于FPGA的時鐘同步方法,以IEEE 1588作為時鐘同步協(xié)議,以Ethernet作為底層通訊網(wǎng)絡(luò),以嵌入式軟件形式實現(xiàn)TCP/IP通訊,以數(shù)字電路形式實現(xiàn)時鐘同步模塊。這種方法充分利用了FPGA的特點,通過準(zhǔn)確捕獲報文時間戳和動態(tài)補(bǔ)償晶振頻率漂移等手段,相對于嵌入式軟件時鐘同步方法實現(xiàn)了更高精度的時鐘同步,并通過實驗驗證了在以集線器互連的10Mbps以太網(wǎng)上能夠達(dá)到亞微秒級的同步精度。

    標(biāo)簽: FPGA 時鐘同步 方法研究

    上傳時間: 2013-07-28

    上傳用戶:heart520beat

  • Verilog編碼中的非阻塞性賦值

      One of the most misunderstood constructs in the Verilog language is the nonblockingassignment. Even very experienced Verilog designers do not fully understand how nonblockingassignments are scheduled in an IEEE compliant Verilog simulator and do not understand whenand why nonblocking assignments should be used. This paper details how Verilog blocking andnonblocking assignments are scheduled, gives important coding guidelines to infer correctsynthesizable logic and details coding styles to avoid Verilog simulation race conditions

    標(biāo)簽: Verilog 編碼 非阻塞性賦值

    上傳時間: 2013-10-17

    上傳用戶:tb_6877751

主站蜘蛛池模板: 洛浦县| 策勒县| 萍乡市| 遂溪县| 潼南县| 天柱县| 沂水县| 石渠县| 通城县| 璧山县| 东安县| 武冈市| 奉节县| 双桥区| 霍邱县| 商洛市| 凤翔县| 威海市| 汪清县| 上犹县| 平顶山市| 师宗县| 本溪| 上饶市| 巴彦县| 永济市| 庆阳市| 楚雄市| 东兰县| 鲁甸县| 安义县| 商洛市| 广丰县| 黄大仙区| 苏尼特左旗| 乌苏市| 丹棱县| 延边| 库伦旗| 始兴县| 奉新县|