亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

預置數(shù)

  • 并聯電容器組相控投切技術研究.rar

    選相控制開關又稱同步開關或相控開關,其實質就是控制開關在電壓或電流的期望相位完成合閘或分閘,以主動消除開關過程所產生的涌流和過電壓等電磁暫態效應,提高開關的開斷能力。本論文以電力系統的無功補償為背景,分析了隨機投切電容器組的暫態過程所帶來的各種危害,從而提出選相投切技術;本文以真空開關選相投切電容器組為研究對象,著重介紹了電容器組選相投切技術的相關理論,給出了電容器組選相投切的控制策略,為同步開關選相控制器的設計提供了理論依據。 雙穩態永磁機構結構簡單、動作穩定可靠,其出力特性能與真空開關良好匹配,在中壓領域得到越來越廣泛的應用。相控真空開關采用三相獨立操動的雙穩態永磁機構,其操作電源為由大功率電力電子器件控制的儲能大容量電容器,通過多次的測試結果表明雙穩態永磁機能很好地滿足相控開關的要求,是相控開關的理想選擇。 IPM(智能功率模塊)作為一種新型的大功率開關器件,以其設計簡單(內置驅動和保護電路),低功耗,開關速度快等特點成為越來越多設計者的首選,得到了越來越廣泛的應用。本文討論了IPM在選相投切電容器組中的相關邏輯控制策略,光耦隔離驅動,IPM過流、過熱相關保護等內容,設計了以DSP(TMS320LF2407A)為核心的永磁機構同步控制系統,實時采集電網信號,經過FIR數字濾波提取零點,通過IPM控制大容量電容器放電來驅動永磁機構,實現斷路器在期望相位上分斷或關合以減小暫態沖擊,并保證儲能電容器的一次儲能完成一次完整的O-C-O操作。 通過相關試驗測試,表明本系統已經初步達到了設計所要達到的預期效果,為以后的研究以及同步控制控制系統的完善和優化提供了有益的經驗和參考。

    標簽: 并聯電容器組 相控 技術研究

    上傳時間: 2013-04-24

    上傳用戶:diets

  • UDisk-ReadWrite.rar

    性價比超高的U盤讀寫模塊-PB375,兼容CH375讀寫操作 1. 功能 ● 用于嵌入式系統/單片機讀寫U 盤、閃盤、閃存盤、USB 移動硬盤、USB 讀卡器等。 ● 支持符合USB 相關規范基于Bulk-Only 傳輸協議的各種U 盤/閃存盤/外置硬盤。 ● 支持文件系統FAT12 和FAT16 及FAT32 ● 文件操作功能:新建、刪除、讀寫數據,打開關閉文件等。 ● SPI接口,支持3.3V電平 ● 兼容CH375模塊的操作命令 ● 單芯片解決方案,該模塊只需要一個主控芯片外加少量的電容電阻便可,相對于51MCU+SL811/CH375的模塊,無論模塊尺寸還是成本都有著極大的優勢。 ● 模塊尺寸:38mm*40mm ● 該模塊可根據要求進行定制 基本不需要占用單片機系統的存儲空間,最少只需要幾個字節的RAM 和幾百字節的代碼。 2. 價格 相比51MCU+SL811/CH375方案有著極其強的價格優勢 3. 參數 兼容CH375模塊的讀寫操作命令,新建、刪除、讀寫數據,打開關閉文件 4. 應用 ? 桌上型儀表及便攜式儀表 ? 電子醫療儀表 (血壓計、血糖計、血脂計、心電機等) ? 運動器材(跑步機、搖擺機、、等等之器材) ? 汽車行車記錄器,稅控機 ? 電子系統參數設定 ( 溫度控制、行程控制等等之設備) ? CNC 自動化設備 ( 程序存取設定) ??數據采集 5. 聯系方式 聯系人:肖武 電話:13728690655 地址:深圳市南山區高新中四道30號龍泰利大廈304

    標簽: UDisk-ReadWrite

    上傳時間: 2013-07-07

    上傳用戶:2467478207

  • 軋鋼供電系統諧波抑制與無功補償仿真軟件開發.rar

    現代軋鋼機的機組容量日益增大,其有功、無功負荷變動異常劇烈。由于大部分設備供電多半采用晶閘管整流裝置,使電網中諧波增大,功率因數降低,出現較大的電壓波動。因此研究軋鋼廠供電系統電能質量的基本內容—無功補償與諧波抑制,對提高企業供電可靠性、降低損耗、提高用電設備出力等具有重要意義。由于通用的電力分析軟件不具備設計功能,因此有必要開發一套無功補償裝置設計和電能質量分析的專業軟件。 該文詳細分析了軋鋼供電系統各個諧波源產生的諧波特點和功率因數特點,研究了廣泛應用于軋鋼供電系統的TCR+FC型靜止無功補償裝置的補償特性和結構特點。以此為理論基礎,從軟件工程的角度,開發了一套動態補償仿真軟件,其中包括人機交互界面、電力模型和運算模型等。人機交互界面是用戶與軟件的接口,而電力模型和運算模型是內置在軟件內,對用戶不可見。用戶在界面上輸入系統參數,通過界面調用運算模型可以自動地設計TCR+FC型靜止無功補償裝置的各濾波支路和TCR支路的電路參數,除此之外,通過界面調用電力模型,用戶可以從界面上讀取該系統補償前后的電能質量。 因此,該軟件既是一個設計軟件,又是分析軟件,不僅能設計靜止無功補償裝置的各支路具體電路參數,為實際軋鋼系統的靜止無功補償裝置的設計提供理論參考,還能對系統投入SVC前后的電能質量的變化做出詳細的對比分析。 最后,以科學研究領域廣泛應用的PSCAD/EMTDC軟件為測試工具,在其中建立相應的電力模型。通過比較在兩個軟件中仿真得到的軋鋼機負載曲線、電壓電流波形、電壓波動、諧波、功率因數等,證實了該動態軟件的正確性。

    標簽: 供電系統 仿真 諧波抑制

    上傳時間: 2013-04-24

    上傳用戶:hewenzhi

  • 基于CMOS工藝的低壓差線性穩壓器研究.rar

    近年來,隨著集成電路技術和電源管理技術的發展,低壓差線性穩壓器(LDO)受到了普遍的關注,被廣泛應用于便攜式電子產品如PDA、MP3播放器、數碼相機、無線電話與通信設備、醫療設備和測試儀器等中,但國內研究起步晚,市場大部分被國外產品占有,因此,開展本課題的研究具有特別重要的意義。 首先,簡單闡述了課題研究的背景及意義,分析了低壓差線性穩壓器(LDO)研究的現狀和發展趨勢,并提出了設計的預期技術指標。 其次,詳細分析了LDO線性穩壓器的理論基礎,包括其結構、各功能模塊的作用、系統工作原理、性能指標定義及設計時對性能指標之間相互矛盾的折衷考慮。 再次,設計了基于自偏置電流源的帶隙基準電壓源,選取PMOS管作為系統的調整元件并計算出了其尺寸,設計了基于CMOS工藝的兩級誤差運算放大器。利用HSPICE工具仿真了基準電壓源和誤差運算放大器的相關性能參數。 然后,重點分析了穩壓器的穩定性特征,指出系統存在的潛在不穩定性,詳細論述了穩定性補償的必要性,比較了業界使用過的幾種穩定性補償方法的不足之處,提出了一種基于電容反饋VCCS的補償方法,對系統進行了穩定性的補償; 最后,將所設計的模塊進行聯合,設計了一款基于CMOS工藝的LDO線性穩壓器電路,利用HSPICE工具驗證了其壓差電壓、靜態電流、線性調整率等性能指標,仿真結果驗證了理論分析的正確性、設計方法的可行性。

    標簽: CMOS 工藝 低壓差線性穩壓器

    上傳時間: 2013-07-08

    上傳用戶:Wibbly

  • 小波分析在信號去噪中的應用研究.rar

    目前,小波分析在信息技術和其他學科方面的應用是眾多科技工作者關心的課題。在理論方面,新觀點、新方法不斷涌現。本文旨在完善小波的基本理論,對原有的小波去噪方法作進一步的改進。 經典的信號處理方法,例如傅立葉變換、短時傅立葉變換等具有局限性,因而限定了它們的應用范圍。小波分析作為一種全新的信號處理方法,它將信號中各種不同的頻率成分分解到互不重疊的頻帶上,為信號濾波、信噪分離和特征提取提供了有效途徑,特別在信號去噪方面顯出了獨特的優勢。本文介紹了經典的去噪方法,并對其適用范圍和效果進行了分析和比較。并且,討論了小波分析的基本理論,介紹了連續小波變換、離散小波變換和小波變換的快速分解與重構算法,最后研究了小波基的數學特性,分析了它們對實際應用的影響和作用。進而,介紹了小波的幾種去噪方法:小波變換高頻系數置零去噪方法、小波變換模極大值去噪方法、小波閾值去噪方法、小波空域相關性去噪方法。用小波變換將高頻系數強制置零去噪的方法是比較方便的,但它的不足之處是經將高頻系數強制置零去噪后重構的信號會使信號丟失一些細節,且小波基的選擇亦有相當的難度,只有靠經驗來確定,不過比傳統的濾波方法所得的效果還是要好。對于小波變換模極大值去噪的原理,分析了去噪過程中幾個參數的選取問題,并給出了一些選取依據;對小波閾值去噪方法的幾個關鍵問題進行了詳細討論。對閾值去噪進行了改進,利用均值逼近與閾值去噪相結合的方法來實現信號的處理,并通過實驗仿真實現。實驗結果表明該方法提高了信噪比,去噪效果優于單獨應用閾值去噪的方法。 在空域相關去噪算法的基礎上,進行了改進,利用閾值濾波與相關去噪算法相結合的一種組合去噪算法,仿真試驗結果表明,由該算法濾波之后得到的小波系數不僅連續性好,準確率高,而且易于重構信號。 本文分別對這四種方法進行了算法分析比較,通過實驗仿真來實現,并對實驗結果進行了分析。實驗仿真結果表明了利用小波分析理論對信號去噪的可行性和有效性。 關鍵詞:小波分析,信號去噪,閾值,均值逼近,空域相關

    標簽: 小波分析 信號去噪 中的應用

    上傳時間: 2013-07-19

    上傳用戶:啊颯颯大師的

  • 高速低壓低功耗CMOSBiCMOS運算放大器設計.rar

    近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。

    標簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • 全橋逆變電路IGBT模塊的實用驅動設計.rar

    院介紹了全橋逆變電路的工作方式袁探討了隕鄖月栽的柵極特性及動態開關過程遙隕鄖月栽柵原射極和柵原 集極間的寄生電容與其他分布參數的綜合作用會對驅動波形產生不利影響遙柵極驅動電壓必須有足夠 快的上升和下降速度袁使隕鄖月栽盡快開通和關斷袁以減小開通和關斷損耗遙在 隕鄖月栽導通后袁驅動電壓 應保持在垣員緣 災左右袁保證隕鄖月栽處于飽和狀態曰在 隕鄖月栽關斷期間袁隕鄖月栽 的柵極需加反向偏置電壓袁 避免隕鄖月栽 的誤動作遙最后給出了針對全橋逆變電路 隕鄖月栽 模塊設計的分立元件驅動電路及其實驗 結果遙 關鍵詞院隕鄖月栽曰全橋逆變曰驅動電路

    標簽: IGBT 全橋 逆變電路

    上傳時間: 2013-05-20

    上傳用戶:cy1109

  • 射頻與微波功率放大器設計.rar

    本書主要闡述設計射頻與微波功率放大器所需的理論、方法、設計技巧,以及將分析計算與計算機輔助設計相結合的優化設計方法。這些方法提高了設計效率,縮短了設計周期。本書內容覆蓋非線性電路設計方法、非線性主動設備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設計、寬帶功率放大器及通信系統中的功率放大器設計。  本書適合從事射頻與微波動功率放大器設計的工程師、研究人員及高校相關專業的師生閱讀。 作者簡介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設計工程師,他曾經任教于澳大利亞Linz大學、新加坡微電子學院、莫斯科通信和信息技術大學。他目前正在講授研究班課程,在該班上,本書作為國際微波年會論文集。 目錄 第1章 雙口網絡參數  1.1 傳統的網絡參數  1.2 散射參數  1.3 雙口網絡參數間轉換  1.4 雙口網絡的互相連接  1.5 實際的雙口電路   1.5.1 單元件網絡   1.5.2 π形和T形網絡  1.6 具有公共端口的三口網絡  1.7 傳輸線  參考文獻 第2章 非線性電路設計方法  2.1 頻域分析   2.1.1 三角恒等式法   2.1.2 分段線性近似法   2.1.3 貝塞爾函數法  2.2 時域分析  2.3 NewtOn.Raphscm算法  2.4 準線性法  2.5 諧波平衡法  參考文獻 第3章 非線性有源器件模型  3.1 功率MOSFET管   3.1.1 小信號等效電路   3.1.2 等效電路元件的確定   3.1.3 非線性I—V模型   3.1.4 非線性C.V模型   3.1.5 電荷守恒   3.1.6 柵一源電阻   3.1.7 溫度依賴性  3.2 GaAs MESFET和HEMT管   3.2.1 小信號等效電路   3.2.2 等效電路元件的確定   3.2.3 CIJrtice平方非線性模型   3.2.4 Curtice.Ettenberg立方非線性模型   3.2.5 Materka—Kacprzak非線性模型   3.2.6 Raytheon(Statz等)非線性模型   3.2.7 rrriQuint非線性模型   3.2.8 Chalmers(Angek)v)非線性模型   3.2.9 IAF(Bemth)非線性模型   3.2.10 模型選擇  3.3 BJT和HBT汀管   3.3.1 小信號等效電路   3.3.2 等效電路中元件的確定   3.3.3 本征z形電路與T形電路拓撲之間的等效互換   3.3.4 非線性雙極器件模型  參考文獻 第4章 阻抗匹配  4.1 主要原理  4.2 Smith圓圖  4.3 集中參數的匹配   4.3.1 雙極UHF功率放大器   4.3.2 M0SFET VHF高功率放大器  4.4 使用傳輸線匹配   4.4.1 窄帶功率放大器設計   4.4.2 寬帶高功率放大器設計  4.5 傳輸線類型   4.5.1 同軸線   4.5.2 帶狀線   4.5.3 微帶線   4.5.4 槽線   4.5.5 共面波導  參考文獻 第5章 功率合成器、阻抗變換器和定向耦合器  5.1 基本特性  5.2 三口網絡  5.3 四口網絡  5.4 同軸電纜變換器和合成器  5.5 wilkinson功率分配器  5.6 微波混合橋  5.7 耦合線定向耦合器  參考文獻 第6章 功率放大器設計基礎  6.1 主要特性  6.2 增益和穩定性  6.3 穩定電路技術   6.3.1 BJT潛在不穩定的頻域   6.3.2 MOSFET潛在不穩定的頻域   6.3.3 一些穩定電路的例子  6.4 線性度  6.5 基本的工作類別:A、AB、B和C類  6.6 直流偏置  6.7 推挽放大器  6.8 RF和微波功率放大器的實際外形  參考文獻 第7章 高效率功率放大器設計  7.1 B類過激勵  7.2 F類電路設計  7.3 逆F類  7.4 具有并聯電容的E類  7.5 具有并聯電路的E類  7.6 具有傳輸線的E類  7.7 寬帶E類電路設計  7.8 實際的高效率RF和微波功率放大器  參考文獻 第8章 寬帶功率放大器  8.1 Bode—Fan0準則  8.2 具有集中元件的匹配網絡  8.3 使用混合集中和分布元件的匹配網絡  8.4 具有傳輸線的匹配網絡    8.5 有耗匹配網絡  8.6 實際設計一瞥  參考文獻 第9章 通信系統中的功率放大器設計  9.1 Kahn包絡分離和恢復技術  9.2 包絡跟蹤  9.3 異相功率放大器  9.4 Doherty功率放大器方案  9.5 開關模式和雙途徑功率放大器  9.6 前饋線性化技術  9.7 預失真線性化技術  9.8 手持機應用的單片cMOS和HBT功率放大器  參考文獻

    標簽: 射頻 微波功率 放大器設計

    上傳時間: 2013-04-24

    上傳用戶:W51631

  • CH452驅動程序及說明書.rar

    CH452是數碼管顯示驅動和鍵盤掃描控制芯片。CH452 內置時鐘振蕩電路,可以動態驅動8 位數 碼管或者64 位LED,具有BCD 譯碼、閃爍、移位、段位尋址、光柱譯碼等功能;同時還可以進行64 鍵的鍵盤掃描;CH452 通過可以級聯的4線串行接口或者2 線串行接口與單片機等交換數據;并且可 以對單片機提供上電復位信號。

    標簽: 452 CH 驅動程序

    上傳時間: 2013-06-08

    上傳用戶:奇奇奔奔

  • SATA協議分析及其FPGA實現.rar

    并行總線PATA從設計至今已快20年歷史,如今它的缺陷已經嚴重阻礙了系統性能的進一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進行數據傳輸,內置數據/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領域廣泛應用,但國內尚無獨立研發的面向FPGA的SATAIP CORE,在這樣的條件下設計面向FPGA應用的SATA IP CORE具有重要的意義。 本論文對協議進行了詳細的分析,建立了SATA IP CORE的層次結構,將設備端SATA IP CORE劃分成應用層、傳輸層、鏈路層和物理層;介紹了實現該IPCORE所選擇的開發工具、開發語言和所選用的芯片;在此基礎上著重闡述協議IP CORE的設計,并對各個部分的設計予以分別闡述,并編碼實現;最后進行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現了1.5Gbps的串行傳輸鏈路;設計滿足協議需求、適合FPGA設計的并行結構,實現了多狀態機的協同工作:在高速設計中,使用了流水線方法進行并行設計,以提高速度,考慮到系統不同部分復雜度的不同,設計采用部分流水線結構;采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進行片上調試與測試,使得調試工作方便快捷、測試數據準確;嚴格按照SATA1.0a協議實現了SATA設備端IP CORE的設計。 最終測試數據表明,本論文設計的基于FPGA的SATA IP CORE滿足協議需求。設計中的SATA IP CORE具有使用方便、集成度高、成本低等優點,在固態電子硬盤SSD(Solid-State Disk)開發中應用本設計,將使開發變得方便快捷,更能夠適應市場需求。

    標簽: SATA FPGA 協議分析

    上傳時間: 2013-06-21

    上傳用戶:xzt

主站蜘蛛池模板: 常宁市| 大竹县| 镇康县| 重庆市| 信丰县| 通州市| 岳阳市| 泸水县| 布尔津县| 延津县| 仪征市| 登封市| 益阳市| 罗田县| 华安县| 巴楚县| 宜春市| 海原县| 杨浦区| 广饶县| 子洲县| 司法| 博野县| 大悟县| 临夏县| 花莲市| 托克逊县| 潍坊市| 漠河县| 务川| 电白县| 玉门市| 东源县| 双城市| 高陵县| 婺源县| 万源市| 河东区| 普兰店市| 宜州市| 册亨县|