亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

頻率計數(shù)器

  • 低功耗高速跟隨器的設計

    提出了一種應用于CSTN-LCD系統(tǒng)中低功耗、高轉換速率的跟隨器的實現(xiàn)方案。基于GSMC±9V的0.18 μm CMOS高壓工藝SPICE模型的仿真結果表明,在典型的轉角下,打開2個輔助模塊時,靜態(tài)功耗約為35 μA;關掉輔助模塊時,主放大器的靜態(tài)功耗為24 μA。有外接1 μF的大電容時,屏幕上的充放電時間為10 μs;沒有外接1μF的大電容時,屏幕上的充放電時間為13μs。驗證表明,該跟隨器能滿足CSTN-LCD系統(tǒng)低功耗、高轉換速率性能要求。

    標簽: 低功耗 跟隨器

    上傳時間: 2013-11-18

    上傳用戶:kxyw404582151

  • 針對高速應用的電流回授運算放大器

    訊號路徑設計講座(9)針對高速應用的電流回授運算放大器電流回授運算放大器架構已成為各類應用的主要解決方案。該放大器架構具有很多優(yōu)勢,并且?guī)缀蹩蓪嵤┯谌魏涡枰\算放大器的應用當中。電流回授放大器沒有基本的增益頻寬產(chǎn)品的局限,隨著訊號振幅的增加,而頻寬損耗依然很小就證明了這一點。由于大訊號具有極小的失真,所以在很高的頻率情況下這些放大器都具有極佳的線性度。電流回授放大器在很寬的增益范圍內(nèi)的頻寬損耗很低,而電壓回授放大器的頻寬損耗卻隨著增益的增加而增加。準確地說就是電流回授放大器沒有增益頻寬產(chǎn)品的限制。當然,電流回授放大器也不是無限快的。變動率受制于晶體管本身的速度限制(而非內(nèi)部偏置(壓)電流)。這可以在給定的偏壓電流下實現(xiàn)更大的變動率,而無需使用正回授和其它可能影響穩(wěn)定性的轉換增強技術。那么,我們?nèi)绾蝸斫⑦@樣一個奇妙的電路呢?電流回授運算放大器具有一個與差動對相對的輸入緩沖器。輸入緩沖器通常是一個射極追隨器或類似的器件。非反向輸入是高阻抗的,而緩沖器的輸出(即放大器的反向輸入)是低阻抗的。相反,電壓回授放大器的2個輸入均是高阻抗的。電流回授運算放大器輸出的是電壓,而且與透過稱為互阻抗Z(s)的復變函數(shù)流出或流入運算放大器的反向輸入端的電流有關。在直流電情況下,互阻抗很高(與電壓回授放大器類似),并且隨著頻率的增加而單極滾降。

    標簽: 電流 運算放大器

    上傳時間: 2013-10-19

    上傳用戶:黃蛋的蛋黃

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數(shù)字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設計的關鍵技術之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數(shù)字系統(tǒng)設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導體技術的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y構如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關)。 根據(jù)這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進行模數(shù)轉換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現(xiàn)相當于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設計中一些問題, 降低了系統(tǒng)設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 鎖相環(huán)頻率合成器-ad9850激勵

    用ad9850激勵的鎖相環(huán)頻率合成器山東省濟南市M0P44 部隊Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點及引腳功能! 給出了以1!2345 作為參考信號源的鎖相環(huán)頻率合成器實例! 并對該頻率合成器的硬件電路和軟件編程進行了簡要說明#關鍵詞! !!" 鎖相環(huán)頻率合成器數(shù)據(jù)寄存器

    標簽: 9850 ad 鎖相環(huán) 激勵

    上傳時間: 2013-10-18

    上傳用戶:hehuaiyu

  • 放大器及數(shù)據(jù)轉換器選擇指南

    德州儀器(TI)通過多種不同的處理工藝提供了寬范圍的運算放大器產(chǎn)品,其類型包括了高精度、微功耗、低電壓、高電壓、高速以及軌至軌。TI還開發(fā)了業(yè)界最大的低功耗及低電壓運算放大器產(chǎn)品選集,其設計特性可滿足寬范圍的多種應用。為使您的選擇流程更為輕松,我們提供了一個交互式的在線運算放大器參數(shù)搜索引擎——amplifier.ti.com/search,可供您鏈接至各種不同規(guī)格的運算放大器。設計考慮因素為某項應用選擇最佳的運算放大器所要考慮的因素涉及到多個相關聯(lián)的需求。為此,設計人員必須經(jīng)常權衡彼此矛盾的尺寸、成本、性能等指標因素。即使是資歷最老的工程師也可能會為此而苦惱,但您大可不必如此。緊記以下的幾點,您將會發(fā)現(xiàn)選擇范圍將很快的縮小至可掌控的少數(shù)幾個。電源電壓(VS)——選擇表中包括了低電壓(最小值低于2.7V)及寬電壓范圍(最小值高于5V)的部分。其余運放的選擇類型(例如精密),可通過快速查驗供電范圍欄來適當選擇。當采用單電源供電時,應用可能需要具有軌至軌(rail-to-rail)性能,并考慮精度相關的參數(shù)。精度——主要與輸入偏移電壓(VOS)相關,并分別考慮隨溫度漂移、電源抑制比(PSRR)以及共模抑制比(CMRR)的變化。精密(precision)一般用于描述具有低輸入偏置電壓及低輸入偏置電壓溫度漂移的運算放大器。微小信號需要高精度的運算放大器,例如熱電偶及其它低電平的傳感器。高增益或多級電路則有可能需求低偏置電壓。

    標簽: 放大器 數(shù)據(jù)轉換器 選擇指南

    上傳時間: 2013-11-25

    上傳用戶:1966649934

  • PCtoLCD2002字模轉換器

    PCtoLCD2002字模轉換器

    標簽: PCtoLCD 2002 字模轉換器

    上傳時間: 2014-01-25

    上傳用戶:元宵漢堡包

  • 十六位模數(shù)轉換器AD7705+及其應用

    十六位模數(shù)轉換器AD7705+及其應用

    標簽: 7705 AD 十六位 模數(shù)轉換器

    上傳時間: 2013-10-12

    上傳用戶:refent

  • 高速數(shù)據(jù)轉換器評估平臺(HSDCEP)用戶指南評估

    高速數(shù)據(jù)轉換器評估平臺(HSDCEP)是基于PC的平臺,提供評估Maxim RF數(shù)/模轉換器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim數(shù)字上變頻器(DUC)的齊全工具。HSDCEP可以在每對數(shù)據(jù)引腳產(chǎn)生速率高達1.25Gbps的測試碼型,支持多達4條并行16位LVDS總線。通過USB 2.0端口將最長64兆字(Mw)、每字16位寬的數(shù)據(jù)碼型裝載至HSDCEP存儲器

    標簽: HSDCEP 高速數(shù)據(jù) 轉換器 評估平臺

    上傳時間: 2013-10-25

    上傳用戶:zycidjl

  • 設計實例2:MP3播放器硬件電路設計

    MP3播放器硬件電路設計實例

    標簽: MP3 設計實例 播放器 硬件電路設計

    上傳時間: 2013-11-25

    上傳用戶:13788529953

  • DAC34H84 HD2 性能優(yōu)化與PCB布局建議

    DAC34H84 是一款由德州儀器(TI)推出的四通道、16 比特、采樣1.25GSPS、功耗1.4W 高性能的數(shù)模轉換器。支持625MSPS 的數(shù)據(jù)率,可用于寬帶與多通道系統(tǒng)的基站收發(fā)信機。由于無線通信技術的高速發(fā)展與各設備商基站射頻拉遠單元(RRU/RRH)多種制式平臺化的要求,目前收發(fā)信機單板支持的發(fā)射信號頻譜越來越寬,而中頻頻率一般沒有相應提高,所以中頻發(fā)射DAC 發(fā)出中頻(IF)信號的二次諧波(HD2)或中頻與采樣頻率Fs 混疊產(chǎn)生的信號(Fs-2*IF)離主信號也越來越近,因此這些非線性雜散越來越難被外部模擬濾波器濾除。這些子進行pcb設計布局,能取得較好的信號完整性效果,可以在pcb打樣后,更放心。這些雜散信號會降低發(fā)射機的SFDR 性能,優(yōu)化DAC 輸出的二次諧波性能也就變得越來越重要。

    標簽: DAC 34H H84 HD2

    上傳時間: 2013-10-23

    上傳用戶:lalalal

主站蜘蛛池模板: 郁南县| 柳州市| 南宫市| 岫岩| 揭阳市| 若尔盖县| 思南县| 民丰县| 彭州市| 隆尧县| 融水| 喀喇沁旗| 开封市| 财经| 岗巴县| 定边县| 赣榆县| 西青区| 鄂托克前旗| 霸州市| 甘孜县| 文成县| 柞水县| 龙州县| 台北市| 寻乌县| 北海市| 乐陵市| 卢龙县| 陵水| 左权县| 呼和浩特市| 方城县| 洛川县| 齐齐哈尔市| 调兵山市| 大理市| 易门县| 南澳县| 长葛市| 陵川县|