直接數(shù)字頻率合成(Direct Digital Fraquency Synthesis,即DDFS,一般簡稱DDS)是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。
標簽: Fraquency Synthesis Digital Direct
上傳時間: 2013-08-27
上傳用戶:wpt
用于頻率測量,使用CPLD,單片機可進行測試。
標簽: 頻率測量
上傳時間: 2013-08-28
上傳用戶:shen_dafa
文檔中給出了使用VHDL編寫的頻率的精確測量方法的代碼,同時還有cPLD與e2rom等的接口代碼
標簽: VHDL 編寫 精確測量 代碼
上傳時間: 2013-08-30
上傳用戶:1318695663
用單片機AT89s52和epm7128設(shè)計的頻率計
標簽: 7128 89s s52 epm
上傳時間: 2013-09-01
上傳用戶:671145514
基于FPGA的直接數(shù)字合成器的設(shè)計與分析的代碼程序,代碼格式為VHDL
標簽: FPGA VHDL 代碼 直接數(shù)字合成器
上傳時間: 2013-09-02
上傳用戶:ifree2016
數(shù)控振蕩器的頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL語言描述,集成在一個模塊中,提供VHDL源程序供大家學(xué)習和討論。\r\n
標簽: VHDL 寄存器 數(shù)控振蕩器 加法器
上傳時間: 2013-09-04
上傳用戶:a471778
基于ARM平臺的等精度數(shù)字顯示頻率計的設(shè)計,已通過測試
標簽: ARM 等精度 數(shù)字顯示 頻率計
上傳用戶:誰偷了我的麥兜
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計產(chǎn)生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號,通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現(xiàn)FPGA和PC機之間串行通信,從而實現(xiàn)用PC機改變頻率控制字,實現(xiàn)對輸出正弦波頻率的控制。
標簽: FPGA PC機 串行通信 輸出
上傳時間: 2013-09-06
上傳用戶:zhuimenghuadie
用vhdl編寫的基于fpga的數(shù)字頻率計程序算法
標簽: vhdl fpga 編寫 數(shù)字頻率計
上傳時間: 2013-09-07
上傳用戶:chfanjiang
液晶顯示例子,晶振頻率Fosc=8MHz,內(nèi)有仿真文件
標簽: Fosc MHz 液晶顯示 晶振
上傳時間: 2013-09-25
上傳用戶:781354052
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1