基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)
介紹了一種運(yùn)用FPGA開(kāi)發(fā)軟件Quartus II設(shè)計(jì)的數(shù)字頻率計(jì)。該數(shù)字頻率計(jì)的1 Hz~1 MHz輸入被測(cè)脈沖信號(hào)具有頻率測(cè)量、周期測(cè)量、脈寬測(cè)量和占空比測(cè)量等多種用途,其測(cè)試結(jié)果由3 只七段數(shù)碼...
介紹了一種運(yùn)用FPGA開(kāi)發(fā)軟件Quartus II設(shè)計(jì)的數(shù)字頻率計(jì)。該數(shù)字頻率計(jì)的1 Hz~1 MHz輸入被測(cè)脈沖信號(hào)具有頻率測(cè)量、周期測(cè)量、脈寬測(cè)量和占空比測(cè)量等多種用途,其測(cè)試結(jié)果由3 只七段數(shù)碼...
基于51單片機(jī)的120MHz頻率計(jì)原理圖,8個(gè)數(shù)碼管使用7219作為驅(qū)動(dòng),單片機(jī)采用89C2051。...
基于51單片機(jī)的數(shù)字頻率計(jì),里面有源代碼與proteus仿真模型,可以作為學(xué)習(xí)參考之用^_^...
采用等精度測(cè)頻原理的頻率計(jì)程序與仿真:4位顯示的等精度頻率計(jì)。...
基于FPGA數(shù)字頻率計(jì)的實(shí)現(xiàn),文中有所有的源代碼,僅供參考。...
基FPGA Cyclone II_EP2C5 EP2C8的頻率計(jì)...
基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)11利用VHDL 硬件描述語(yǔ)言設(shè)計(jì),并在EDA(電子設(shè)計(jì)自動(dòng)化) 工具的幫助下,用大規(guī)模可編程邏輯器件(FPGA/ CPLD) 實(shí)現(xiàn)數(shù)字頻率計(jì)的設(shè)計(jì)原理及相關(guān)程序...
FPGA設(shè)計(jì)頻率計(jì)全套資料,我希望對(duì)大家啊好似有用的...
MAXPLUS_環(huán)境下的頻率計(jì)設(shè)計(jì)及其完善...
一個(gè)自己用keil和Proteus設(shè)計(jì)的C51頻率計(jì)代碼,與大家一同分享!...