發(fā)光二極體(Light Emitting Diode, LED)為半導(dǎo)體發(fā)光之固態(tài)光源。它成為具省電、輕巧、壽命長(zhǎng)、環(huán)保(不含汞)等優(yōu)點(diǎn)之新世代照明光源。目前LED已開(kāi)始應(yīng)用於液晶顯示
標(biāo)簽: LED 電源 方案 驅(qū)動(dòng)器
上傳時(shí)間: 2013-04-24
上傳用戶:王慶才
甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國(guó)際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來(lái)完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來(lái)向更高速率升級(jí)提供了依據(jù).根據(jù)萬(wàn)兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬(wàn)兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬(wàn)兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開(kāi)發(fā)工具和 Verilog HDL硬件描述語(yǔ)言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬(wàn)兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.
上傳時(shí)間: 2013-07-14
上傳用戶:han0097
康華光第五版模電答案,很全的啊,每個(gè)章節(jié)都有詳細(xì)的講解
標(biāo)簽: 模電
上傳時(shí)間: 2013-07-06
上傳用戶:qqiang2006
該文針對(duì)汽輪發(fā)電機(jī)定子在空冷及蒸發(fā)冷卻條件下的溫度分布進(jìn)行了仿真計(jì)算和實(shí)驗(yàn)研究.在仿真方面,對(duì)仿真的數(shù)值分析方法進(jìn)行了研究,建立了三維熱傳導(dǎo)模型,分析討論了溫度場(chǎng)計(jì)算過(guò)程中邊界條件的計(jì)算和設(shè)置.對(duì)三種不同絕緣結(jié)構(gòu)的定子試件,在不同的工況下,進(jìn)行了溫度場(chǎng)仿真計(jì)算.在空冷條件下,進(jìn)行了三維溫度場(chǎng)仿真,得到了多組曲線,獲得了不同電流密度、不同絕緣結(jié)構(gòu)、不同風(fēng)速情況下,定子鐵芯和繞組絕緣表面的溫度分布.在蒸發(fā)冷卻條件下,對(duì)定子進(jìn)行了二維溫度場(chǎng)的仿真計(jì)算,并分析了冷卻介質(zhì)F-113的不同液位高度對(duì)定子溫度分布的影響.在實(shí)驗(yàn)方面,建立了不銹鋼套筒模型,在空冷條件下,測(cè)得了不同風(fēng)速時(shí)定子表面的溫升數(shù)據(jù),分析了風(fēng)速、絕緣厚度、以及電流密度對(duì)定子溫度場(chǎng)的影響.在蒸發(fā)冷卻條件下,測(cè)得了定子的溫度分布,并與空冷的數(shù)據(jù)進(jìn)行了對(duì)比,可以看出在大電流密度條件下,蒸發(fā)冷卻技術(shù)冷卻效果的優(yōu)勢(shì)非常明顯.通過(guò)該文的研究,更直接地了解了在空冷和蒸發(fā)冷卻兩種冷卻方式下,定子的溫度分布情況.在工程應(yīng)用中,可作為選擇電機(jī)冷卻方式的參考.
標(biāo)簽: 冷卻 條件下 電機(jī)定子 溫度場(chǎng)
上傳時(shí)間: 2013-04-24
上傳用戶:3233
數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個(gè)必然趨勢(shì)。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。
標(biāo)簽: QPSK andDemodulation Realization Modulation
上傳時(shí)間: 2013-07-03
上傳用戶:1142895891
12864的 資料 功能強(qiáng)大 里面有詳細(xì)的 新片介紹 和功能描述-12864 inside information on a powerful new film presentations and f
標(biāo)簽: 12864
上傳時(shí)間: 2013-06-12
上傳用戶:nanxia
TLP521光耦和2sc2120三極管,IRF9140組成的驅(qū)動(dòng)電路
上傳時(shí)間: 2013-07-07
上傳用戶:西伯利亞
在利益的驅(qū)使下,超限運(yùn)輸在世界各地已成為了普遍現(xiàn)象。這給國(guó)家?guī)?lái)了諸多經(jīng)濟(jì)和社會(huì)問(wèn)題。實(shí)踐證明動(dòng)態(tài)稱重系統(tǒng)(WIM)能有效地抑制超限運(yùn)輸,但同時(shí)也存在部分問(wèn)題,這些問(wèn)題的解決有賴于國(guó)家相關(guān)法規(guī)的出臺(tái),也有賴于關(guān)鍵測(cè)量設(shè)備(WIM系統(tǒng))性能的提高。 由于應(yīng)變式稱重傳感器容易受到各種環(huán)境干擾,對(duì)環(huán)境適應(yīng)性差,課題采用光纖Bragg光柵傳感器(FBG)作為稱重傳感器,它具有很強(qiáng)的抗干擾性,利于提高系統(tǒng)測(cè)量精度。使用光纖傳感器的關(guān)鍵是波長(zhǎng)解調(diào)技術(shù),本文在比較了幾種常見(jiàn)解調(diào)技術(shù)的前提下,結(jié)合課題的實(shí)際情況選用了基于F-P腔可調(diào)諧濾波解調(diào)方法,文章在分析該解調(diào)方法原理的基礎(chǔ)上,設(shè)計(jì)了解調(diào)器中的各個(gè)硬件電路模塊;此外,為了提高數(shù)據(jù)采集、傳輸?shù)男剩恼逻€對(duì)數(shù)據(jù)緩沖電路進(jìn)行了設(shè)計(jì),在電路中引入了換體存儲(chǔ)及DMA傳輸技術(shù)。 鑒于動(dòng)態(tài)稱重信號(hào)為短歷程信號(hào)并且包含各種各樣的噪聲,稱重算法的研究也是本課題要解決的重要內(nèi)容。本文在分析了稱臺(tái)振動(dòng)及已有先驗(yàn)知識(shí)的基礎(chǔ)上,將小波分析、LM非線性擬合算法及殘差分析相結(jié)合應(yīng)用在動(dòng)態(tài)稱重系統(tǒng)中,為了驗(yàn)證算法的有效性,利用MATLAB對(duì)實(shí)測(cè)數(shù)據(jù)進(jìn)行了仿真分析,結(jié)果表明該算法能夠提高測(cè)量精度。 提高動(dòng)態(tài)稱重系統(tǒng)性能指標(biāo)的另一方面是提高系統(tǒng)運(yùn)行的軟硬件平臺(tái)。課題采用的核心硬件為Xscale ARM平臺(tái),處理器時(shí)鐘可高達(dá)400MHz;軟件上采用了多用戶、多任務(wù)的Linux操作系統(tǒng)平臺(tái)。文章對(duì)操作系統(tǒng)linux2.6進(jìn)行了合適的配置,成功地將它移植到了課題的ARM平臺(tái)上,并且在此操作系統(tǒng)上設(shè)計(jì)了基于MiniGUI的人機(jī)交互界面及波長(zhǎng)解調(diào)和數(shù)據(jù)緩沖電路的驅(qū)動(dòng)程序。
標(biāo)簽: ARM 光纖傳感技術(shù) 動(dòng)態(tài)稱重 系統(tǒng)研究
上傳時(shí)間: 2013-07-26
上傳用戶:neibuzhuzu
LED照明已確然成為一項(xiàng)主流技術(shù)。該項(xiàng)技術(shù)正日臻成熟,標(biāo)志之一就是大量LED照明標(biāo)準(zhǔn)和規(guī)范的陸續(xù)出臺(tái)。嚴(yán)格的效率要求已存在相當(dāng)一段時(shí)間了,今后仍將不斷提高。但近段時(shí)間,LED照明設(shè)計(jì)師的工作卻更為棘手了,因?yàn)橐瑫r(shí)滿足以下兩項(xiàng)要求:既要用針對(duì)白熾燈的調(diào)光器來(lái)實(shí)現(xiàn)調(diào)光控制功能,又要實(shí)現(xiàn)高功率因數(shù)性能。
標(biāo)簽: LED 照明應(yīng)用 無(wú)閃爍調(diào)光
上傳時(shí)間: 2013-05-27
上傳用戶:cknck
近年來(lái)提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點(diǎn),有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點(diǎn)和前沿。 本論文圍繞國(guó)家“863”計(jì)劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗(yàn)系統(tǒng)”,主要涉及兩個(gè)方面:LOBS邊緣節(jié)點(diǎn)核心板和光板FPGA的實(shí)現(xiàn)方案,重點(diǎn)關(guān)注于邊緣節(jié)點(diǎn)核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點(diǎn)的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動(dòng)芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機(jī),光接收機(jī),CDR等硬件模塊。論文對(duì)這些軟硬件資源進(jìn)行了詳細(xì)介紹,重點(diǎn)關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點(diǎn)FPGA的具體實(shí)現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對(duì)數(shù)據(jù)和描述信息分別存儲(chǔ),僅對(duì)描述信息進(jìn)行處理,提高了組裝效率。在維護(hù)突發(fā)包信息時(shí),實(shí)時(shí)查詢和更新FEC配置表,保證了對(duì)FEE狀態(tài)表維護(hù)的靈活性。在讀寫(xiě)SDRAM時(shí)都采用整頁(yè)突發(fā)讀寫(xiě)模式,對(duì)MAC幀整幀一次性寫(xiě)入,讀取時(shí)采用超前預(yù)讀模式,對(duì)SDRAM內(nèi)存的使用采取即時(shí)申請(qǐng)方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個(gè)方向,主要是將進(jìn)入FPGA的數(shù)據(jù)進(jìn)行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對(duì)LOBS技術(shù)進(jìn)行展望。本論文組幀算法采用動(dòng)態(tài)組裝參數(shù)表的方法,可以充分支持各種擴(kuò)展,包括自適應(yīng)動(dòng)態(tài)組裝算法。
標(biāo)簽: LOBS FPGA 節(jié)點(diǎn)
上傳時(shí)間: 2013-05-26
上傳用戶:AbuGe
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1