亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

飛思卡爾<b>集中器</b>參考設計硬件手冊

  • 12xs128程序教程(完整版).rar

    飛思卡爾s12x單片機開發(fā)的基礎教程,各個模塊的介紹.

    標簽: 128 12 xs

    上傳時間: 2013-05-21

    上傳用戶:wangxuan

  • 基于以太網(wǎng)和FPGA的智能小區(qū)管理系統(tǒng).rar

    智能化住宅小區(qū),是指在一定范圍內通過有效的傳輸網(wǎng)絡,將多元住處服務、物業(yè)管理、安防以及住宅智能化等系統(tǒng)結合在一起,為該小區(qū)的服務與管理提供高技術的智能化手段。從而實現(xiàn)快捷高效的超值服務管理和安全舒適的家居環(huán)境,使業(yè)主生活得更安全、更方便。 隨著國民經(jīng)濟和科學技術水平的提高,特別是計算機技術、通信技術、網(wǎng)絡技術和控制技術的迅速發(fā)展,促進了智能小區(qū)在我國的推廣和應用。目前這些小區(qū)的智能化建設大多數(shù)是采用Lonworks、FF等現(xiàn)場總線技術。但是現(xiàn)場總線協(xié)議標準化程度還不成熟,且成本較高。隨著寬帶Internet進入家庭,利用Internet來構建智能小區(qū)已成為大勢所趨。 本文介紹了一種基于以太網(wǎng)和FPGA的嵌入式智能小區(qū)管理系統(tǒng)的組建方法。首先,以Altera的FPGA為核心,通過在外圍添加適當?shù)拇鎯υO備和通信接口設備,構成一個嵌入式系統(tǒng)的硬件平臺。其次,在此平臺的基礎上,通過在FPGA中定制Nios Ⅱ軟核處理器以及在外圍的Flash存儲器中下載uClinux操作系統(tǒng),從而構建出一套資源豐富的嵌入式操作系統(tǒng)。該系統(tǒng)帶有一個網(wǎng)絡功能齊全的Web服務器。最后,將此操作系統(tǒng)作為智能小區(qū)的樓宇集中器,再根據(jù)需要配置適當?shù)牟杉骱惋@示器,就可以組建成一套功能強大的智能小區(qū)管理系統(tǒng)。它可以完成圖像抄表、定時圖像采集、實時溫度監(jiān)控、樓宇廣播、智能語音報警等功能。 這種利用當前流行的嵌入式系統(tǒng)來組建的智能小區(qū)管理系統(tǒng),不但實現(xiàn)簡單、功能強大;而且節(jié)約布線、成本低廉。因此具有很高的性價比,相信在未來有較大的市場潛力。 本文主要包括如下幾個部分:系統(tǒng)硬件結構設計,包括系統(tǒng)的原理圖構建和PCB板的繪制:系統(tǒng)核心處理器設計,包括Nios Ⅱ軟核CPU的設計方法、外圍存儲和通信器件的添加及設計方法;嵌入式操作系統(tǒng)uClinux的相關知識及移植方法:系統(tǒng)的軟件結構設計,包括圖像采集、溫度采集、LCD顯示等CGI程序設計,以及單片機語音報警程序設計等;最后給出了調試情況以及一些試驗結果。

    標簽: FPGA 以太網(wǎng) 智能小區(qū)

    上傳時間: 2013-04-24

    上傳用戶:木末花開

  • Codewarrior使用教程

    Codewarrior使用教程,和我上傳的使用指南差不多,給和一樣用飛思卡爾的新手提供參考

    標簽: Codewarrior 使用教程

    上傳時間: 2013-07-29

    上傳用戶:maizezhen

  • 基于SD卡的駕駛行為再現(xiàn)存儲系統(tǒng)設計

    本文以ABS采集系統(tǒng)為基礎,利用嵌入式技術設計了以SD卡為存儲介質的駕駛行為再現(xiàn)存儲系統(tǒng),對ABS的數(shù)據(jù)進行讀寫操作。本系統(tǒng)采用了目前通用的通信方式及SD卡對數(shù)據(jù)進行存儲,設計了基于嵌入式的硬件

    標簽: SD卡 駕駛 存儲 系統(tǒng)設計

    上傳時間: 2013-07-12

    上傳用戶:silenthink

  • 電力遠程抄表系統(tǒng)的設計與實現(xiàn)

    本文介紹了建立抄表系統(tǒng)的必要性以及系統(tǒng)的構成,并著重分析了采集終端和集中器的設計。對相應的抄表軟件系統(tǒng)主要功能作了詳細的論述。采用此思想設計的抄表系統(tǒng)已經(jīng)得到實際應用,且收到了很好的效果。關鍵

    標簽: 電力 遠程抄表系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:chenlong

  • freescale.rar

    飛思卡爾智能車的兩個例程,代碼寫的很好很有水準。有SCI

    標簽: freescale

    上傳時間: 2013-04-24

    上傳用戶:incipin

  • 可重構FPGA通訊糾錯進化電路及其實現(xiàn)

    ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產(chǎn)物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現(xiàn).論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現(xiàn)可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現(xiàn).課題是將可重構BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標,主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現(xiàn)了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結合的設計方法建立了循環(huán)糾錯碼基核單元的可重構模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • 參數(shù)化Viterbi譯碼器的FPGA實現(xiàn)

    本文以某型號接收機的應用為背景,主要論述了如何實現(xiàn)基于FPGA的參數(shù)化的Viterbi譯碼器的知識產(chǎn)權(IP)核。文中詳細論述了譯碼器的內部結構、VerilogHDL(硬件描述語言)實現(xiàn)、仿真測試等。這些可變的參數(shù)包括:碼型、ACS(加比選)單元的數(shù)目、軟判決比特數(shù)、回溯深度等。用戶可以根據(jù)自己的需要設置不同的參數(shù)由開發(fā)工具生成不同的譯碼器用于不同的系統(tǒng)。  本文的創(chuàng)新之處在于,針對FPGA的內部結構提出了一種新的累加度量RAM的組織形式,大大節(jié)省了嵌入式RAM塊;提出了一種新的累加度量值的歸一化辦法;此外還給出了用Matlab建模得到軟判決信息輔助仿真工具進行電路仿真的方法,大大提高了仿真的速度。  所設計的(2,1,7)連續(xù)型5比特軟判決譯碼器已經(jīng)應用于某型號接收機,經(jīng)受了實際應用的考驗產(chǎn)生了巨大的經(jīng)濟效益。

    標簽: Viterbi FPGA 參數(shù) 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:waizhang

  • 基于以太網(wǎng)和FPGA的智能小區(qū)管理系統(tǒng)

    智能化住宅小區(qū),是指在一定范圍內通過有效的傳輸網(wǎng)絡,將多元住處服務、物業(yè)管理、安防以及住宅智能化等系統(tǒng)結合在一起,為該小區(qū)的服務與管理提供高技術的智能化手段。從而實現(xiàn)快捷高效的超值服務管理和安全舒適的家居環(huán)境,使業(yè)主生活得更安全、更方便。 隨著國民經(jīng)濟和科學技術水平的提高,特別是計算機技術、通信技術、網(wǎng)絡技術和控制技術的迅速發(fā)展,促進了智能小區(qū)在我國的推廣和應用。目前這些小區(qū)的智能化建設大多數(shù)是采用Lonworks、FF等現(xiàn)場總線技術。但是現(xiàn)場總線協(xié)議標準化程度還不成熟,且成本較高。隨著寬帶Internet進入家庭,利用Internet來構建智能小區(qū)已成為大勢所趨。 本文介紹了一種基于以太網(wǎng)和FPGA的嵌入式智能小區(qū)管理系統(tǒng)的組建方法。首先,以Altera的FPGA為核心,通過在外圍添加適當?shù)拇鎯υO備和通信接口設備,構成一個嵌入式系統(tǒng)的硬件平臺。其次,在此平臺的基礎上,通過在FPGA中定制Nios Ⅱ軟核處理器以及在外圍的Flash存儲器中下載uClinux操作系統(tǒng),從而構建出一套資源豐富的嵌入式操作系統(tǒng)。該系統(tǒng)帶有一個網(wǎng)絡功能齊全的Web服務器。最后,將此操作系統(tǒng)作為智能小區(qū)的樓宇集中器,再根據(jù)需要配置適當?shù)牟杉骱惋@示器,就可以組建成一套功能強大的智能小區(qū)管理系統(tǒng)。它可以完成圖像抄表、定時圖像采集、實時溫度監(jiān)控、樓宇廣播、智能語音報警等功能。 這種利用當前流行的嵌入式系統(tǒng)來組建的智能小區(qū)管理系統(tǒng),不但實現(xiàn)簡單、功能強大;而且節(jié)約布線、成本低廉。因此具有很高的性價比,相信在未來有較大的市場潛力。 本文主要包括如下幾個部分:系統(tǒng)硬件結構設計,包括系統(tǒng)的原理圖構建和PCB板的繪制:系統(tǒng)核心處理器設計,包括Nios Ⅱ軟核CPU的設計方法、外圍存儲和通信器件的添加及設計方法;嵌入式操作系統(tǒng)uClinux的相關知識及移植方法:系統(tǒng)的軟件結構設計,包括圖像采集、溫度采集、LCD顯示等CGI程序設計,以及單片機語音報警程序設計等;最后給出了調試情況以及一些試驗結果。

    標簽: FPGA 以太網(wǎng) 智能小區(qū) 管理系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:ccsp11

  • 基于FPGA的無線信道仿真器設計與實現(xiàn)

    隨著人們對無線通信需求和質量的要求越來越高,無線通信設備的研發(fā)也變得越來越復雜,系統(tǒng)測試在整個設備研發(fā)過程中所占的比重也越來越大。為了能夠盡快縮短研發(fā)周期,測試人員需要在實驗室模擬出無線信道的各種傳播特性,以便對所設計的系統(tǒng)進行調試與測試。無線信道仿真器是進行無線通信系統(tǒng)硬件調試與測試不可或缺的儀器之一。 本文設計的無線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進算法,使用Altera公司的StratixⅡ EP2S180模擬實現(xiàn)了頻率選擇性衰落信道。信道仿真器實現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個反射體構成,每根天線可分辨路徑和反射體的數(shù)目可以獨立配置。通過對每個反射體初始角度和初始相位的設置,并且保證反射體的角度和相位是均勻分布的隨機數(shù),可以使得同一條路徑不同反射體之間的非相關特性,得到的多徑傳播信道是一個離散的廣義平穩(wěn)非相關散射模型(WSSUS)。無線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺產(chǎn)生后儲存在單板上的SDRAM中。啟動測試之后,上行數(shù)據(jù)在CPU的控制下通過信道仿真器,然后送達基帶處理板解調,最后測試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對通信設備測試的要求和無線信道自身的特點,完成了對無線信道仿真器系統(tǒng)設計方案的吸收和修改。 其次,針對FPGA內部資源結構,研究了信道仿真器FPGA實現(xiàn)過程中的困難和資源的消耗,進行了模塊劃分。主要完成了時延模塊、瑞利衰落模塊、背板接口模塊等的RTL級代碼的開發(fā)、仿真、綜合和板上調試;完成了FPGA和后臺軟件的聯(lián)合調試;完成了兩天線到四天線的改版工作,使FPGA內部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無線信道仿真器的硬件設計之后,對無線信道仿真器的測試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對不同信道傳播環(huán)境和不同傳輸業(yè)務下的信噪比(Eb/No)進行測試,單天線和多天線的測試結果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標簽: FPGA 無線信道 仿真器

    上傳時間: 2013-04-24

    上傳用戶:小楊高1

主站蜘蛛池模板: 禹城市| 若羌县| 康定县| 罗江县| 金昌市| 福安市| 天长市| 广南县| 沧源| 铅山县| 通许县| 吴川市| 普宁市| 桦川县| 土默特右旗| 深州市| 孝义市| 齐齐哈尔市| 铁岭市| 黎川县| 吴江市| 龙胜| 柳州市| 贵港市| 邵阳市| 合川市| 彭山县| 邵阳县| 永仁县| 民丰县| 昭觉县| 屯门区| 长子县| 江口县| 咸丰县| 璧山县| 英德市| 开封市| 新余市| 长沙县| 孟村|