本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制。 在本論文將重點(diǎn)放在了用硬件描述語言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
本文詳細(xì)介紹了利用邏輯加密卡SLE4442 設(shè)計(jì)IC 卡保險(xiǎn)箱(DEMO 板)的過程該保險(xiǎn)箱是利用P87LPC764 做處理器另擴(kuò)展1 片E2PROM 組成的應(yīng)用系統(tǒng)該保險(xiǎn)箱具有如下功能卡號(hào)自學(xué)習(xí)讀卡出錯(cuò)計(jì)數(shù)和非法卡計(jì)數(shù)達(dá)到設(shè)定次數(shù)保險(xiǎn)箱死鎖控制該保險(xiǎn)箱有權(quán)限和功能不同3 種卡(1)用戶卡最終用戶開箱用權(quán)限最低(2)客戶卡分配用戶卡給指定的保險(xiǎn)箱(3)超級(jí)卡用于死鎖后開箱用權(quán)限最高
上傳時(shí)間: 2013-10-09
上傳用戶:wang0123456789
無線感測(cè)器已變得越來越普及,短期內(nèi)其開發(fā)和部署數(shù)量將急遽增加。而無線通訊技術(shù)的突飛猛進(jìn),也使得智慧型網(wǎng)路中的無線感測(cè)器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無線感測(cè)器系統(tǒng)相繼問市。儘管如此,工程師仍面臨一個(gè)重大的挑戰(zhàn):即電源消耗。
上傳時(shí)間: 2013-10-30
上傳用戶:wojiaohs
深入剖析賽靈思(Xilinx)All Programmable三大創(chuàng)新器件:賽靈思在 28nm 節(jié)點(diǎn)上推出的多種新技術(shù)為客戶帶來了重大的超前價(jià)值,并使賽靈思領(lǐng)先競(jìng)爭(zhēng)對(duì)手整整一代。賽靈思并不是簡(jiǎn)單地將現(xiàn)有的 FPGA 架構(gòu)遷移到新的技術(shù)節(jié)點(diǎn)上,而是力求引領(lǐng)多種 FPGA 創(chuàng)新,并率先推出了 All Programmable 3D IC 和 SoC。 今天推出的 All Programmable 產(chǎn)品采用了各種形式的可編程技術(shù),包括可編程硬件和軟件、數(shù)字信號(hào)和模擬混合信號(hào)(AMS)、單晶片和多片 3D IC 方案(圖 1)。有了這些全新的 All Programmable 器件,設(shè)計(jì)團(tuán)隊(duì)就能進(jìn)一步提升可編程系統(tǒng)的集成度,提高整體系統(tǒng)性能,降低 BOM 成本,并以更快的速度向市場(chǎng)推出更具創(chuàng)新性的智能產(chǎn)品。
標(biāo)簽: Programmable Xilinx All 賽靈思
上傳時(shí)間: 2013-10-29
上傳用戶:1427796291
S3C44B0X晶片的BOOTLOADER,結(jié)構(gòu)簡(jiǎn)單易懂,具有TFTP下載功能,使用ads運(yùn)行。
標(biāo)簽: BOOTLOADER S3C44B0X 晶片
上傳時(shí)間: 2015-03-31
上傳用戶:我們的船長(zhǎng)
IC卡讀取系統(tǒng)原始程式,網(wǎng)路上找到的,可以讀取晶片卡內(nèi)容
上傳時(shí)間: 2015-04-05
上傳用戶:shanml
sd卡+VS1003模塊+M16組成的mp3 VS1003模塊使用www.icdev.com.cn的,sd卡直接連接,M16使用內(nèi)部RC8M。 硬件連接參照board.h,PORTB:PB0連接sd卡cs腳,PB1連接VS1003復(fù)位腳,PB2連接VS1003命令片選腳,PB5PB6PB7組成SPI接口復(fù)用連接sd卡和VS1003;PORTA:PA0連接VS1003的DREQ腳,PA1連接sd卡插入檢測(cè)腳,PA2連接VS1003數(shù)據(jù)片選腳。
上傳時(shí)間: 2016-05-28
上傳用戶:lepoke
惡魔城-曉月圓舞曲 JAVA手機(jī)遊戲,帶源程序與圖片資源
標(biāo)簽: JAVA
上傳時(shí)間: 2013-12-20
上傳用戶:tianyi223
GenDriver即簡(jiǎn)單的資料流驅(qū)動(dòng)程式,雖未跟硬體溝通,但匯出10個(gè)進(jìn)入點(diǎn),可被任何Windows CE系統(tǒng)所載入。為讓系統(tǒng)載入GenDriver可在系統(tǒng)啟動(dòng)時(shí),加入任何[HKEY_LOCAL_MACHINE]\Drivers\Builtin下的項(xiàng)目,讓驅(qū)動(dòng)程式載入,或撰寫一個(gè)應(yīng)用程式,在別處建立驅(qū)動(dòng)程式機(jī)碥並呼叫ActivateDevice
標(biāo)簽: GenDriver 驅(qū)動(dòng) 程式
上傳時(shí)間: 2016-06-24
上傳用戶:離殤
東芯IVSEP3203F50移動(dòng)終端應(yīng)用處理器用戶手冊(cè) 第1 章 東芯IV SEP3203F50 概述. 第2 章 ARM7TDMI 內(nèi)核 第3 章 EMI 外部存儲(chǔ)器接口 第4 章 片上SRAM 第5 章 時(shí)鐘與功耗管理模塊PMC 第6 章 LCD 控制器 第7 章 MMA 多媒體加速器 第8 章 DMA 控制器 第9 章 INTC 中斷控制器. 第10 章 RTC 實(shí)時(shí)時(shí)鐘控制器. 第11 章 TIMER 通用定時(shí)器 第12 章 UART 通用異步收發(fā)器. 第13 章 SPI 串行外設(shè)接口 第14 章 USB 設(shè)備接口 第15 章 PWM 脈沖調(diào)制器. 第16 章 多媒體卡控制器MMC/SD 第17 章 AC 97 控制器 第18 章 GPIO 通用輸入輸出.
標(biāo)簽: 3203F 3203 F50 ARM7TDMI
上傳時(shí)間: 2014-01-23
上傳用戶:源碼3
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1