鍵盤掃描verilog硬體驗(yàn)證可以將開(kāi)發(fā)版鍵盤功能使用
標(biāo)簽: 鍵盤
上傳時(shí)間: 2013-12-24
上傳用戶:
四進(jìn)制通信系統(tǒng)的進(jìn)行蒙特卡羅仿真程序,以正交信號(hào)為基礎(chǔ)。當(dāng)均值分別等于0,0.1,1.0,2.0時(shí)完成10000個(gè)比特的仿真并求出誤差概率。繪出理論誤碼率和蒙特拉羅仿真的差錯(cuò)率并進(jìn)行比較這倆個(gè)結(jié)果,并繪出每個(gè)均值情況下判決器的1000個(gè)接受信噪比抽樣
標(biāo)簽: 四進(jìn)制 仿真程序 通信系統(tǒng) 蒙特卡羅
上傳時(shí)間: 2014-01-21
上傳用戶:frank1234
無(wú)線通信系統(tǒng)中M進(jìn)制N維信號(hào)集的信道容量分析及其計(jì)算
標(biāo)簽: 無(wú)線通信系統(tǒng) 信號(hào) 信道 容量分析
上傳時(shí)間: 2016-08-22
上傳用戶:lanwei
用DSP進(jìn)行PWM調(diào)投制,用事件管理器的定時(shí)器,的比較寄存器,周期寄存器,控制寄存器
標(biāo)簽: DSP PWM 寄存器 管理器
上傳時(shí)間: 2013-11-28
上傳用戶:wanqunsheng
使用Verilog HDL 實(shí)現(xiàn)AES硬體加解密
標(biāo)簽: Verilog HDL AES 加解密
上傳時(shí)間: 2016-08-25
上傳用戶:gdgzhym
臺(tái)灣交通大學(xué)拍攝的半導(dǎo)體生產(chǎn)製造過(guò)程,
標(biāo)簽:
上傳時(shí)間: 2013-12-20
做數(shù)值方法中LeastSquare的繪圖
標(biāo)簽: LeastSquare
上傳時(shí)間: 2016-08-26
上傳用戶:love1314
EM78的BCD碼轉(zhuǎn)十六進(jìn)制表示的二進(jìn)制碼內(nèi)帶有詳細(xì)注解.
標(biāo)簽: BCD EM 78 十六進(jìn)制
上傳時(shí)間: 2016-08-29
上傳用戶:時(shí)代電子小智
類型轉(zhuǎn)化包括16進(jìn)制字符串轉(zhuǎn)化ASCII碼,2位16進(jìn)制字符串轉(zhuǎn)化10進(jìn)制等
標(biāo)簽: ASCII 轉(zhuǎn)化 進(jìn)制 字符串
上傳時(shí)間: 2014-01-22
上傳用戶:qunquan
用VS2005編個(gè)計(jì)算器的小程序.. 功能一般只實(shí)現(xiàn)了+ - * /,和進(jìn)制轉(zhuǎn)換功能.
標(biāo)簽: 2005 VS 計(jì)算器 程序
上傳時(shí)間: 2013-12-05
上傳用戶:894898248
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1