這是高阻態的一些學習,了解對學單片機非常有用的,希望能對你們有幫助
上傳時間: 2013-07-06
上傳用戶:linlin
本文闡述了一種基于UC3842 PWM 控制器的新型多路輸出反激式開關電源電路的設 計。該設計詳細給出了變壓器、漏感消除電路、啟動電路以及電壓電流反饋電路的設計過程。 實驗結果表明該電源性能優良。作為電機控制的電源模塊,具有很高的應用價值。 關鍵詞:電流型PWM;UC3842;反激式開關電源
上傳時間: 2013-04-24
上傳用戶:zhuoying119
發電機是電力系統的關鍵設備,如何有效監測發電機的工作狀態一直是電力部門研究的重要課題之一。發電機可以正常工作,其中絕緣體部分起著不可或缺的作用,以前的發電機絕緣體監測系統都存在著一些不足,比如精度低,適用范圍窄等。基于此原因,本文介紹了FJR裝置,它可以用來監測發電機絕緣體是否出現過熱或老化的情況,為發電機的安全運行提供了保障。該裝置具有很高的靈敏度,可適合于空冷、水冷等不同發電機。整個檢測系統分為氣路和電路兩部分,氣路部分負責將發電機絕緣體的狀況轉化成電流信號,而電路部分負責對這些電流信號進行處理。文中將FJR系統的氣路部分等效為一個黑盒子,而重點介紹其電路部分。電路部分主要的功能是采集從氣路傳送過來的兩路電流信號,并進行計算和分析,決定是否報警,同時將采集到的數據和分析的結果定性地顯示給工作人員。 本文第一章介紹了課題的研究背景,并在此基礎上提出了課題的必要性和研究方向;第二章從整體入手,對監測系統的功能進行了分析,明確了要實現的功能和目標,并提出了使用ARM做上位機,負責系統控制和界面顯示,DSP做下位機負責信號的采集和計算;后面幾章則分別介紹了系統的各個模塊;第三章主要介紹嵌入式系統及其軟件開發,包括系統的設計以及各個功能的實現,比如串口通信、CF卡存儲等等,從本章中可以了解到系統的界面顯示內容和鍵盤操作步驟;第四章介紹了負責信號采集和計算的DSP系統,并且詳細介紹了實現各項功能時所用到的外部設備,包括RTC時鐘,AD采樣芯片等;本章接下來闡述了DSP和ARM兩個模塊如何通過雙口RAM實現通信以及通信幀的格式;第五章介紹了系統中的一些硬件電路,包括模擬放大器等,使得讀者可以更全面地了解本系統,同時在本章作者還總結了一些電路板設計的心得和體會。論文最后一章對本文所做的工作進行了總結,指出了需要改進之處,也指明了以后進一步研究的任務和方向。
上傳時間: 2013-04-24
上傳用戶:Pzj
隨著對高處理能力、網絡通信、實時多任務,超低功耗這些需求的增長,傳統8位處理器已經不能滿足新產品的要求了,高端嵌入式處理器已經得到了普遍的重視和應用.ARM是目前嵌入式領域應用最廣泛的RISC微處理器結構,該文研究了基于ARM處理器的嵌入式系統的開發,介紹了利用一款ARM微處理器和FPGA設計的四路E1中繼板卡的硬件結構和工作原理,并在這個硬件平臺上進行軟件開發的過程.該四路E1收發器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負載120個用戶的通信,解決了數字環路系統中卡槽數目限制的問題.目前,建立在G. 703基礎上的El接口在分組網、幀中繼網、GSM移動基站及軍事通信中得到廣泛的應用,傳送語音信號、數據、圖像等業務.文中首先分析了當前數字環路系統的發展現狀和趨勢,隨著網絡通信的用戶數目及信息量的猛增,拓寬數據傳輸的通道是一項研究熱點,這是開發四路E1收發器的一個目的.接著敘述了數字環路系統的結構和工作原理,即四路E1收發器的應用環境,著重介紹了四路E1板卡在整個系統中所扮演的角色和嵌入式處理器ARM的體系結構和特點,鑒于數據傳輸中對時鐘的要求比較嚴格,該文還介紹了FPGA技術,應用它主要是為系統提供各個精確的時鐘.然后,在分析了四路E1收發器的工作原理和比較了各類處理器特點的基礎上,提出了四路E1收發器的硬件設計,分別介紹了時鐘模塊、系統接口電路、存儲系統模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協議后,再根據系統要求提出了四路E1收發器的軟件設計.先介紹了實時操作系統RTXC,詳細闡述了ARM處理器啟動代碼程序的設計,然后給出了在此操作系統下軟件設計的整體結構,分四個任務分別闡述此軟件功能,其中詳細介紹了信令處理模塊、接口中斷處理模塊、系統運行監測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調試方法以及設計過程中的調試開發過程,整個系統設計完成后,經過反復調試、測驗已達到了預期的效果,現正投入使用中.
上傳時間: 2013-04-24
上傳用戶:夢雨軒膂
高精度電壓表、電流表和電阻表的制作:一、研究目的1.學習和掌握萬用表電路設計的思路。2.學習掌握電壓表、電流表和電阻表測量中不同量程的構成方式。3.學習和掌握采用含運算放大器的
上傳時間: 2013-07-22
上傳用戶:secsz2003
遠程監控系統是許多重要場所諸如電力、郵電、銀行、交通、商場等需要信息廣泛交流企業的生產與管理的必備系統。傳統遠程監控系統的實現方式一般都需要自己建設并維護有線或無線網絡,維護費用高,通信距離有限。隨著通信技術的發展,原有的遠程監控系統已經日益不能滿足多方面的要求,我們需要實時性更高,通信距離更遠,成本更低的通信方式,本文就此提出了一種基于GPRS的遠程數據監控系統。 本文的創新點是采用了GPRS技術中的TCP傳輸方式來傳輸監控系統采集的圖像數據,相比傳統有線網絡,在維護成本,通信距離上有了很大的提高,相比傳統無線網絡在實時性,傳輸速率,可靠性上有了明顯的改善。 本論文分幾個部分詳細介紹了課題的研究內容。第一部分主要介紹了課題背景和監控系統的發展歷史及各類監控系統的比較。第二部分描述了本監控系統中遠程終端硬件系統搭建工作,包括各部分器件的選取以及在S3C4480為核心的開發板上擴展出LM9617接口。第三部分描述了以uC/OS操作系統為核心的遠程終端軟件設計流程,包括uC/OS操作系統和FAT16文件系統的移植,LCD顯示驅動, Nand-flash底層驅動的編寫等工作。第四部分詳細說明了本系統圖像采集的具體軟件實現,包括根據實際情況配置CMOS圖像傳感器LM9617的寄存器以及從LM9617中讀取圖像數據然后將數據寫入Nand-flash存儲器的具體過程。第五部分詳細說明了本系統圖像數據傳輸的具體軟件實現,采用的是GPRS企業公網組網方式,包括遠程終端程序設計和監控中心服務器搭建兩部分工作。遠程終端程序設計包括初始化串口通信,將Nand-flash中的圖像數據讀出并通過GPRS模塊GM862發送到監控中心服務器上;監控中心服務器程序設計包括啟動建立并啟動Socket監聽,以及收到連接請求后GPRS通信鏈路的建立。最后分別用TCP和UDP兩種傳輸方式對監控系統進行了測試,證明了GPRS的TCP傳輸方式確實更適合于監控系統。
上傳時間: 2013-07-19
上傳用戶:liuwei6419
本文對基于ARM的可編程控制器進行了研究。本文研制的可編程控制器配置簡單,擴展方便,抗干擾能力強,可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關量;能夠采集6路溫度信號:可以應用于開關量的邏輯控制;能實現簡單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業控制的要求。
上傳時間: 2013-04-24
上傳用戶:LSPSL
高精度電網功率因數測量加權插值FFT優化算法
上傳時間: 2013-05-22
上傳用戶:88mao
近年來提出的光突發交換OBS(Optical.Burst Switching)技術,結合了光路交換(OCS)與光分組交換(OPS)的優點,有效支持高突發、高速率的多種業務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發交換關鍵技術和試驗系統”,主要涉及兩個方面:LOBS邊緣節點核心板和光板FPGA的實現方案,重點關注于邊緣節點核心板突發包組裝算法。 本文第一章首先介紹LOBS網絡的背景、架構,分析了LOBS網絡的關鍵技術,然后介紹了本論文后續章節研究的主要內容。 第二章介紹了LOBS邊緣節點的總體結構,主要由核心板和光板組成。核心板包括千兆以太網物理層接入芯片,突發包組裝FPGA,突發包調度FPGA,SDRAM以及背板驅動芯片($2064)等硬件模塊。光板包括$2064,發射FPGA,接收FPGA,光發射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節點FPGA的具體實現方法,分為核心板突發包組裝FPGA和光板FPGA兩部分。核心板FPGA對數據和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態表維護的靈活性。在讀寫SDRAM時都采用整頁突發讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發射和接收兩個方向,主要是將進入FPGA的數據進行同步后按照指定的格式發送。 第四章總結了論文的主要內容,并對LOBS技術進行展望。本論文組幀算法采用動態組裝參數表的方法,可以充分支持各種擴展,包括自適應動態組裝算法。
上傳時間: 2013-05-26
上傳用戶:AbuGe
隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.
上傳時間: 2013-07-16
上傳用戶:asdkin