亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高斯白噪聲

  • 這些壓縮文件里面包含了QPSK信號在瑞利信道和加性白高斯噪聲信道中的仿真等

    這些壓縮文件里面包含了QPSK信號在瑞利信道和加性白高斯噪聲信道中的仿真等

    標簽: QPSK 信道 信號 仿真

    上傳時間: 2013-12-27

    上傳用戶:playboys0

  • 高斯加性白噪聲的MATLAB 簡單易懂的編碼程序 

    高斯加性白噪聲的MATLAB 簡單易懂的編碼程序 

    標簽: 高斯 白噪聲 編碼 程序

    上傳時間: 2016-06-04

    上傳用戶:www240697738

  • 高斯加性白噪聲下采用MPSK調制的系統BER性能分析

    高斯加性白噪聲下采用MPSK調制的系統BER性能分析

    標簽: MPSK BER 高斯 白噪聲

    上傳時間: 2014-08-23

    上傳用戶:aa17807091

  • 產生一均勻分布的白噪聲信產生均勻分布的白噪信號

    產生一均勻分布的白噪聲信產生均勻分布的白噪信號,使均值為0,功率為p號u(n),畫出其波形,并檢驗其分布情況,產生零均值功率0.1且服從高斯分布的白噪聲,sinc信號,chirp信號,線性卷積

    標簽: 分布 信號 白噪聲

    上傳時間: 2016-07-12

    上傳用戶:invtnewer

  • CONTOURLET去噪。添加了高斯噪聲很好的實現了圖像的多尺度分解下的去噪與重建。實現了多尺度分解的子帶去噪。

    CONTOURLET去噪。添加了高斯噪聲很好的實現了圖像的多尺度分解下的去噪與重建。實現了多尺度分解的子帶去噪。

    標簽: CONTOURLET 去噪 分解 多尺度

    上傳時間: 2017-03-25

    上傳用戶:huql11633

  • 基于周期平穩的盲信噪比估計方法

    基于對信號的周期平穩統計量的分析,提出了一種高斯白噪聲信道下的盲信噪比估計方法。對信號的調制方式沒有要求,也不需要發送端發送己知數據。

    標簽: 周期 信噪比

    上傳時間: 2013-11-07

    上傳用戶:hakim

  • 模擬高斯信道

    模擬高斯信道,畫出誤碼率與信噪比的關系曲線

    標簽: 模擬 信道 高斯

    上傳時間: 2014-08-11

    上傳用戶:zxc23456789

  • 程序的主要功能是做了一定范圍的信噪比下

    程序的主要功能是做了一定范圍的信噪比下,對每個信噪比:隨機信號QPSK調制; 根據Alamouti方案的矩陣進行編碼;發送信號經過瑞利信道和加入高斯白噪聲; 接收信號采用最大比合并的方法;最后對合并信號進行最大似然判決并求誤符號率。 結果表明10^-3對應大約12->13dB

    標簽: 程序 信噪比

    上傳時間: 2014-01-24

    上傳用戶:541657925

  • 射頻信號的去噪

    射頻信號的去噪,純凈信號為數字調制的AN,FM,BPSK信號,噪聲為高斯白噪聲。應用SVD分解方法進行去噪。

    標簽: 射頻信號 去噪

    上傳時間: 2014-09-03

    上傳用戶:王楚楚

  • 卷積編碼和維特比譯碼的FPGA實現

    由于其很強的糾錯性能和適合硬件實現的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經廣泛應用于衛星通信系統。然而隨著航天事業的發展,衛星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結合在研項目,在編譯碼算法、編譯碼器的設計與實現、編譯碼器性能提高三個方面對卷積編碼和維特比譯碼進行了深入研究,并進一步介紹了使用VHDL語言和原理圖混合輸入的方式,實現一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細過程;然后將設計下載到XILINX的Virtex2 FPGA內部進行功能和時序確認,最終在整個數據傳輸系統中測試其性能。本文所實現的維特比譯碼器速率達160Mbps,遠遠高于目前國內此領域內的相關產品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(約束長度、生成多項式、碼率以及增信刪余等)對其譯碼性能的影響;針對項目需求,確定卷積編碼器的約束長度、生成多項式格式、碼率和相應的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設計和調試一根據已知條件,使用VHDL語言和原理圖混合輸入的方式設計卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設計問題,包括編譯碼的基本結構,各個模塊的功能及實現策略,編譯碼器的時序、邏輯綜合等;根據軟件仿真結果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進行各自的印制板設計。利用卷積碼本身的特點,結合FPGA內部結構,采用并行卷積編碼和譯碼運算,設計出高速編譯碼器;對軟、硬件分別進行驗證和調試,并將驗證后的軟件下載到FPGA進行電路級調試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設備在整個數據傳輸系統中測試其性能(與沒有采用糾錯編碼的數傳系統進行比對);在信道中加入高斯白噪聲,模擬高斯信道,進行誤碼率和信噪比測試。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

主站蜘蛛池模板: 惠安县| 玉林市| 淮南市| 枣阳市| 泰宁县| 梁山县| 宝清县| 津市市| 郸城县| 泗水县| 商河县| 北碚区| 江都市| 阿尔山市| 洛扎县| 论坛| 萨嘎县| 甘南县| 察雅县| 武定县| 上思县| 札达县| 乌鲁木齐市| 定远县| 定日县| 威信县| 息烽县| 维西| 平原县| 皮山县| 沈阳市| 丘北县| 平武县| 武功县| 浦江县| 定远县| 社旗县| 习水县| 盐津县| 江门市| 金堂县|