亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高精度格式

  • 基于FPGA控制的高速數據采集系統設計與實現.rar

    數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數據

    上傳時間: 2013-07-09

    上傳用戶:sdfsdfs

  • 高速實時圖像采集和處理系統的研究

    光斑質心檢測系統是APT精跟蹤伺服系統的關鍵技術之一,目前的光斑檢測系統大多是基于PC機的,存在著高速實時性、穩定性問題。在總結各種檢測算法的基礎上,本文提出了基于FPGA的圖像處理算法,實現了激光光斑中心的高速實時檢測。 文中主要采用3×3窗口模塊和自適應閾值模塊,先對CCD輸入數據進行處理,判斷光斑的范圍,然后再運用光斑的質心算法對光斑所占的像元進行運算,得出光斑位置的脫靶量,最后用VGA格式將圖像顯示在LCD上。本文達到了的3000幀/s的脫靶量幀速,精度為2urad的技術指標,實現了高速率、高精度的精跟蹤要求。

    標簽: 實時圖像采集 處理系統

    上傳時間: 2013-04-24

    上傳用戶:林魚2016

  • 基于FPGA浮點運算器的設計

    在很多高精度計算場合需要采用浮點運算。過去用門電路進行各種運算通常為定點運算,但其計算精度有限。隨著現場可編程門陣(FPGA)的迅速發展,可以采用FPGA實現浮點運算。 本文首先介紹定點數和浮點數的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設計,包括浮點數與定點數之間的相互轉換,浮點加法器、減法器、乘法器以及除法器。在這些浮點運算單元電路中采用多級流水線技術,并在某些方面優化算法,提高了運算器的性能。在此基礎上討論浮點運算器的應用,通過調用自主開發的浮點乘、加模塊設計浮點FIR濾波器,并將其應用于正交中頻采樣,結果表明浮點運算的正交中頻采樣可以得到更高的鏡頻抑制比。最后應用浮點運算模塊設計浮點FFT處理器,在FPGA中實現高精度的FFT處理。

    標簽: FPGA 浮點運算器

    上傳時間: 2013-05-20

    上傳用戶:hechao3225

  • 基于FPGA控制的高速數據采集系統

    數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數據 采集系統

    上傳時間: 2013-06-09

    上傳用戶:lh25584

  • 基于FPGA的GPS定位信息處理系統設計

    隨著GPS(Global Positioning System)技術的不斷發展和成熟,其全球性、全天候、低成本等特點使得GPS接收機的用戶數量大幅度增加,應用領域越來越廣。但由于定位過程中各種誤差源的存在,單機定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實現精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節約成本,而且便于系統融合,是應用于GPS定位的系統中更有前景的方法。但由于在系統中實現定位濾波算法需要時間,傳統CPU往往不能滿足實時性的要求,而FPGA以其快速并行計算越來越受到青睞。    本文在FPGA平臺上,根據“先時序后電路”的設計思想,由同步沒計方法以及自頂向下和自下而上的混合設計方法實現系統的總體設計。從GPS-OEM板輸出的定位信息的接收到定位結果的坐標變換,最終到kalman濾波遞推計算減小定位誤差,實現實時、快速、高精度的GPS定位信息采集處理系統,為GPS定位數據的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統的開發奠定了基礎。具體工作如下:    基于FPGA設計了GPS定位數據的正確接收和顯示,以及經緯度到平面坐標的投影變換。根掘GPS輸出信息標準和格式,通過串口接收模塊實現串口數掘的接收和經緯度信息提取,并通過LCD實時顯示。在提取信息的同時將數據格式由ASCⅡ碼轉變為十進制整數型,實現利用移位和加法運算達到代替乘法運算的效果,從而減少資源的利用率。在坐標轉換過程中,利用查找表的方法查找轉化時需要的各個參數值,并將該參數先轉為雙精度浮點小數,再進行坐標轉換。根據高斯轉化公式的規律將公式簡化成只涉及加法和乘法運算,以此簡化公式運算量,達到節省資源的目的。    卡爾曼濾波器的實現。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統狀態方程、觀測方程和濾波方程,并基于分散濾波的思想進行卡爾曼濾波設計,并通過Matlab進行仿真。結果表明,本文設計的卡爾曼濾波器收斂性好,定位精度高、估計誤差小。在仿真基礎上,實現基于FPGA的卡爾曼濾波計算。在滿足實時性的基礎上,通過IP核、模塊的分時復用和樹狀結構節省資源,實現數據卡爾曼濾波,達到提高數據精度的效果。    設計中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實現,利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達到100MHZ以上,滿足實時性信號處理要求,在保證精度的前提下達到資源最優。Modelsim仿真驗證了該設計的正確性。

    標簽: FPGA GPS 定位 信息處理

    上傳時間: 2013-04-24

    上傳用戶:二驅蚊器

  • 高精度模數轉換器ADS1256的原理和應用

    ·Σ 一△模數轉換器可實現高分辨率模數轉換,而且價格低,使用方便,因而近年來應用廣泛。在簡單介紹了ADS1256的結構特點和工作原理的基礎上,闡明如何應用該器件以及應用過程中需要注意的問題,為ADS1256或類似器件的使用者提供參考。

    標簽: 1256 ADS 高精度 模數轉換器

    上傳時間: 2013-08-04

    上傳用戶:qazxsw

  • 等精度頻率測量原理

    主要介紹了等精度頻率測量原理,該原理具有在整個測試頻段內保持高精度頻率\r\n測量的優點 同時在該原理基礎上,采用了Verilog HDL語言設計了高速的等精度測頻\r\n模塊,并且利用EDA開發平臺QUARTUS11 3 .0對CPLD芯片進行寫人,實現了計數等\r\n主要邏輯功能 還使用C語言設計了該等精度頻率計的主控程序以提高測量精度。本設\r\n計實現了對頻率變化范圍較大的信號進行頻率測量,能夠滿足高速度、高精度的測頻要\r\n求。

    標簽: 等精度 測量原理 頻率

    上傳時間: 2013-08-16

    上傳用戶:chenbhdt

  • 用12位阻抗轉換器實現高精度阻抗測量

    AD5933/AD5934的電流-電壓(I-V)放大級還可能輕微增加信號鏈的不準確性。I-V轉換級易受放大器的偏置電流、失調電壓和CMRR影響。通過選擇適當的外部分立放大器來執行I-V轉換,用戶可挑選一個具有低偏置電流和失調電壓規格、出色CMRR的放大器,提高I-V轉換的精度。該內部放大器隨后可配置成一個簡單的反相增益級。

    標簽: 阻抗轉換器 阻抗測量 高精度

    上傳時間: 2013-10-27

    上傳用戶:wangzeng

  • 4-20mA~0-5V兩通道模擬信號隔離采集A D轉換器

    isoad系列產品實現傳感器和主機之間的信號安全隔離和高精度數字采集與傳輸,廣泛應用于rs-232/485總線工業自動化控制系統,4-20ma / 0-10v信號測量、監視和控制,小信號的測量以及工業現場信號隔離及長線傳輸等遠程監控場合。通過軟件的配置,可接入多種傳感器類型,包括電流輸出型、電壓輸出型、以及熱電偶等等。 產品內部包括電源隔離,信號隔離、線性化,a/d轉換和rs-485串行通信等模塊。每個串口最多可接256只iso ad系列模塊,通訊方式采用ascii 碼字符通訊協議或modbus rtu通訊協議,其指令集兼容于adam模塊,波特率可由用戶設置,能與其他廠家的控制模塊掛在同一rs-485總線上,便于主機編程。 isoad系列產品是基于單片機的智能監測和控制系統,所有用戶設定的校準值,地址,波特率,數據格式,校驗和狀態等配置信息都儲存在非易失性存儲器eeprom里。 isoad系列產品按工業標準設計、制造,信號輸入 / 輸出之間隔離,可承受3000vdc隔離電壓,抗干擾能力強,可靠性高。工作溫度范圍- 45℃~+80℃。

    標簽: 20 mA D轉換 模擬信號

    上傳時間: 2013-11-23

    上傳用戶:comer1123

  • 超高精度的時鐘方案

    對于需要高精度時鐘的這是個好的選擇。

    標簽: 高精度 時鐘 方案

    上傳時間: 2013-11-11

    上傳用戶:thuyenvinh

主站蜘蛛池模板: 永城市| 略阳县| 弋阳县| 冕宁县| 左贡县| 尉氏县| 丁青县| 麻栗坡县| 武义县| 辽阳市| 荔波县| 通山县| 来宾市| 额尔古纳市| 渭源县| 福鼎市| 定安县| 靖江市| 宣汉县| 延寿县| 龙口市| 县级市| 德兴市| 通城县| 芜湖市| 和平区| 鱼台县| 罗山县| 建水县| 增城市| 朝阳县| 绵阳市| 乌审旗| 察雅县| 格尔木市| 安康市| 霸州市| 栖霞市| 东安县| 清水河县| 文山县|