亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

高通平臺(tái)

  • 可重構(gòu)24bit音頻過(guò)采樣DAC的FPGA

    基于過(guò)采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號(hào)轉(zhuǎn)換為高精度的模擬信號(hào)(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和更高的可靠性,便于實(shí)現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無(wú)法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量,音頻轉(zhuǎn)換,汽車(chē)電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實(shí)現(xiàn)了一個(gè)具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號(hào)下,達(dá)到了約150dB的信噪比。作為一個(gè)靈活的音頻DAC實(shí)現(xiàn)方案。該DAC可以對(duì)CD/DVD/HDCD/SACD等多種制式下的音頻信號(hào)進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長(zhǎng)為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線(xiàn)性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程;并據(jù)此設(shè)計(jì)了達(dá)到24bit精度和滿(mǎn)量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線(xiàn)實(shí)現(xiàn)結(jié)構(gòu)。分析表明,與其他常見(jiàn)的∑-△調(diào)制器實(shí)現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡(jiǎn)單、運(yùn)算單元少等優(yōu)點(diǎn);此外在同樣信號(hào)采樣率下,調(diào)制器所需的時(shí)鐘頻率大大降低。 文中的過(guò)采樣濾波模塊采用三級(jí)半帶濾波器和一個(gè)可變CIC濾波器級(jí)聯(lián)組成,可以達(dá)到最高128倍的過(guò)采樣比,同時(shí)具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計(jì)中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡(jiǎn)化。 本文提出的過(guò)采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過(guò)采樣比和調(diào)制器階數(shù)。通過(guò)積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過(guò)采樣比,從而實(shí)現(xiàn)對(duì)于32~192kHz多種采樣率輸入的處理。在不同輸入字長(zhǎng)情況下,通過(guò)調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿(mǎn)足不同分辨率信號(hào)輸入時(shí)的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過(guò)采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證。測(cè)試表明,對(duì)于從32kHz到192kHz的不同輸入信號(hào),該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿(mǎn)足24比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。

    標(biāo)簽: FPGA bit DAC 24

    上傳時(shí)間: 2013-07-08

    上傳用戶(hù):從此走出陰霾

  • 基于FPGA高分辨率短時(shí)間間隔測(cè)量

    時(shí)間間隔測(cè)量在導(dǎo)航定位、航空航天、通訊、電子儀器、天文、計(jì)量、電子技術(shù)等眾多領(lǐng)域有著廣泛的應(yīng)用。隨著這些領(lǐng)域技術(shù)的發(fā)展,對(duì)時(shí)間間隔測(cè)量的精度提出了更高的要求?! ?本文基于脈沖計(jì)數(shù)法的基礎(chǔ)上提出了等效脈沖計(jì)數(shù)...

    標(biāo)簽: FPGA 高分辨率 時(shí)間間隔測(cè)量

    上傳時(shí)間: 2013-05-26

    上傳用戶(hù):iswlkje

  • 基于FPGA的高光譜圖像實(shí)時(shí)端元提取

    由于遙感器的空間分辨力的限制以及自然界地物的復(fù)雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應(yīng)用的精度,就必須解決混合像元的分解問(wèn)題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數(shù)據(jù)量和...

    標(biāo)簽: FPGA 高光譜圖像

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):維子哥哥

  • DTMF的ASM解碼程序(效率非常高)

    ·DTMF的ASM解碼程序(效率非常高)

    標(biāo)簽: DTMF ASM 解碼程序 效率

    上傳時(shí)間: 2013-07-09

    上傳用戶(hù):Breathe0125

  • 高分辨雷達(dá)智能信號(hào)處理技術(shù)研究

    ·高分辨雷達(dá)智能信號(hào)處理技術(shù)研究

    標(biāo)簽: 高分辨雷達(dá) 智能信號(hào) 處理技術(shù)

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):moshushi0009

  • 基于DSP的高精度多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

    · 摘要:  討論了DSP芯片TMS320F2812和AD轉(zhuǎn)換芯片AD7856的特點(diǎn),設(shè)計(jì)了具有較高精度的基于AD7856和DSP的32路數(shù)據(jù)采集系統(tǒng).給出了AD7856和DSP的接口電路以及DSP與上位機(jī)之間數(shù)據(jù)通訊的實(shí)現(xiàn)方式.  

    標(biāo)簽: DSP 高精度 多路數(shù)據(jù)采集

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):dba1592201

  • 高精度C語(yǔ)音識(shí)別(使用雙精度變音算法)

    ·詳細(xì)說(shuō)明:高精度C語(yǔ)音識(shí)別。使用雙精度變音算法。系統(tǒng)環(huán)境:Access2002+文件列表:   Metaphone.NET   .............\AssemblyInfo.cs   .............\bin   .............\...\Debug   .............\...\Release  

    標(biāo)簽: 高精度 語(yǔ)音識(shí)別 精度 變音

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):蔣清華嗯

  • 算法FPGA實(shí)現(xiàn)的直接數(shù)字頻率合成器

    高精度的信號(hào)源是各種測(cè)試和實(shí)驗(yàn)過(guò)程中不可缺少的工具,在通信、雷達(dá)、測(cè)量、控制、教學(xué)等領(lǐng)域應(yīng)用十分廣泛。傳統(tǒng)的頻率合成方法設(shè)計(jì)的信號(hào)源在功能、精度、成本等方面均存在缺陷和不足,不能滿(mǎn)足電子技術(shù)的發(fā)展要求,直接數(shù)字合成(Direct Digital Synthesis)DDS技術(shù)可以提供高性能、高頻高精度的信號(hào)源,方便地獲得分辨率高且相位連續(xù)的信號(hào),基于FPGA的DDS技術(shù)提供了升級(jí)方便并且成本低廉的解決方案。    本文對(duì)DDS的基本原理和輸出頻譜特性進(jìn)行理論分析,總結(jié)出雜散分布規(guī)律。同時(shí)以DDS的頻譜分析為基礎(chǔ),給出了幾種改善雜散的方法。本文結(jié)合相關(guān)文獻(xiàn)資料采用傅立葉變換的方法對(duì)相位截?cái)鄷r(shí)DDS雜散信號(hào)的頻譜特性進(jìn)行了研究,得到了雜散分布的規(guī)律性結(jié)論,并應(yīng)用在程序設(shè)計(jì)程中;DDS技術(shù)的實(shí)現(xiàn)依賴(lài)于高速、高性能的數(shù)字器件,本文將FPGA器件和DDS技術(shù)相結(jié)合,確定了FPGA器件的整體設(shè)計(jì)方案,詳細(xì)說(shuō)明了各個(gè)模塊的功能和設(shè)計(jì)方法,并對(duì)其關(guān)鍵部分進(jìn)行了優(yōu)化設(shè)計(jì),從而實(shí)現(xiàn)了波形發(fā)生器數(shù)字電路部分的功能。軟件部分采用模塊設(shè)計(jì)方法,十分方便調(diào)試。為了得到滿(mǎn)足設(shè)計(jì)要求的模擬波形,本文還設(shè)計(jì)了幅度調(diào)節(jié)、D/A轉(zhuǎn)換和低通濾波等外圍硬件電路。    實(shí)驗(yàn)結(jié)果表明,本文設(shè)計(jì)的基于DDS技術(shù)的多波形信號(hào)源基本能夠滿(mǎn)足普通學(xué)生實(shí)驗(yàn)室的要求。

    標(biāo)簽: FPGA 算法 數(shù)字頻率合成器

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):woshiayin

  • VxWorks程序員指南

    ·【原 書(shū) 名】 VxWorks Programmers Guide  【原出版社】 Wind River Systems  【作  者】[美]Wind River [同作者作品]  【譯  者】 王金剛[同譯者作品] 高偉 蘇琪 丁大尉 姜平  【叢 書(shū) 名】 VxWorks開(kāi)發(fā)人員指南叢書(shū)  【出 版 社】 清華大學(xué)出版社  

    標(biāo)簽: VxWorks 程序員

    上傳時(shí)間: 2013-06-08

    上傳用戶(hù):shus521

  • DVS3XX高清網(wǎng)絡(luò)相機(jī)解決方案

    ·DVS3XX高清網(wǎng)絡(luò)相機(jī)解決方案

    標(biāo)簽: DVS3XX 網(wǎng)絡(luò) 相機(jī) 方案

    上傳時(shí)間: 2013-05-22

    上傳用戶(hù):neu_liyan

主站蜘蛛池模板: 桑日县| 成武县| 嵊州市| 永登县| 瓦房店市| 渭南市| 隆德县| 镇坪县| 株洲市| 绥化市| 昭平县| 定日县| 淳安县| 若尔盖县| 铜陵市| 化州市| 金川县| 浦江县| 乌鲁木齐市| 介休市| 湟中县| 兖州市| 青川县| 资源县| 金乡县| 定陶县| 察雅县| 马龙县| 丽水市| 从江县| 绥滨县| 福泉市| 云梦县| 河南省| 苏尼特左旗| 越西县| 沈丘县| 胶南市| 新民市| 高陵县| 富宁县|