隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數據采集不斷地向多路、高速、智能化的方向發展。本文針對此需求,實現了一種應用FPGA的多路、高速的數據采集系統,從而為測量儀器提供良好的采集數據。 本文設計了一種基于AD+FPGA+DSP的多路數據采集處理系統,針對此系統設計了基于AD9446的模數轉換采集板,再將模數轉換采集板的數據傳送至基于FPGA的采集控制模塊進行數據的壓縮以及緩沖存儲,最后由DSP調入數據進行數據的處理。本文的設計主要分為兩部分,一部分為模數轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經設計與調試,模數轉換模塊可為系統提供穩定可靠的數據,能穩定工作在百兆的頻率下;采集控制模塊能實時地完成數據壓縮與數據緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩定工作在百兆的頻率下。該系統為多路、高速的數據采集系統,并能穩定工作,從而能滿足電子測量儀器的要求。
上傳時間: 2013-05-24
上傳用戶:chuckbassboy
隨著現代通信與信號處理技術的不斷發展,對于高速高精度AD轉換器的需求越來越大。但是,隨著集成電路工藝中電路特征線寬的不斷減小,在傳統單通道ADC框架下同時實現高速、高精度的數模轉換愈加困難。此時,時分交替ADC 作為...
上傳時間: 2013-07-08
上傳用戶:mylinden
數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以由用戶編程的FPGA芯片.隨著微電子技術的發展,采用現場可編程門陣列FPGA進行數字信號處理得到了飛速發展,FPGA正在越來越多地代替ASIC和PDSP用作前端數字信號處理的運算.該文主要探討了基于FPGA數字信號處理的實現.首先詳細闡述了數字信號處理的理論基礎,重點討論了離散傅立葉變換算法原理,由于快速傅立葉變換算法在實際中得到了廣泛的應用,該文給出了基-2FFT算法原理、討論了按時間抽取FFT算法的特點.該論文對硬件描述語言的描述方法和風格做了一定的探討,介紹了硬件描述語言的開發環境MAXPLUSII.在此基礎上,該論文詳細闡述了數字集成系統的高層次設計方法,討論了數字系統設計層次的劃分和數字系統的自頂向下的設計方法,探討了數字集成系統的系統級設計和寄存器傳輸級設計,描述了數字集成系統的高層次綜合方法.最后該文描述了數字信號處理系統結構的實現方法,指出常見的高速、實時信號處理系統的四種結構;由于FFT算法在數字信號處理中占有重要的地位,所以該文提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖;重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度.
上傳時間: 2013-05-23
上傳用戶:Divine
CCSDS組織(空間數據系統咨詢委員會)于2005年公布了新的圖像壓縮標準,該標準算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實際應用中的多種需求。同時該算法具有較低的算法復雜度,易于低功耗硬件實現,并且對航天圖像具有較高的適應性,因此,在航天應用方面具有廣闊的前景。 本論文主要針對CCSDS圖像壓縮算法的FPGA硬件實現,在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設計方案并在已有的FPGA硬件平臺上加以實現。本文首先對CCSDS圖像壓縮算法的編碼原理進行詳細介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實現方案,并給出了進行批量仿真測試的仿真平臺設計方案。最后在Xilinx VIRTEX-II FPGA平臺上經過成功驗證,測試結果表明系統各項技術指標可滿足星載圖像壓縮的要求。
上傳時間: 2013-06-13
上傳用戶:wanghui2438
·詳細說明:一個西門子變頻器控制代碼的生成程序,主要用于DSP控制,除了調試用的iostream.h頭文件,沒有其他任何頭文件,可以方面的運用與各種DSP,也可以移植到windows和linux下。文件列表: ordermake .........\Debug .........\ordermaker.c ..
上傳時間: 2013-07-22
上傳用戶:cxl274287265
· 摘要: 研究了以全橋變換器作為主電路拓撲、以TMS320LF240x系列DSP作主控芯片、以移相控制方式作為控制方案的移相全橋軟開關DC-DC變換器.由DSP發出移相控制信號并經芯片IR2110驅動放大,在移相驅動信號的控制下可以實現全橋變換器主功率開關的ZVS.進行了系統軟件和硬件的設計,并安裝了實驗樣機,實驗結果表明設計方案正確,軟開關效果良好.
上傳時間: 2013-07-25
上傳用戶:mikesering
·作者:耿德根 宋建國 馬潮 葉勇建 出版社:北京航空航天大學出版社圖書簡介:本書詳細介紹ATMEL公司開發的AVR高速嵌入式單片機的結構;講述AVR單片機的開發工具和集成開發環境(IDE),包括avr Studio調試工具、AVR單片機匯編器和單片機串行下載編程;學習指令系統時,每條指令均有實例,邊學習邊調試,使學習者看得見指令流向及操作結果,真正理解每條指令的功能及使用注意事項;介紹AVR系列多
上傳時間: 2013-07-17
上傳用戶:569342831
隨著無線通信技術的不斷發展,人們對移動通信及寬帶無線接入業務需求的不斷增長,無線頻譜資源顯得日益匱乏。因此,如何提高頻譜利用率,一直以來就是無線通信領域研究的主要任務。認知無線電的提出成為當下解決頻譜資源稀缺的一個有效方法。而認知無線電的特性要求認知無線系統必須具備一個可重構的自適應調制解調器。因此,對于認知無線電平臺中自適應可重構調制解調器的深入研究具有重大的意義。 軟件無線電是實現認知無線電的理想平臺。本文首先闡述了軟件無線電的基本工作原理及關鍵技術,對多速率信號處理中的內插和抽取、帶通采樣、數字下變頻、濾波等技術進行了分析與探討,為設計自適應可重構調制解調器的設計提供了理論基礎。然后介紹了認知無線電系統的構成和基本工作方式,接著重點研究了其中通信模塊的FPGA實現。在通信模塊的實現中,研究了基于認知無線電的BPSK、π/4 DQPSK、8PSK及16QAM調制解調技術,簡要論述了他們的基本概念和原理,并給出了設計方案。接著按信號流程逐一介紹了各個功能模塊在DSP+FPGA硬件平臺上的實現,并對得到的數據進行了分析,給出了性能測試結果。在此基礎上,結合認知無線電系統的要求,提出了可變調制方式,可變傳輸帶寬的自適應可重構調制解調器的設計方案,并對其中一些關鍵模塊的硬件實現給出了分析,同時給出了收端波特率識別的策略。最后,論文提出了一些新的自適應技術,如波特率估計、信噪比估計等,并給出了應用這些技術的自適應調制解調器的改進方案。
上傳時間: 2013-06-17
上傳用戶:alan-ee
#首先安裝Quartus II 9.0 (32-Bit): #用Quartus_II_9.0破解器.exe破解C:\altera\90\quartus\bin下的sys_cpt.dll和quartus.exe文件(運行Quartus_II_9.0破解器.exe后,直接點擊“應用補丁”,如果出現“未找到該文件。搜索該文件嗎?”,點擊“是”,(如果直接把該破解器Copy到C:\altera\90\quartus\bin下,就不會出現這個對話框,而是直接開始破解!)然后選中sys_cpt.dll,點擊“打開”。安裝默認的sys_cpt.dll路徑是在C:\altera\90\quartus\bin下)。 #把license.dat里的XXXXXXXXXXXX 用您老的網卡號替換(在Quartus II 9.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 #在Quartus II 9.0的Tools菜單下選擇License Setup,然后選擇License file,最后點擊OK。 #注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 #僅限于學習,不要用于商業目的! 嚴禁貼到網上!!!
標簽: Quartus_II 9.0 破解
上傳時間: 2013-04-24
上傳用戶:zhuoying119
genesis9.0算號器提供genesis算號器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號器的只是算gnd的號,要算get的號,需要參考算號器的步驟。注意選擇破解有效時間。2.7天過期,30天過期,永不過期等。注意要用自己機器識別號去算,在get運行彈出來的序號對話框里,有機器識別號。3.安裝完成,啟動時,填寫進入用戶名和密碼時,一定不能用鼠標。直接用回車鍵,否則失效。密碼框內的密碼不可見,輸完直接回車,即可進入genesis界面。
上傳時間: 2014-12-23
上傳用戶:swaylong