亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

高速數(shù)據(jù)傳輸

  • 專家關(guān)于高速線路的布線問題解答

    專家關(guān)于高速線路的布線問題解答

    標(biāo)簽: 高速線路 布線

    上傳時(shí)間: 2013-11-02

    上傳用戶:GavinNeko

  • 基于高速FPGA的PCB設(shè)計(jì)技巧

         基于高速FPGA 的PCB 設(shè)計(jì)技巧     如果高速PCB 設(shè)計(jì)能夠像連接原理圖節(jié)點(diǎn)那樣簡(jiǎn)單,以及像在計(jì)算機(jī)顯示器上所看到的那樣優(yōu)美的話,那將是一件多么美好的事情。然而,除非設(shè)計(jì)師初入PCB 設(shè)計(jì),或者是極度的幸運(yùn),實(shí)際的PCB 設(shè)計(jì)通常不像他們所從事的電路設(shè)計(jì)那樣輕松。在設(shè)計(jì)最終能夠正常工作、有人對(duì)性能作出肯定之前,PCB設(shè)計(jì)師都面臨著許多新的挑戰(zhàn)。這正是目前高速PCB設(shè)計(jì)的現(xiàn)狀–設(shè)計(jì)規(guī)則和設(shè)計(jì)指南不斷發(fā)展,如果幸運(yùn)的話,它們會(huì)形成一個(gè)成功的解決方案。

    標(biāo)簽: FPGA PCB 設(shè)計(jì)技巧

    上傳時(shí)間: 2013-11-02

    上傳用戶:cainaifa

  • 高速PCB設(shè)計(jì)指南(21IC pcb區(qū)精華)

    高速PCB設(shè)計(jì)指南(21IC pcb區(qū)精華)

    標(biāo)簽: PCB pcb 21 IC

    上傳時(shí)間: 2014-01-13

    上傳用戶:bs2005

  • 高速ADC PCB布局布線技巧

    在當(dāng)今的工業(yè)領(lǐng)域,系統(tǒng)電路板布局已成為設(shè)計(jì)本身的一個(gè)組成部分。因此,設(shè)計(jì)工程師必須了解影響高速信號(hào)鏈設(shè)計(jì)性能的機(jī)制。在高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,設(shè)計(jì)工程師都應(yīng)盡量消除最佳做法的誤差,而不要過分計(jì)較布局布線的每一個(gè)細(xì)節(jié)。本應(yīng)用筆記提供的信息對(duì)設(shè)計(jì)工程師的下一個(gè)高速設(shè)計(jì)項(xiàng)目會(huì)有所幫助。

    標(biāo)簽: ADC PCB 布局 布線技巧

    上傳時(shí)間: 2014-05-15

    上傳用戶:wd450412225

  • 高速PCB經(jīng)驗(yàn)與技巧

    EDA技術(shù)已經(jīng)研發(fā)出一整套高速PCB和電路板級(jí)系統(tǒng)的設(shè)計(jì)分析工具和方法學(xué),這些技術(shù)涵蓋高速電路設(shè)計(jì)分析的方方面面:靜態(tài)時(shí)序分析、信號(hào)完整性分析、EMI/EMC設(shè)計(jì)、地彈反射分析、功率分析以及高速布線器。

    標(biāo)簽: PCB 經(jīng)驗(yàn)

    上傳時(shí)間: 2013-10-15

    上傳用戶:frank1234

  • 高速PCB設(shè)計(jì)誤區(qū)與對(duì)策

    理論研究和實(shí)踐都表明,對(duì)高速電子系統(tǒng)而言,成功的PCB設(shè)計(jì)是解決系統(tǒng)EMC問題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計(jì)正面臨新的挑戰(zhàn),在高速PCB設(shè)計(jì)中,設(shè)計(jì)者需要糾正或放棄一些傳統(tǒng)PCB設(shè)計(jì)思想與做法,從應(yīng)用的角度出發(fā),結(jié)合近年來高速PCB設(shè)計(jì)技術(shù)的一些研究成果,探討了目前高速PCB設(shè)計(jì)中的若干誤區(qū)與對(duì)策.

    標(biāo)簽: PCB

    上傳時(shí)間: 2013-10-19

    上傳用戶:nairui21

  • 高速PCB中微帶線的串?dāng)_分析

      對(duì)高速PCB中的微帶線在多種不同情況下進(jìn)行了有損傳輸?shù)拇當(dāng)_仿真和分析, 通過有、無端接時(shí)改變線間距、線長(zhǎng)和線寬等參數(shù)的仿真波形中近端串?dāng)_和遠(yuǎn)端串?dāng)_波形的直觀變化和對(duì)比, 研究了高速PCB設(shè)計(jì)中串?dāng)_的產(chǎn)生和有效抑制, 相關(guān)結(jié)論對(duì)在高速PCB中合理利用微帶線進(jìn)行信號(hào)傳輸提供了一定的依據(jù).

    標(biāo)簽: PCB 微帶線 串?dāng)_分析

    上傳時(shí)間: 2013-10-26

    上傳用戶:dragonhaixm

  • 高速PCB設(shè)計(jì)中的反射研究

      在高速數(shù)字電路飛速發(fā)展的今天,信號(hào)的頻率不斷提高, 信號(hào)完整性設(shè)計(jì)在P C B設(shè)計(jì)中顯得日益重要。其中由于傳輸線效應(yīng)所引起的信號(hào)反射問題是信號(hào)完整性的一個(gè)重要方面。本文研究分析了高速PCB 設(shè)計(jì)中的反射問題的產(chǎn)生原因,并利用HyperLynx 軟件進(jìn)行了仿真,最后提出了相應(yīng)的解決方法。

    標(biāo)簽: PCB 反射

    上傳時(shí)間: 2013-10-16

    上傳用戶:2728460838

  • 高速電路傳輸線效應(yīng)分析與處理

    隨著系統(tǒng)設(shè)計(jì)復(fù)雜性和集成度的大規(guī)模提高,電子系統(tǒng)設(shè)計(jì)師們正在從事100MHZ以上的電路設(shè)計(jì),總線的工作頻率也已經(jīng)達(dá)到或者超過50MHZ,有一大部分甚至超過100MHZ。目前約80% 的設(shè)計(jì)的時(shí)鐘頻率超過50MHz,將近50% 以上的設(shè)計(jì)主頻超過120MHz,有20%甚至超過500M。當(dāng)系統(tǒng)工作在50MHz時(shí),將產(chǎn)生傳輸線效應(yīng)和信號(hào)的完整性問題;而當(dāng)系統(tǒng)時(shí)鐘達(dá)到120MHz時(shí),除非使用高速電路設(shè)計(jì)知識(shí),否則基于傳統(tǒng)方法設(shè)計(jì)的PCB將無法工作。因此,高速電路信號(hào)質(zhì)量仿真已經(jīng)成為電子系統(tǒng)設(shè)計(jì)師必須采取的設(shè)計(jì)手段。只有通過高速電路仿真和先進(jìn)的物理設(shè)計(jì)軟件,才能實(shí)現(xiàn)設(shè)計(jì)過程的可控性。傳輸線效應(yīng)基于上述定義的傳輸線模型,歸納起來,傳輸線會(huì)對(duì)整個(gè)電路設(shè)計(jì)帶來以下效應(yīng)。 · 反射信號(hào)Reflected signals · 延時(shí)和時(shí)序錯(cuò)誤Delay & Timing errors · 過沖(上沖/下沖)Overshoot/Undershoot · 串?dāng)_Induced Noise (or crosstalk) · 電磁輻射EMI radiation

    標(biāo)簽: 高速電路 傳輸線 效應(yīng)分析

    上傳時(shí)間: 2013-11-16

    上傳用戶:lx9076

  • LVDS與高速PCB設(shè)計(jì)

    LVDS(低壓差分信號(hào))標(biāo)準(zhǔn)ANSI/TIA /E IA26442A22001廣泛應(yīng)用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點(diǎn)及其PCB (印制電路板)設(shè)計(jì),糾正了某些錯(cuò)誤認(rèn)識(shí)。應(yīng)用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計(jì)算方法,給出了計(jì)算單線阻抗和差分阻抗的公式,通過實(shí)際計(jì)算說明了差分阻抗與單線阻抗的區(qū)別,并給出了PCB布線時(shí)的幾點(diǎn)建議。關(guān)鍵詞: LVDS, 阻抗分析, 阻抗計(jì)算, PCB設(shè)計(jì) LVDS (低壓差分信號(hào))是高速、低電壓、低功率、低噪聲通用I/O接口標(biāo)準(zhǔn),其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號(hào)輸出邊緣變化很快,其信號(hào)通路表現(xiàn)為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進(jìn)行PCB (印制電路板)設(shè)計(jì)時(shí),超高速PCB設(shè)計(jì)和差分信號(hào)理論就顯得特別重要。

    標(biāo)簽: LVDS PCB

    上傳時(shí)間: 2013-11-19

    上傳用戶:水中浮云

主站蜘蛛池模板: 汉寿县| 鹤壁市| 濉溪县| 云林县| 铜山县| 吴桥县| 海阳市| 章丘市| 梅州市| 富裕县| 凌云县| 县级市| 沁源县| 慈利县| 潜山县| 柞水县| 乌鲁木齐市| 嘉义市| 长寿区| 沧州市| 海淀区| 普宁市| 比如县| 永清县| 县级市| 镇原县| 诸暨市| 肇州县| 兰考县| 泽普县| 新田县| 定远县| 兴业县| 海林市| 五大连池市| 大兴区| 德昌县| 仙桃市| 固镇县| 布尔津县| 康乐县|