亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高速模數(shù)(shù)轉(zhuǎn)換器

  • 開關(guān)電源共模EMI抑制技術(shù)研究.rar

    隨著電力電子技術(shù)的發(fā)展,開關(guān)電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關(guān)電源的電磁兼容性也越來越引起人們的重視。目前,軟開關(guān)技術(shù)因其能減少開關(guān)損耗和提高效率,在開關(guān)電源中應(yīng)用越來越廣泛。本文的主要目的是針對開關(guān)電源中的電磁干擾進行分析,研究軟開關(guān)技術(shù)對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關(guān)電源EMI的特點,論述了開關(guān)電源中EMI的研究現(xiàn)狀。從電磁干擾的三要素出發(fā),介紹了開關(guān)電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩(wěn)定系統(tǒng)(LISN)的定義和作用。在了解了軟開關(guān)基本概念的基礎(chǔ)上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現(xiàn)過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設(shè)計了移相全橋ZVS的控制電路和主電路,實現(xiàn)了軟開關(guān)。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結(jié)合的EMI濾波器,即無源部分采用匹配網(wǎng)絡(luò)法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關(guān)條件下的傳導(dǎo)干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關(guān),在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結(jié)論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統(tǒng)的無源EMI濾波器相比,在體積和重量上都有一定優(yōu)勢。

    標(biāo)簽: EMI 開關(guān)電源

    上傳時間: 2013-05-28

    上傳用戶:iswlkje

  • 牽引逆變器分段同步調(diào)制算法及切換沖擊抑制的研究.rar

    現(xiàn)如今,逆變器的脈沖寬度調(diào)制(PWM)技術(shù)作為一種最常見的調(diào)制方式在交流傳動系統(tǒng)中廣泛應(yīng)用。采用PWM調(diào)制技術(shù)的最終目的在于追求逆變器輸出電壓、電流波形更接近正弦從而進一步控制負載電機的磁通正弦化。為了達到這些目的,很多種基于PWM原理的調(diào)制方法被相繼提出并應(yīng)用。 在鐵道牽引調(diào)速系統(tǒng)中,逆變裝置具有調(diào)速范圍寬,輸出頻率變化快等特點,而逆變器本身器件的開關(guān)頻率又不是很高。這種情況下,分段同步調(diào)制模式的使用有效地改善了變頻器的輸出,達到了減少諧波的目的。本文圍繞分段同步調(diào)制在交流牽引傳動系統(tǒng)中的應(yīng)用進行研究,主要目的在于解決該調(diào)制模式應(yīng)用中存在的切換點選擇、切換震蕩沖擊等問題。文章詳細討論了分段調(diào)制模式下載波比和載波比切換點選取的原則,重點分析了分段同步調(diào)制模式下載波比切換點沖擊電壓的產(chǎn)生原因和危害,提出了改善電壓電流沖擊的方法,并在搭建的實驗平臺上驗證了理論分析的正確性。此外,本文還對列車高速時載波比極低的極限情況下分段同步調(diào)制對變頻器輸出交流電壓和直流回流電流諧波的改善情況進行了理論推導(dǎo)和仿真分析。 論文搭建了用于調(diào)制實驗的3.7kW小功率電機實驗平臺,在開環(huán)的VVVF調(diào)速系統(tǒng)中進行了分段同步調(diào)制載波比切換實驗;在Matlab/Simulink環(huán)境下搭建了分段同步調(diào)制模式下的電機牽引模型,進行了分段同步調(diào)制載波比切換仿真;實驗和仿真結(jié)果表明,文章所提出的方法很好地完成了分段同步算法且有效抑制了可能發(fā)生的沖擊,所得結(jié)果驗證了理論分析的正確性。

    標(biāo)簽: 牽引逆變器 分段 調(diào)制

    上傳時間: 2013-08-04

    上傳用戶:hphh

  • 高速低壓低功耗CMOSBiCMOS運算放大器設(shè)計.rar

    近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設(shè)計技術(shù)正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設(shè)計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設(shè)計的過程中,必須考慮電路的主要性能指標(biāo)。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標(biāo)而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對國內(nèi)外的低電壓、低功耗模擬電路的設(shè)計方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎(chǔ)上設(shè)計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設(shè)計輸入級時,選擇了兩級直接共源一共柵輸入級結(jié)構(gòu);為穩(wěn)定運放輸出共模電壓,設(shè)計了共模負反饋電路,并進行了共模回路補償;在偏置電路設(shè)計中,電流鏡負載并不采用傳統(tǒng)的標(biāo)準(zhǔn)共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調(diào)零電阻的密勒補償技術(shù)對運放進行頻率補償。 采用標(biāo)準(zhǔn)的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進行了設(shè)計,并通過了HSPICE軟件進行了仿真。結(jié)果表明,當(dāng)接有5 pF負載電容和20 kΩ負載電阻時,所設(shè)計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設(shè)計的BiCMOS運放的靜態(tài)功耗達到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術(shù)指標(biāo)都達到了設(shè)計要求。

    標(biāo)簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • 異步電機直接轉(zhuǎn)矩控制理論和技術(shù)的研究.rar

    直接轉(zhuǎn)矩控制技術(shù)在電力機車牽引、汽車工業(yè)以及家用電器等工業(yè)控制領(lǐng)域得到了廣泛的應(yīng)用。在運動控制系統(tǒng)中,直接轉(zhuǎn)矩控制作為一種新型的交流調(diào)速技術(shù),其控制思想新穎、控制結(jié)構(gòu)簡單、控制手段直接、轉(zhuǎn)矩響應(yīng)迅速,正在運動控制領(lǐng)域中發(fā)揮著巨大的作用。雖然直接轉(zhuǎn)矩控制的優(yōu)勢是矢量控制所不能實現(xiàn)的,但是直接轉(zhuǎn)矩控制依然存在一系列不能忽視的問題。直接轉(zhuǎn)矩控制采用兩點式轉(zhuǎn)矩和磁鏈滯環(huán)控制器,使轉(zhuǎn)矩和磁鏈被控制在給定值的一定范圍以內(nèi),這種控制方法不可避免地帶來電機輸出轉(zhuǎn)矩脈動過大和逆變器開關(guān)頻率不恒定等問題。直接轉(zhuǎn)矩控制采用定子磁鏈定向,只用便于測量的定子電阻來估計定子磁鏈,這樣在低速運行時會帶來磁鏈估計的誤差。雖然在全速范圍內(nèi)估計定子磁鏈運用低速時采用的電流-轉(zhuǎn)速模型和高速時采用的電壓-電流模型的合成模型,即電壓-轉(zhuǎn)速模型,然而兩種模型的平滑切換又是一個新的問題。直接轉(zhuǎn)矩控制在基頻以下調(diào)速的理論和應(yīng)用已經(jīng)實現(xiàn),在基頻以上的弱磁調(diào)速范圍內(nèi)的理論和應(yīng)用還需要進一步的研究。 為了解決這些問題,本文針對異步電動機在兩相靜止坐標(biāo)系下的數(shù)學(xué)模型,對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進的直接轉(zhuǎn)矩控制系統(tǒng)進行了研究。在傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中,詳細討論了定子磁鏈估計的三種基本模型,設(shè)計了定子磁鏈估計的加權(quán)模型,使電機在全速運行的范圍內(nèi)都能夠得到準(zhǔn)確的定子磁鏈。針對轉(zhuǎn)矩脈動過大和逆變器開關(guān)頻率不恒定的問題,本文設(shè)計了兩種改進的直接轉(zhuǎn)矩控制系統(tǒng)。在基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)中,通過對一個采樣周期內(nèi)非零電壓矢量作用時間占采樣周期的占空比的優(yōu)化,解決了轉(zhuǎn)矩脈動過大的問題;在一個采樣周期內(nèi),從非零電壓矢量到零電壓矢量的轉(zhuǎn)換只有一次,實現(xiàn)了開關(guān)頻率的恒定。在基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng)中,本文設(shè)計了轉(zhuǎn)矩和磁鏈滑模變結(jié)構(gòu)控制器代替?zhèn)鹘y(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)中的轉(zhuǎn)矩和磁鏈滯環(huán)控制器;運用空間矢量脈寬調(diào)制技術(shù),實現(xiàn)了開關(guān)頻率的恒定。本文把傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)和兩種改進的直接轉(zhuǎn)矩控制系統(tǒng)擴展到基頻以上的弱磁范圍內(nèi)的異步電動機調(diào)速系統(tǒng)中,對其進行了相關(guān)研究。 為了驗證上述各種控制系統(tǒng)的正確性和有效性,本文采用Matlab/Simulink仿真軟件對其進行了仿真驗證。針對傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),對定子磁鏈估計的加權(quán)模型進行了仿真驗證。仿真結(jié)果表明所設(shè)計的定子磁鏈的加權(quán)模型能夠在電機運行的全速范圍內(nèi)準(zhǔn)確地估計定子磁鏈。針對基于占空比控制的直接轉(zhuǎn)矩控制系統(tǒng)和基于滑模變結(jié)構(gòu)的直接轉(zhuǎn)矩控制系統(tǒng),本文分別對負載轉(zhuǎn)矩有擾動和無擾動、給定轉(zhuǎn)速為恒定值和不為恒定值四種情況進行了仿真驗證,并分別和傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng)的仿真結(jié)果進行了對比。仿真結(jié)果表明,兩種改進的直接轉(zhuǎn)矩控制系統(tǒng)均能有效的減小轉(zhuǎn)矩脈動和轉(zhuǎn)速的穩(wěn)態(tài)誤差。針對電機運行在基頻以上的弱磁調(diào)速情形,本文運用三種不同的直接轉(zhuǎn)矩控制方法分別進行了仿真驗證。仿真結(jié)果表明,兩種改進的直接轉(zhuǎn)矩控制系統(tǒng)在弱磁調(diào)速范圍內(nèi)依然優(yōu)于傳統(tǒng)直接轉(zhuǎn)矩控制系統(tǒng),依然能夠減小轉(zhuǎn)矩脈動和轉(zhuǎn)速的穩(wěn)態(tài)誤差。

    標(biāo)簽: 異步電機 直接轉(zhuǎn)矩 控制理論

    上傳時間: 2013-04-24

    上傳用戶:253189838

  • PCB故障診斷路內(nèi)測試系統(tǒng)的研究.rar

    電子功能模件是機電產(chǎn)品的基本組成部分,其水平高低直接決定整個機電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動測試系統(tǒng)大多為歐美產(chǎn)品,價格相當(dāng)昂貴,遠遠超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競爭力,本課題研發(fā)了適合于我國中小企業(yè)、價格低廉、使用方便的PCB路內(nèi)測試系統(tǒng)。 本文首先詳細介紹了PCB各種檢測技術(shù)的原理和特點,然后根據(jù)本課題面向的用戶群和他們對PCB測試的需求,組建PCB內(nèi)測試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測對象,包括路內(nèi)測試儀、邏輯分析單元、信號發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實現(xiàn)了被測對象與PCB上其他元器件的隔離,并采用自適應(yīng)測試方法提高測試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動技術(shù)測試常見的組合邏輯電路。信號發(fā)生器能同時產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時采集四路信號,以USB接口與主機通訊。多路通道掃描器采用小型繼電器陣列來實現(xiàn),可擴展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點。 實踐表明,本系統(tǒng)能對常用電子功能模件進行自動測試,基本達到了預(yù)期目標(biāo)。

    標(biāo)簽: PCB 故障診斷 測試系統(tǒng)

    上傳時間: 2013-06-06

    上傳用戶:klds

  • 風(fēng)力發(fā)電并網(wǎng)逆變器的DSP控制系統(tǒng)研究.rar

    風(fēng)能作為一種清潔可再生能源,發(fā)展迅速,已經(jīng)成為世界新能源最主要的發(fā)展方向之一。本文以863計劃項目"MW級風(fēng)力發(fā)電機組電控系統(tǒng)研制"為研究背景,介紹了1.2MW永磁同步電機變速恒頻風(fēng)力發(fā)電系統(tǒng),研究了變流系統(tǒng)中逆變器的控制方法。 本文首先對風(fēng)力發(fā)電進行了概述,介紹了我國和世界風(fēng)電發(fā)展?fàn)顩r以及技術(shù)發(fā)展趨勢。當(dāng)今風(fēng)力發(fā)電技術(shù),大功率直驅(qū)化和雙饋是兩個發(fā)展方向,本課題1.2MW風(fēng)力發(fā)電系統(tǒng)就是采用了永磁同步電機加交直交變流系統(tǒng)的結(jié)構(gòu)模式,中間省去了齒輪箱,減少了維護,具有較好的發(fā)展前景。 論文第二章首先對風(fēng)輪機葉片的空氣動力特性進行了分析,介紹了不同風(fēng)速下風(fēng)力發(fā)電機的控制策略。就直驅(qū)技術(shù)與變速箱/感應(yīng)電機技術(shù)--目前風(fēng)力發(fā)電領(lǐng)域變速恒頻技術(shù)的兩大發(fā)展方向作了較為詳細的介紹分析。 在變流系統(tǒng)中,逆變并網(wǎng)是重要的環(huán)節(jié),起到了將電能傳輸?shù)诫娋W(wǎng)的作用。文章中重點分析了三相并網(wǎng)逆變器的主電路結(jié)構(gòu)、原理和工作方法,并進行了理論推導(dǎo)和公式說明。 本文對1.2MW永磁同步電機變速恒頻風(fēng)力發(fā)電系統(tǒng)的主電路參數(shù)的選擇作了理論推導(dǎo)和計算,包括主電路直流側(cè)電容,網(wǎng)側(cè)電感,三重化升壓電感,網(wǎng)側(cè)濾波電容等,還確定了斬波和逆變部分所采用的開關(guān)管和六相整流所采用的二極管,并在額定正常工作情況下,分別計算斬波和逆變部分開關(guān)管的損耗和開關(guān)管的結(jié)溫。 本課題采用瞬時電流法對并網(wǎng)逆變器進行控制。在實驗中上確定了電壓外環(huán)和電流內(nèi)環(huán)的PI參數(shù),順利完成了閉環(huán)控制實驗。 文中采用DSP2407高速集成控制芯片是控制的核心,并根據(jù)控制流程圖對其控制進行了軟硬件設(shè)計,實現(xiàn)了控制板上的信號采集、運算、故障檢測、電路驅(qū)動等功能。并進行了小功率試驗,得到了較好的電壓電流波形,并對波形進行了詳細分析,驗證了本文采用方法的正確性。

    標(biāo)簽: DSP 風(fēng)力發(fā)電 并網(wǎng)逆變器

    上傳時間: 2013-07-06

    上傳用戶:wangdean1101

  • 基于DSP的自適應(yīng)噪聲抵消器設(shè)計.rar

    本文的目的在于設(shè)計一個自適應(yīng)噪音抵消系統(tǒng),使其能消除含噪語音信號中的背景噪音,達到提高語音信號質(zhì)量的目的.主要工作分為兩大部分.本文在第一部分介紹了自適應(yīng)數(shù)字濾波器的基本理論思想,具體闡述了自適應(yīng)噪聲抵消系統(tǒng)基本原理,并對自適應(yīng)噪聲抵消系統(tǒng)的指標(biāo)、抵消性能進行了計算分析.自適應(yīng)濾波器的算法是整個系統(tǒng)的核心,在第一部分中,對兩種最基本的自適應(yīng)算法,進行了詳細的介紹和分析,并針對兩種算法的優(yōu)缺點進行了詳細的比較.這一部分中最關(guān)鍵的是對設(shè)計的噪聲抵消系統(tǒng)進行計算機仿真,驗證系統(tǒng)設(shè)計的合理性和算法的正確性.通過對自適應(yīng)噪聲抵消器的MATLAB仿真及對仿真圖形的分析,驗證了系統(tǒng)設(shè)計和自適應(yīng)算法的可行性.第二部分主要完成自適應(yīng)噪聲抵消系統(tǒng)的硬件設(shè)計和軟件編程.在第一部分計算機仿真分析的基礎(chǔ)上,利用高速信號處理芯片DSP(TMS320LF2407)設(shè)計了一個噪聲干擾抵消系統(tǒng),在高速信號處理芯片(TMS320LF2407)上開發(fā)實現(xiàn)了自適應(yīng)LMS算法.

    標(biāo)簽: DSP

    上傳時間: 2013-06-28

    上傳用戶:zklh8989

  • 基于USB2.0FPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計.rar

    隨著科學(xué)技術(shù)的快速發(fā)展和數(shù)據(jù)采集系統(tǒng)的廣泛應(yīng)用,人們對數(shù)據(jù)采集系統(tǒng)的速度、精度、易操作性以及實時性的要求也在不斷地提高。通用串行總線USB作為一種新型的微機總線接口規(guī)范,以其使用方便、易于擴展、速度快等優(yōu)點而被廣泛地應(yīng)用于數(shù)據(jù)采集系統(tǒng)中。現(xiàn)場可編程門陣列最大的特點是結(jié)構(gòu)靈活,開發(fā)周期較短,適合于實時信號處理,已被廣泛應(yīng)用于通信、數(shù)據(jù)采集、圖像處理等諸多領(lǐng)域。 @@ 本文充分利用USB和FPGA的上述優(yōu)點,設(shè)計了一種基于USB2.0技術(shù)和FPGA技術(shù)相結(jié)合的高速數(shù)據(jù)采集系統(tǒng)。 @@ 首先,對數(shù)據(jù)采集基本理論及系統(tǒng)相關(guān)技術(shù)進行了簡單地介紹。 @@ 其次,對以ADC轉(zhuǎn)換器(TLC5510)、FPGA芯片(EP1C6Q240C8)為控制器和USB接口芯片(CY7C68013A-56,簡稱FX2)為主的數(shù)據(jù)采集系統(tǒng)進行了硬件設(shè)計和分析,并在此設(shè)計的基礎(chǔ)上給出相應(yīng)的原理圖、PCB。硬件設(shè)計主要包括FPGA與ADC和FX2之間的接口電路設(shè)計以及硬件邏輯設(shè)計。 @@ 再次,根據(jù)系統(tǒng)需求,對系統(tǒng)軟件部分進行了設(shè)計,分三部分:一是為滿足FX2在USB上的最大傳輸速率而編寫的固件程序;二是在PC機中的WindowsXP系統(tǒng)下利用GPD編寫USB設(shè)備驅(qū)動程序;三是充分了解FX2的主要功能特點,并編寫出應(yīng)用程序。 @@ 最后,對系統(tǒng)的軟硬件進行了調(diào)試,給出了調(diào)試結(jié)果和分析,對出現(xiàn)的問題給出了解決方案。結(jié)果表明,系統(tǒng)符合設(shè)計要求。 @@關(guān)鍵詞:USB2.0;FPGA;SOPC;數(shù)據(jù)采集;固件;

    標(biāo)簽: FPGA USB 2.0

    上傳時間: 2013-06-21

    上傳用戶:cath

  • 基于FPGA的通用異步收發(fā)器的設(shè)計.rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實現(xiàn)PC機和FPGA芯片之間的通信,勢必會增加接口連線的復(fù)雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點以及FPGA設(shè)計具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設(shè)計方法,其中主要包括狀態(tài)機的描述形式以及自頂向下的設(shè)計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗方式,還有多種中斷源、中斷優(yōu)先級、較強的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達到資源利用的最大化。 在具體的設(shè)計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進行綜合優(yōu)化、仿真驗證以及下載實現(xiàn)。各項數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計的UART滿足預(yù)期設(shè)計目標(biāo)。

    標(biāo)簽: FPGA 異步收發(fā)器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的Viterbi譯碼器設(shè)計與實現(xiàn).rar

    卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現(xiàn)結(jié)構(gòu)比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實現(xiàn)Viterbi譯碼器的設(shè)計方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實意義。 本文設(shè)計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎(chǔ)上,重點研究了Viterbi譯碼器核心組成模塊的電路實現(xiàn)算法。本設(shè)計中分支度量計算模塊采用只計算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達200MHz。在FPGA和DSP組成的硬件平臺上進一步測試譯碼器,譯碼器運行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對本文設(shè)計的Viterbi譯碼器的譯碼性能進行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-06-24

    上傳用戶:myworkpost

主站蜘蛛池模板: 准格尔旗| 兴文县| 长葛市| 汝阳县| 平凉市| 杭锦后旗| 无极县| 通州区| 慈溪市| 安泽县| 阿坝| 广汉市| 鄂伦春自治旗| 天门市| 白山市| 三江| 浮梁县| 郧西县| 嘉定区| 扬中市| 兴国县| 蓬安县| 喀什市| 武汉市| 平果县| 武汉市| 榕江县| 个旧市| 乐平市| 保靖县| 贵阳市| 修文县| 都江堰市| 灵丘县| 崇义县| 咸丰县| 阿瓦提县| 临武县| 年辖:市辖区| 抚州市| 蒙阴县|