這是一個(gè)arm做的無(wú)線收發(fā)的程序.可以實(shí)現(xiàn)無(wú)線數(shù)據(jù)采集系統(tǒng)。代替了有線傳輸。而且傳輸速率高。
標(biāo)簽: arm 無(wú)線收發(fā) 傳輸速率 程序
上傳時(shí)間: 2015-04-04
上傳用戶:cxl274287265
本文給出基于單片機(jī)系統(tǒng)的16×15 三色LED 點(diǎn)陣雙顯示屏設(shè)計(jì)方案,采用動(dòng)態(tài)顯示原 理,配合優(yōu)化的程序設(shè)計(jì),在動(dòng)態(tài)掃描方式下,得到較高刷新速率、畫面清晰的三色顯示效 果。 本設(shè)計(jì)實(shí)現(xiàn)了由紅、黃、綠組成的十二種顏色搭配的靜態(tài)和動(dòng)態(tài)字符、文字、動(dòng)畫顯 示:集成ASCII 碼子庫(kù)顯示;四條廣告語(yǔ)的十二種顏色循環(huán)顯示;生動(dòng)的動(dòng)畫顯示。按鍵 控制上下左右移動(dòng)及速度大小和灰度等級(jí)。 【關(guān)鍵詞】 三色LED 顯示屏 動(dòng)態(tài)顯示 單片機(jī) 雙
標(biāo)簽: LED 三色 單片機(jī)系統(tǒng) 動(dòng)態(tài)顯示
上傳時(shí)間: 2015-09-18
上傳用戶:saharawalker
介紹了一種基于新型FPGA的高速數(shù)字下變頻的實(shí)現(xiàn)方法 它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù)去除由于數(shù)據(jù)速率過(guò)高而造成的各種瓶頸,極大地減少了計(jì)算量 和FPGA片內(nèi)資源的消耗.
標(biāo)簽: FPGA 高速數(shù)字 下變頻 實(shí)現(xiàn)方法
上傳時(shí)間: 2016-01-27
上傳用戶:z754970244
ZigBee主要應(yīng)用在短距離范圍之內(nèi)并且數(shù)據(jù)傳輸速率不高的各種電子設(shè)備之間。其典型的傳輸數(shù)據(jù)類型有周期性數(shù)據(jù)(如傳感器數(shù)據(jù))、間歇性數(shù)據(jù)(如照明控制)和重復(fù)性低反應(yīng)時(shí)間數(shù)據(jù)(如鼠標(biāo))。 根據(jù)ZigBee聯(lián)盟目前的設(shè)想,ZigBee的目標(biāo)市場(chǎng)主要有PC外設(shè)(鼠標(biāo)、鍵盤、游戲操控桿)、消費(fèi)類電子設(shè)備(TV、VCR、CD、VCD、DVD等設(shè)備上的遙控裝置)、家庭內(nèi)智能控制(照明、煤氣計(jì)量控制及報(bào)警等)、玩具(電子寵物)、醫(yī)護(hù)(監(jiān)視器和傳感器)、工控(監(jiān)視器、傳感器和自動(dòng)控制設(shè)備)等非常廣闊的領(lǐng)域。
標(biāo)簽: ZigBee ZigBe 數(shù)據(jù) 短距離
上傳時(shí)間: 2017-03-28
上傳用戶:上善若水
無(wú)線光通信技術(shù)具有通信容量大、傳輸速率高等眾多優(yōu)點(diǎn), 在許多場(chǎng)合都有重要的應(yīng)用, 是現(xiàn)代通信技術(shù)研究的一個(gè)熱點(diǎn)。由于脈沖位置調(diào)制 ( PPM ) 有較高的平均功率利用率和抗干擾能力, 故 PPM是無(wú)線光通信系統(tǒng)中常用的調(diào)制方式。在研究 PPM調(diào)制技術(shù)的基礎(chǔ)上, 就基于 FPG A的無(wú)線光通信 PPM調(diào)制系統(tǒng)進(jìn)行設(shè)計(jì), 并用 V H D L語(yǔ)言完成了系統(tǒng)的設(shè)計(jì)和仿真。仿真結(jié)果表明, 該設(shè)計(jì)具有正確性和合理性。
標(biāo)簽: PPM 無(wú)線 光通信技術(shù) 傳輸速率
上傳時(shí)間: 2017-05-11
上傳用戶:lili123
基于16APSK調(diào)制解調(diào)傳輸系統(tǒng)的仿真 16APSK調(diào)制技術(shù)有較高的數(shù)據(jù)傳輸速率,但是它的誤碼率也相對(duì)較高。
標(biāo)簽: APSK 16 調(diào)制解調(diào) 傳輸系統(tǒng)
上傳時(shí)間: 2013-12-22
利用 VHDL 語(yǔ)言進(jìn)行串行通信設(shè)計(jì)是一種很有效的方法 ,其原理簡(jiǎn)單 ,可靠性高 ,又可以根據(jù)需要自行設(shè)定傳輸速率 ,與傳統(tǒng)的串行通信設(shè)計(jì)相比具有獨(dú)特的優(yōu)勢(shì).文章還對(duì)在軟件開(kāi)發(fā)過(guò)程中應(yīng)注意的事項(xiàng)作 了說(shuō)明.
標(biāo)簽: VHDL 串行 通信設(shè)計(jì) 語(yǔ)言
上傳時(shí)間: 2017-08-31
上傳用戶:zhuyibin
數(shù)字語(yǔ)音通信是當(dāng)前信息產(chǎn)業(yè)中發(fā)展最快、普及面最廣的業(yè)務(wù)。語(yǔ)音信號(hào)壓縮編碼是數(shù)字語(yǔ)音信號(hào)處理的一個(gè)方面,它和通信領(lǐng)域聯(lián)系最為密切。在現(xiàn)有的語(yǔ)音編碼中,美國(guó)聯(lián)邦標(biāo)準(zhǔn)混合激勵(lì)線性預(yù)測(cè)(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語(yǔ)音質(zhì)量,具有廣闊的應(yīng)用前景。 FPGA作為一種快速、高效的硬件平臺(tái)在數(shù)字信號(hào)處理和通信領(lǐng)域具有著獨(dú)特的優(yōu)勢(shì)。現(xiàn)代大容量、高速度的FPGA一般都內(nèi)嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來(lái)實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問(wèn)題,而且其靈活的可配置特性,使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試及硬件升級(jí)。 本論文闡述了一種基于FPGA的混合激勵(lì)線性預(yù)測(cè)聲碼器的研究與設(shè)計(jì)。首先介紹了語(yǔ)音編碼研究的發(fā)展?fàn)顩r以及低速率語(yǔ)音編碼研究的意義,接著在對(duì)MELP算法進(jìn)行深入分析的基礎(chǔ)上,提出了利用DSP Builder在Matlab中建模的思路及實(shí)現(xiàn)過(guò)程,最后本文把重點(diǎn)放在MELP聲碼器的編解碼器設(shè)計(jì)上,利用DSP Builder、QuartusⅡ分別設(shè)計(jì)了其中的濾波器、分幀加窗處理、線性預(yù)測(cè)分析等關(guān)鍵模塊。 在Simulink環(huán)境下運(yùn)用SignalCompiler對(duì)編解碼系統(tǒng)進(jìn)行功能仿真,為了便于仿真,系統(tǒng)中沒(méi)有設(shè)計(jì)的模塊在Simulink中用數(shù)學(xué)模型代替,仿真結(jié)果表明,合成語(yǔ)音信號(hào)與原始信號(hào)很好的擬合,系統(tǒng)編解碼后語(yǔ)音質(zhì)量基本良好。
標(biāo)簽: 低速 語(yǔ)音 聲碼器
上傳時(shí)間: 2013-06-02
上傳用戶:lili1990
·摘要: 在介紹了G.723.1雙速率編解碼算法標(biāo)準(zhǔn),LSI Logicc公司的DSP芯片LSI403LP的特性以及對(duì)G.723.1標(biāo)準(zhǔn)的C源代碼進(jìn)行深入分析的基礎(chǔ)上,對(duì)標(biāo)準(zhǔn)中的雙速率語(yǔ)音編解碼算法進(jìn)行了優(yōu)化,并且在LSI403LP上進(jìn)行了實(shí)現(xiàn),結(jié)果表明可以得到較低的算法時(shí)延和極高的語(yǔ)音音質(zhì).
標(biāo)簽: 723.1 DSP 雙速 語(yǔ)音編解碼
上傳時(shí)間: 2013-05-27
上傳用戶:qsbbear
多功能高集成外圍器件6. 1 多功能高集成外圍器件82371PCI的英文名稱:Peripheral Component Interconnect (外圍部件互聯(lián)PCI總線);82371是PCI總線組件。ISA是:Industry Standard Architecture(工業(yè)標(biāo)準(zhǔn)體系結(jié)構(gòu))IDE是 (Integrated Device Electronics)集成電路設(shè)備簡(jiǎn)稱PIIX4PIIX4器件(芯片)的特點(diǎn)1、是一種支持Pentium和PentiumII微處理器的部件。2、82371對(duì)ISA橋來(lái)說(shuō),是一種多功能PCI總線。3、對(duì)可移動(dòng)性和桌面深綠色環(huán)境均提供支持。4、電源管理邏輯。5、被集成化的IDE控制器。6、增強(qiáng)了性能的DMA控制器。(7)基于兩個(gè)82C59的中斷控制器。(8)基于82C54芯片的定時(shí)器。(9)USB(Universal Serial Bus)通用串行總線。(10)SMBus系統(tǒng)管理總線。(11)實(shí)時(shí)時(shí)鐘(12)順應(yīng)Microsoft Win95所需的功能其芯片的邏輯框圖如圖6-1所示。 PIIX4芯片邏輯框圖6.1.1 概述PIIX4芯片是一個(gè)多功能的PCI器件,圖6-2 是82371在系統(tǒng)中扮演的角色。(續(xù)上圖)1. PCI與EIO之間的橋(PIIX4芯片)橋是不對(duì)程的,是各類不同標(biāo)準(zhǔn)總線與PCI總線連接,82371AB橋也可理解為一種總線轉(zhuǎn)換譯碼器和控制器,橋內(nèi)包含復(fù)雜的協(xié)議總線信號(hào)和緩沖器。(1).在PCI系統(tǒng)內(nèi),當(dāng)PIIX4操作時(shí),它總是作為系統(tǒng)內(nèi)各種模塊的主控設(shè)備,如USB和DMA控制器、IDE總線和分布式DMA的主控設(shè)備等,而且總是以ISA主控設(shè)備的名義出現(xiàn)。(2). 在向ISA總線或IDE總線進(jìn)行傳送操作的傳送周期期間作為從屬設(shè)備使用,并對(duì)內(nèi)部寄存器譯碼。PIIX4芯片(橋)的配置(1).可以把PIIX4芯片配置成整個(gè)ISA總線,或ISA總線的子集,也可擴(kuò)展成EIO總線。在使用EIO總線時(shí),可以把未使用的信號(hào)配置成通用的輸入和輸出。(2).PIIX4可直接驅(qū)動(dòng)5個(gè)ISA插槽;(3).能提供字節(jié)-交換邏輯、I/O的恢復(fù)支持、等待狀態(tài)的生成以及SYSCLK的生成。(4).提供X-BUS鍵盤控制器芯片、BIOS芯片、實(shí)時(shí)時(shí)鐘芯片、二級(jí)微程序器等的選擇。2. IDE接口(總線主控設(shè)備的權(quán)利和同步DMA方式)IDE接口為4個(gè)IDE的設(shè)備提供支持,比如IDE接口的硬盤和CD-ROM等。注意:目前硬盤接口有5類:IDE、SCSI、Fibre Channel、IEEE1394和USB等。IDE口幾乎在PC機(jī)最多,因?yàn)楸阋恕CSI多用于服務(wù)器和集群機(jī)。IDE的PIO IDE速率:14MB/s;而總線主控設(shè)備IDE的速率:33MB/s在PIIX4芯片的IDE系統(tǒng)內(nèi),配有兩個(gè)各次獨(dú)立的IDE信號(hào)通道。3. 具有兼容性的模塊—DMA、定時(shí)器/計(jì)數(shù)器、中斷控制器等(1)在PIIX4內(nèi)的兩各82C37 DMA控制器經(jīng)邏輯的組合,產(chǎn)生7個(gè)獨(dú)立的可編程通道。通道[0:3]是通過(guò)與8個(gè)二進(jìn)位的硬件連線實(shí)現(xiàn)的。通過(guò)以字節(jié)為單位的計(jì)數(shù)進(jìn)行傳送。而通道[5:7]是通過(guò)16個(gè)二進(jìn)位的連線實(shí)現(xiàn)的,以字為單位的計(jì)數(shù)進(jìn)行傳送。(2)DMA控制器還能通過(guò)PCI總線,處理舊的DMA的兩個(gè)不同的方法提供支持。(3)計(jì)數(shù)/定時(shí)器模塊在功能上與82C54等價(jià)。(4)中斷控制器與ISA兼容,其功能是兩個(gè)82C59的功能之和。
標(biāo)簽: 多功能 外圍器件 集成
上傳時(shí)間: 2013-11-19
上傳用戶:3到15
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1