2013.6.25重新上傳。文件rar壓縮,容量2.19GB。 Cadence Allegro 16.5 crack 修正 破解 方法 支持 windows 7 具體的步驟: . 1、下載SPB16.5下來后,點(diǎn)setup.exe,先安裝第一項(xiàng)licensemanager,問license時(shí),單擊cancel,然后finish. . 2、接下來安裝cadence的product,即第二項(xiàng),直到安裝結(jié)束這個(gè)時(shí)間有點(diǎn)長裝過以前版本的人都知道. . 3、在任務(wù)管理器中確認(rèn)一下是否有這兩個(gè)進(jìn)程,有就結(jié)束掉,即cdsNameServer.exe和cdsMsgServer.exe,沒有就算了. . 4.把安裝目錄下的SPB_16.5/tools/pspice目錄下的orsimsetup.dll剪切出來找個(gè)地方先放著不理(待第8步完成后再拷回原來的地方,如果不用仿真部分刪掉也無所謂)。 . 5、把pubkey、pubkey1.3.exe和lLicenseManagerPubkey.bat放到Cadence/LicenseManager目錄下并運(yùn)行 . lLicenseManagerPubkey.bat . 6、把破解文件夾crack里的pubkey、pubkey1.3.exe和ToolsPubkey.bat放到Cadence/SPB_16.5/tools目錄下并運(yùn)行 . ToolsPubkey.bat . 7、刪除破解文件夾licens_gen下的license.lic,然后雙擊licgen.bat生成新的license.lic . 8.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點(diǎn)開 再點(diǎn)開License Manager,運(yùn)行License servers . configuration Unilily,彈出的對話框中點(diǎn)browes...指向剛才生成的license.lic打開 它(open)再點(diǎn)下一步 . (next),將主機(jī)名改成你的電腦名稱(系統(tǒng)里的主機(jī)名)后點(diǎn)下一步按界面提示直 . 到完成第7步. . 到此,破解完成. . 不必重啟電腦就可運(yùn)行程序(本人只在window7下裝過) . 9、以上順序不要搞反,直到第8便結(jié)束破解,無需重電腦就可以用了. . 以上根據(jù)rx-78gp02a寫的改編.破解文件到他那去下載. . 以下兩點(diǎn)僅供參考(完成上處8點(diǎn)后接著以下兩條) . 1.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點(diǎn)開再點(diǎn)開,運(yùn)行License client configuration Unility,不用填什么,點(diǎn)下一步(next),最后點(diǎn)finish,完成這第8步. . 2.在電腦開始菜單中的程序里找到cadence文件夾(windows7下),點(diǎn)開再點(diǎn)開,運(yùn)行Lm Tools,點(diǎn)Config Services項(xiàng),Path to the license file項(xiàng)中,點(diǎn)Browes指向c:/License Manager/license.lic,打開它 (open)再點(diǎn)Save Service. 到此,破解完成.不必重啟電腦就可運(yùn)行程序. 下面是分享的高速下載地址,經(jīng)測試,帶寬可以跑滿!
標(biāo)簽: Cadence Allegro 16.5 破解版
上傳時(shí)間: 2013-07-23
上傳用戶:
利用FPGA的51 ,IP核實(shí)現(xiàn)與單片機(jī)和ARM的串口通信
上傳時(shí)間: 2013-08-05
上傳用戶:lalaruby
高速FPGA系統(tǒng)的信號(hào)完整性測試和分析,能幫助學(xué)習(xí)FPGA
標(biāo)簽: FPGA 信號(hào)完整性 測試
上傳時(shí)間: 2013-08-05
上傳用戶:妄想演繹師
ARM加載FPGA.實(shí)現(xiàn)ARM和FPGA之間的正確通信
上傳時(shí)間: 2013-08-05
上傳用戶:ardager
ARM加載FPGA.實(shí)現(xiàn)ARM和FPGA之間的正確通信
上傳時(shí)間: 2013-08-06
上傳用戶:Late_Li
ARM加載FPGA.實(shí)現(xiàn)ARM和FPGA之間的正確通信
上傳時(shí)間: 2013-08-06
上傳用戶:Late_Li
在單片機(jī)與外部環(huán)境通信的時(shí)候,就需要有一種轉(zhuǎn)換器來把模擬信號(hào)變?yōu)閿?shù)字信號(hào),以便能夠輸送給單片機(jī)進(jìn)行處理。而單片機(jī)送出的控制信號(hào),也必須經(jīng)過變換器變成模擬信號(hào),才能為控制電路所接受。這種變換器就稱為數(shù)模(D/A)轉(zhuǎn)換器和模數(shù)(A/D)轉(zhuǎn)換器。
標(biāo)簽: 單片機(jī) 外部環(huán)境 通信
上傳時(shí)間: 2013-08-06
上傳用戶:ydd3625
書籍“無線通信fpga設(shè)計(jì)”里的源代碼實(shí)例,里面有verilog和MATLAB兩種語言實(shí)例
上傳時(shí)間: 2013-08-07
上傳用戶:jackandlee
基于FPGA的高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-08-07
上傳用戶:asdkin
FPGA通信與軟件無線電應(yīng)用高級培訓(xùn)資料.rar,包括FPGA通信與軟件無線電的各種算法,源代碼,和應(yīng)用講解
標(biāo)簽: FPGA 通信 軟件無線電 培訓(xùn)資料
上傳時(shí)間: 2013-08-08
上傳用戶:xuan‘nian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1