ADI處理器實(shí)用叢書-高速設(shè)計(jì)技術(shù)
本書內(nèi)容包括三大部分:第1 部分從運(yùn)算放大器的基本概念和理論出發(fā),重點(diǎn)介紹了運(yùn)算放大器的原理與設(shè)計(jì),以及在各種電子系統(tǒng)中的應(yīng)用,包括視頻應(yīng)用、RF/IF 子系統(tǒng)(乘法器、調(diào)制器和混頻器)等;第2 ...
本書內(nèi)容包括三大部分:第1 部分從運(yùn)算放大器的基本概念和理論出發(fā),重點(diǎn)介紹了運(yùn)算放大器的原理與設(shè)計(jì),以及在各種電子系統(tǒng)中的應(yīng)用,包括視頻應(yīng)用、RF/IF 子系統(tǒng)(乘法器、調(diào)制器和混頻器)等;第2 ...
設(shè)計(jì)了一種用于高速ADC中的高速高增益的全差分CMOS運(yùn)算放大器。主運(yùn)放采用帶開關(guān)電容共模反饋的折疊式共源共柵結(jié)構(gòu),利用增益提高和三支路電流基準(zhǔn)技術(shù)實(shí)現(xiàn)一個(gè)可用于12~14 bit精度,100 MS/...
通常認(rèn)為如果數(shù)字邏輯電路的頻率達(dá)到或者超過45MHZ~50MHZ,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的份量(比如說1/3),就稱為高速電路。 ...
本文結(jié)合研究所科研項(xiàng)目需要,基于16 位高速ADC 芯片LTC2204,設(shè)計(jì)了一種滿足課題要求的高速度高性能的16 位模數(shù)轉(zhuǎn)換板卡方案。該方案中的輸入電路和時(shí)鐘電路采用差分結(jié)構(gòu),輸出電路采用鎖存器隔離...
以某高速實(shí)時(shí)頻譜儀為應(yīng)用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構(gòu)成和設(shè)計(jì)要點(diǎn),著重分析了采集系統(tǒng)的關(guān)鍵部分高速ADC(analog to digital,模數(shù)轉(zhuǎn)換器)的設(shè)計(jì)、系統(tǒng)采樣時(shí)...
電子發(fā)燒友網(wǎng)為大家提供了新一代高速定位模塊QD75M詳解,希望看完之后你對(duì)高速定位模塊QD75M有一個(gè)全面的認(rèn)識(shí)。 ...
訊號(hào)路徑設(shè)計(jì)講座(9)針對(duì)高速應(yīng)用的電流回授運(yùn)算放大器電流回授運(yùn)算放大器架構(gòu)已成為各類應(yīng)用的主要解決方案。該放大器架構(gòu)具有很多優(yōu)勢(shì),并且?guī)缀蹩蓪?shí)施于任何需要運(yùn)算放大器的應(yīng)用當(dāng)中。電流回授放大器沒有基本...
高速數(shù)字系統(tǒng)設(shè)計(jì)下載pdf:High-Speed Digital SystemDesign—A Handbook ofInterconnect Theory and DesignPracticesSt...
運(yùn)行典型高速ADC評(píng)估板設(shè)置 ...
采用高輸入頻率、高速模數(shù)轉(zhuǎn)換器(ADC)的系統(tǒng)設(shè)計(jì)是一項(xiàng)具挑戰(zhàn)性的任務(wù)。ADC輸入接口設(shè)計(jì)有6個(gè)主要條件:輸入阻抗、輸入驅(qū)動(dòng)、帶寬、通帶平坦度、噪聲和失真。 ...