隨著多媒體技術(shù)的發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。它的發(fā)展主要依賴于兩個(gè)性質(zhì)不同、自成體系但又緊密相關(guān)的研究領(lǐng)域:圖像處理算法及其相應(yīng)的電路實(shí)現(xiàn)。圖像處理系統(tǒng)的硬件實(shí)現(xiàn)—般有三種方式:專用的圖像處理器件集成芯片(Application Specific Integrated Circuit)、數(shù)字信號(hào)處理器(Digital Signal Process)和現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。它們可以實(shí)時(shí)高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運(yùn)算結(jié)果相對(duì)比較簡(jiǎn)單。相對(duì)于其他兩種方式,基于FPGA的圖像處理方式的系統(tǒng)更適合于圖像的預(yù)處理。本文設(shè)計(jì)了—種基于FPGA的小波域圖像去噪系統(tǒng)。首先,闡述了基于小波變換的圖像去噪算法原理,重點(diǎn)討論了小波鄰域閾值(NeighShrink)去噪算法,并給出了該算法相應(yīng)的Matlab 仿真;然后,為了改進(jìn)鄰域閾值去噪算法中對(duì)每個(gè)分解子帶都采用相同鄰域和閾值的缺點(diǎn),本文提出了基于最小二乘支持向量機(jī)(LS-SVM)分類的鄰域閾值去噪算法和以斯坦無(wú)偏估計(jì) (SURE)為準(zhǔn)則同時(shí)結(jié)合小波系數(shù)尺度間關(guān)系的鄰域閾值去噪算法。經(jīng)Matlab實(shí)驗(yàn)表明,相比于其他幾種經(jīng)典算法,本文提出的兩種改進(jìn)算法在濾除噪聲的同時(shí)能更好地保護(hù)圖像細(xì)節(jié),并在較高噪聲情況下能獲得更高的峰值信噪比。在此基礎(chǔ)上本文將提出的改進(jìn)小波鄰域閾值去噪算法進(jìn)行了相應(yīng)的簡(jiǎn)化,以滿足低噪聲處理要求且易于在FPGA上實(shí)現(xiàn);最后,給出了基于 FPGA的小波鄰域閾值去噪系統(tǒng)的總體結(jié)構(gòu)和FPGA內(nèi)部各功能模塊的具體實(shí)現(xiàn)方案,包括二維離散小波變換模塊、二維離散小波逆變換模塊、SDRAM存儲(chǔ)器控制模塊、去噪計(jì)算模塊和系統(tǒng)核心控制模塊,并對(duì)各個(gè)系統(tǒng)模塊和整體進(jìn)行了仿真驗(yàn)證,結(jié)果表明本文設(shè)計(jì)的基于FPGA 的小波鄰域閾值去噪系統(tǒng)能滿足實(shí)際的圖像處理要求,具有一定的理論和實(shí)際應(yīng)用價(jià)值。關(guān)鍵詞:圖像處理系統(tǒng),F(xiàn)PGA,圖像去噪算法,小波變換
上傳時(shí)間: 2013-05-16
上傳用戶:450976175
基于過(guò)采樣和∑-△噪聲整形技術(shù)的DAC能夠可靠地把數(shù)字信號(hào)轉(zhuǎn)換為高精度的模擬信號(hào)(大于等于16位)。采用這一架構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和更高的可靠性,便于實(shí)現(xiàn)嵌入式集成等,最重要的是可以得到其他DAC結(jié)構(gòu)所無(wú)法達(dá)到的精度和動(dòng)態(tài)范圍。在高精度測(cè)量,音頻轉(zhuǎn)換,汽車電子等領(lǐng)域有著廣泛的應(yīng)用價(jià)值。 本文采用∑-△結(jié)構(gòu)以FPGA方式實(shí)現(xiàn)了一個(gè)具有高精度的數(shù)模轉(zhuǎn)換器,在24比特的輸入信號(hào)下,達(dá)到了約150dB的信噪比。作為一個(gè)靈活的音頻DAC實(shí)現(xiàn)方案。該DAC可以對(duì)CD/DVD/HDCD/SACD等多種制式下的音頻信號(hào)進(jìn)行處理,接受并轉(zhuǎn)換采樣率為32/44.1/48/88.2/96/192kHz,字長(zhǎng)為16/18/20/24比特的PCM數(shù)據(jù),具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本文綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,闡述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程;并據(jù)此設(shè)計(jì)了達(dá)到24bit精度和滿量程輸入范圍的的5階128倍調(diào)制器。本文創(chuàng)新性地提出了∑-△調(diào)制器的一種高效率流水線實(shí)現(xiàn)結(jié)構(gòu)。分析表明,與其他常見(jiàn)的∑-△調(diào)制器實(shí)現(xiàn)結(jié)構(gòu)相比,本方案具有結(jié)構(gòu)簡(jiǎn)單、運(yùn)算單元少等優(yōu)點(diǎn);此外在同樣信號(hào)采樣率下,調(diào)制器所需的時(shí)鐘頻率大大降低。 文中的過(guò)采樣濾波模塊采用三級(jí)半帶濾波器和一個(gè)可變CIC濾波器級(jí)聯(lián)組成,可以達(dá)到最高128倍的過(guò)采樣比,同時(shí)具有良好的通帶和阻帶特性。在半帶濾波器的設(shè)計(jì)中采用了CSD編碼,使結(jié)構(gòu)得到了充分的簡(jiǎn)化。 本文提出的過(guò)采樣DAC方案具有可重配置結(jié)構(gòu),讓使用者能夠方便地控制過(guò)采樣比和調(diào)制器階數(shù)。通過(guò)積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過(guò)采樣比,從而實(shí)現(xiàn)對(duì)于32~192kHz多種采樣率輸入的處理。在不同輸入字長(zhǎng)情況下,通過(guò)調(diào)制器的重構(gòu),則可以將調(diào)制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號(hào)輸入時(shí)的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過(guò)采樣DAC已經(jīng)在XilinxVirtexⅡ系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證。測(cè)試表明,對(duì)于從32kHz到192kHz的不同輸入信號(hào),該DAC模塊輸出1比特碼流的帶內(nèi)信噪比均能滿足24比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求。
上傳時(shí)間: 2013-07-08
上傳用戶:從此走出陰霾
時(shí)間間隔測(cè)量在導(dǎo)航定位、航空航天、通訊、電子儀器、天文、計(jì)量、電子技術(shù)等眾多領(lǐng)域有著廣泛的應(yīng)用。隨著這些領(lǐng)域技術(shù)的發(fā)展,對(duì)時(shí)間間隔測(cè)量的精度提出了更高的要求。 本文基于脈沖計(jì)數(shù)法的基礎(chǔ)上提出了等效脈沖計(jì)數(shù)...
標(biāo)簽: FPGA 高分辨率 時(shí)間間隔測(cè)量
上傳時(shí)間: 2013-05-26
上傳用戶:iswlkje
近幾年來(lái),OFDM技術(shù)引起了人們的廣泛注意,根據(jù)這項(xiàng)新技術(shù),很多相關(guān)協(xié)議被提出來(lái)。其中WiMax代表空中接口滿足IEEE802.16標(biāo)準(zhǔn)的寬帶無(wú)線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實(shí)現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。本文對(duì)IEEE802.16d OFDM系統(tǒng)物理層進(jìn)行了研究,并在XILINX公司的Virtexpro II芯片上實(shí)現(xiàn)了基帶算法。 ⑴探討了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無(wú)循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計(jì)算法計(jì)算量都很大,為了找到適合采用FPGA實(shí)現(xiàn)的算法,分析了同步誤差和不同信道估計(jì)算法對(duì)接收信號(hào)的影響,并結(jié)合計(jì)算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計(jì)算法最適合802.16d系統(tǒng)的結(jié)論。 ⑵完成了基帶發(fā)射機(jī)和接收機(jī)的FPGA硬件電路實(shí)現(xiàn)。為了使系統(tǒng)的時(shí)鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計(jì)中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實(shí)現(xiàn)了新的聯(lián)合同步算法,并且通過(guò)簡(jiǎn)化結(jié)構(gòu),避免了信道估計(jì)算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺(tái)對(duì)程序進(jìn)行設(shè)計(jì)、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計(jì)算結(jié)果相對(duì)比。結(jié)果表明,采用16位數(shù)據(jù)總線可達(dá)到理想的精度。 ⑶采用串口通信的方式對(duì)基帶系統(tǒng)進(jìn)行了驗(yàn)證。通過(guò)串口通信從功能上表明該系統(tǒng)確實(shí)可行。
標(biāo)簽: FPGA OFDM 基帶 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶:zhangyigenius
·DTMF的ASM解碼程序(效率非常高)
上傳時(shí)間: 2013-07-09
上傳用戶:Breathe0125
·高分辨雷達(dá)智能信號(hào)處理技術(shù)研究
標(biāo)簽: 高分辨雷達(dá) 智能信號(hào) 處理技術(shù)
上傳時(shí)間: 2013-07-02
上傳用戶:moshushi0009
· 摘要: 社會(huì)生產(chǎn)、生活的許多方面需要用到地磁定向,本文以磁阻傳感器為基礎(chǔ),組合加速度計(jì)、溫度傳感器、A/D轉(zhuǎn)換芯片(ADS8364)以及DSP微控制器(MC56F8366)等器件構(gòu)建了一個(gè)具有傾角補(bǔ)償?shù)碾娮恿_盤,試驗(yàn)表明該系統(tǒng)具有良好的指向能力.
上傳時(shí)間: 2013-07-09
上傳用戶:lw4463301
· 摘要: 以四相8/6極、5.5KW開(kāi)關(guān)磁阻電動(dòng)機(jī)(SRM)為研究對(duì)象,設(shè)計(jì)了一種結(jié)構(gòu)簡(jiǎn)單、性能可靠的開(kāi)關(guān)磁阻電機(jī)調(diào)速(SRD)系統(tǒng).該系統(tǒng)采用TMS320F240為主控單元,詳細(xì)介紹了功率電路和控制器的結(jié)構(gòu)組成和工作原理,采用了改進(jìn)型的不對(duì)稱半橋結(jié)構(gòu)的功率變換器,并針對(duì)EXB841的不足之處加以改進(jìn).實(shí)驗(yàn)表明此系統(tǒng)不僅結(jié)構(gòu)簡(jiǎn)單,而且運(yùn)行效果良好.
上傳時(shí)間: 2013-04-24
上傳用戶:離殤
· 摘要: 討論了DSP芯片TMS320F2812和AD轉(zhuǎn)換芯片AD7856的特點(diǎn),設(shè)計(jì)了具有較高精度的基于AD7856和DSP的32路數(shù)據(jù)采集系統(tǒng).給出了AD7856和DSP的接口電路以及DSP與上位機(jī)之間數(shù)據(jù)通訊的實(shí)現(xiàn)方式.
標(biāo)簽: DSP 高精度 多路數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶:dba1592201
·詳細(xì)說(shuō)明:高精度C語(yǔ)音識(shí)別。使用雙精度變音算法。系統(tǒng)環(huán)境:Access2002+文件列表: Metaphone.NET .............\AssemblyInfo.cs .............\bin .............\...\Debug .............\...\Release
標(biāo)簽: 高精度 語(yǔ)音識(shí)別 精度 變音
上傳時(shí)間: 2013-04-24
上傳用戶:蔣清華嗯
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1