VIP專區-嵌入式/單片機編程源碼精選合集系列(87)資源包含以下內容:1. 在nios II DE2開發板上開發的實時時鐘.2. 絕對好用的M64-SD卡MP3程序.3. 實現各種算數邏輯運算
根據輸入的指令不同.4. 溫度測控完整開發檔案。包括原理圖.5. 好記星的控件,包括button,list,對文件操作.6. FPGA/CPLD VHDL語言實現SPI.7. RS232-光纖的CPLD調制解調源程序.8. 液晶顯示.9. 嵌入式的簡單測試程序.10. Sbc2410的原理圖.11. 高質量的軟件代碼規范.12. 充電芯片的ORCAD原理圖.13. 使用VerilogHDL語言實現硬件的開發模擬.14. 使用VerilogHDL語言實現硬件的開發模擬.15. 一個全的2410試驗板的原理圖核PCB圖,可以直接用,適合想做開發板的新手.16. 三星公司流行的ARM芯片44b0的原理圖和PCB;可以幫助有志于學習使用ARM的同事參考和使用.17. 基于51的多功能電子鐘,多鬧鐘,溫度測試.18. 2410的三星的3.5寸液晶驅動程序.19. 該程序采用C語言編寫,是程序員編寫菜單程序的通用典范..20. 水平直線挖掘的源程序.21. This program controls a BLDC motor in closed loop using PIC18Fxx31 devices.
Hardware used is PICDE.22. 硬件I2C軟件包.23. 應用matlabGUI工具設計了數據循環顯示程序.24. avr祥例。
附原理圖.25. NEXTCHIP的OSD開發工具,很好用的,支持256色,支持鼠標樣式編輯,生成FNTFLT等格式的文件..26. 基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計.27. at91sama3 IAR 環境下開發的例子.28. 此軟件是ARM的鍵盤驅動軟件.29. 此軟件是云臺控制軟件.30. *本程序四位數碼管作倒計時.P0為位選,P1數碼管.P3.5輸出(低電平).P3.0,P3.1串口通訊..31. 單片機資料at89c2051英文板詳細資料.32. 介紹一種如何用DSP和CPLD控制插補的文章.33. 最近搞的一個51開發板的原理圖.34. 一種51下載線的原理圖.35. 電子跑表
基于DVCC設計的電子跑表,是微機原理課程設計的題目,歡迎大家參考.36. I2C匯編程序,用于100KB/S的I2C器件運用..37. ek-stm32f開發板測試程序,LCD+LED+按鍵.38. ps2鍵盤的時序介紹和開發程序.39. 東芝機器人處理器代碼,sh2有時間學習很好!.40. 時鐘分頻電路實現精講(19 pages)——意法半導體.
標簽:
機械
工程圖
識讀
上傳時間:
2013-05-16
上傳用戶:eeworm
隨著通信網的發展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統以其通信容量大、傳輸性能好、接口標準、組網靈活方便、管理功能強大等優點獲得越來越廣泛的應用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優越性無法發揮出來,反而還會造成帶寬浪費.相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設計不同的方案,在某些特定的接入場合具有一定的優勢.本課題根據現實的需要,提出并設計了一種基于PDH技術的多業務單片FPGA傳輸系統.系統可以同時提供12路E1的透明傳輸和一個線速為100M以太網通道,主要由一塊FPGA芯片實現大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優勢.本文首先介紹數字通信以及數字復接原理和以太網的相關知識,然后詳細闡述了本系統的方案設計,對所使用的芯片和控制芯片FPGA做了必要的介紹,最后具體介紹了系統硬件和FPGA編碼設計,以及后期的軟硬件調試.歸納起來,本文主要具體工作如下:1.實現4路E1信號到1路二次群信號的復分接,主要包括全數字鎖相環、HDB3-NRZ編解碼、正碼速調整、幀頭檢測和復分接等.2.將以太網MII接口來的25M的MII信號通過碼速變換到25.344M,進行映射.3.將三路二次群信號和變換過的以太網MII信號進行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經過5b6b解碼后,分接出各路信號.
標簽:
FPGA
PDH
多業務
方案
上傳時間:
2013-07-23
上傳用戶:lansedeyuntkn