在數(shù)字電視系統(tǒng)中,MPEG-2編碼復(fù)用器是系統(tǒng)傳輸?shù)暮诵沫h(huán)節(jié),所有的節(jié)目、數(shù)據(jù)以及各種增值服務(wù)都是通過復(fù)用打包成傳輸流傳輸出去。目前,只有少數(shù)公司掌握復(fù)用器的核心算法技術(shù),能夠采用MPEG-2可變碼率統(tǒng)計復(fù)用方法提高帶寬利用率,保證高質(zhì)量圖像傳輸。由于目前正處廣播電視全面向數(shù)字化過渡期間,市場潛力巨大,因此對復(fù)用器的研究開發(fā)非常重要。本文針對復(fù)用器及其接口技術(shù)進行研究并設(shè)計出成形產(chǎn)品。 文中首先對MPEG-2標(biāo)準(zhǔn)及NIOS Ⅱ軟核進行分析。重點研究了復(fù)用器中的部分關(guān)鍵技術(shù):PSI信息提取及重構(gòu)算法、PID映射方法、PCR校正及CRC校驗算法,給出了實現(xiàn)方法,并通過了硬件驗證。然后對復(fù)用器中主要用到的AsI接口和DS3接口進行了分析與研究,給出了設(shè)計方法,并通過了硬件驗證。 本文的主要工作如下: ●首先對復(fù)用器整體功能進行詳細分析,并劃分軟硬件各自需要完成的功能。給出復(fù)用器的整體方案以及ASI接口和DS3接口設(shè)計方案。 ●在FPGA上采用c語言實現(xiàn)了PSI信息提取與重構(gòu)算法。 ●給出了實現(xiàn)快速的PID映射方法,并根據(jù)FPGA特點給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩(wěn)定性。 ●采用Verilog設(shè)計了SI信息提取與重構(gòu)的硬件平臺,并用c語言實現(xiàn)了SDT表的提取與重構(gòu)算法,在FPGA中成功實現(xiàn)了動態(tài)分配內(nèi)存空間。 ●在FPGA上實現(xiàn)了.ASI接口,主要分析了位同步的實現(xiàn)過程,實現(xiàn)了一種新的快速實現(xiàn)字節(jié)同步的設(shè)計。 ●在FPGA上實現(xiàn)了DS3接口,提出并實現(xiàn)了一種兼容式DS3接口設(shè)計。并對幀同步設(shè)計進行改進。 ●完成部分PCB版圖設(shè)計,并進行調(diào)試監(jiān)測。 本復(fù)用器設(shè)計最大特點是將軟件設(shè)計和硬件設(shè)計進行合理劃分,硬件平臺及接口采用Verilog語言實現(xiàn),PSI信息算法主要采用c語言實現(xiàn)。這種軟硬件的劃分使系統(tǒng)設(shè)計更加靈活,且軟件設(shè)計與硬件設(shè)計可同時進行,極大的提高了工作效率。 整個項目設(shè)計采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設(shè)計平臺下設(shè)計實現(xiàn)。根據(jù)此方案已經(jīng)開發(fā)出兩臺帶有ASI和DS3接口的數(shù)字電視TS流復(fù)用器,經(jīng)測試達到了預(yù)期的性能和技術(shù)指標(biāo)。
上傳時間: 2013-06-10
上傳用戶:01010101
LED恒流驅(qū)動器的幾種類型:
上傳時間: 2013-06-22
上傳用戶:lrx1992
采用現(xiàn)場可編程門陣列(FPGA)可以快速實現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時常常需要數(shù)小時的時間,以至于許多設(shè)計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實際問題具有嚴(yán)格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個基于SRAM的對稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對象,該模型僅需3個適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運行。 2、詳細研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動的布線算法PathFinder,一種快速的時延驅(qū)動的布線算法VPR430和一種協(xié)商A
上傳時間: 2013-05-18
上傳用戶:ukuk
此電路為05年參加全國大學(xué)生電子賽數(shù)控恒流源中壓控電流源部分的電路圖,輸出電流可在0-2000mA之間可調(diào).
標(biāo)簽: 壓控恒流源
上傳時間: 2013-06-10
上傳用戶:boyaboy
可調(diào)恒壓恒流維修電源制作,適合一般初學(xué)者制作使用
標(biāo)簽: 30 恒壓 可調(diào)穩(wěn)壓電源 恒流
上傳時間: 2013-05-21
上傳用戶:xhz1993
·H.264 RTSP 串流 (live 555) 視窗版本 (THE Makefile had modified for VC 2008 BUILD)
上傳時間: 2013-04-24
上傳用戶:asddsd
·微機反時限過流保護算法及其DSP實現(xiàn)
上傳時間: 2013-07-28
上傳用戶:LSPSL
·詳細說明:網(wǎng)絡(luò)MPEG4 IP流媒體開發(fā)源代碼- Network MPEG4IP flows the media to open the origin code
標(biāo)簽: MPEG4IP 網(wǎng)絡(luò) 流媒體 源代碼
上傳時間: 2013-06-25
上傳用戶:gxf2016
DVB的TS流解析。代碼做得比較簡單,只是從TS文件中解析出節(jié)目的最基本信息,但是對TS流的解法是從最基本開始的,適合初學(xué)者。完全原創(chuàng)。-
上傳時間: 2013-04-24
上傳用戶:ajaxmoon
·文件列表: MPEG4 .....\H.264視頻編碼新標(biāo)準(zhǔn)及性能分析.PDF .....\IP組播技術(shù)及其在視音頻傳輸中的應(yīng)用.PDF .....\IP網(wǎng)絡(luò)電視應(yīng)用中的流媒體處理技術(shù).PDF .....\MPEG4中基于內(nèi)容的視頻編碼及音頻技術(shù)剖析.PDF .....\MPEG4標(biāo)準(zhǔn)與內(nèi)容制作工具初探.PDF &
上傳時間: 2013-05-15
上傳用戶:youke111
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1