亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

3730-4操作說明

  • DDR2控制器IP的設計與FPGA實現(xiàn).rar

    DDR2 SDRAM是目前內(nèi)存市場上的主流內(nèi)存。除了通用計算機系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來越多的SoC系統(tǒng)芯片中會集成有DDR2接口模塊。因此,設計一款匹配DDR2的內(nèi)存控制器將會具有良好的應用前景。 論文在研究了DDR2的JEDEC標準的基礎上,設計出DDR2控制器的整體架構(gòu),采用自項向下的設計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級設計。根據(jù)在設計中遇到的問題,對DDR2控制器的整體架構(gòu)進行改進與完善。在分析了Altera數(shù)字PHY的基本性能的基礎上,設計DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設計的具體功能進行仿真驗證,并實現(xiàn)在Altera Stratix II GX90開發(fā)板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設計的DDR2控制器的主要特點是: 1.支持數(shù)字PHY電路,不需要實際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節(jié)約了設計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應用范圍更為廣闊。 4.支持DDR2的三項新技術,充分發(fā)揮DDR2內(nèi)存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內(nèi)存的控制。

    標簽: DDR2 FPGA 控制器

    上傳時間: 2013-06-10

    上傳用戶:ynzfm

  • 基于FPGA的人臉檢測系統(tǒng)設計.rar

    人臉識別技術繼指紋識別、虹膜識別以及聲音識別等生物識別技術之后,以其獨特的方便、經(jīng)濟及準確性而越來越受到世人的矚目。作為人臉識別系統(tǒng)的重要環(huán)節(jié)—人臉檢測,隨著研究的深入和應用的擴大,在視頻會議、圖像檢索、出入口控制以及智能人機交互等領域有著重要的應用前景,發(fā)展速度異常迅猛。 FPGA的制造技術不斷發(fā)展,它的功能、應用和可靠性逐漸增加,在各個行業(yè)也顯現(xiàn)出自身的優(yōu)勢。FPGA允許用戶根據(jù)自己的需要來建立自己的模塊,為用戶的升級和改進留下廣闊的空間。并且速度更高,密度也更大,其設計方法的靈活性降低了整個系統(tǒng)的開發(fā)成本,F(xiàn)PGA 設計成為電子自動化設計行業(yè)不可缺少的方法。 本文從人臉檢測算法入手,總結(jié)基于FPGA上的嵌入式系統(tǒng)設計方法,使用IBM的Coreconnect掛接自定義模塊技術。經(jīng)過訓練分類器、定點化、以及硬件加速等方法后,能夠使人臉檢測系統(tǒng)在基于Xilinx的Virtex II Pro開發(fā)板上平臺上,達到實時的檢測效果。本文工作和成果可以具體描述如下: 1. 算法分析:對于人臉檢測算法,首先確保的是檢測率的準確性程度。本文所采用的是基于Paul Viola和Michael J.Jones提出的一種基于Adaboost算法的人臉檢測方法。算法中較多的是積分圖的特征值計算,這便于進一步的硬件設計。同時對檢測算法進行耗時分析確定運行速度的瓶頸。 2. 軟硬件功能劃分:這一步考慮市場可以提供的資源狀況,又要考慮系統(tǒng)成本、開發(fā)時間等諸多因素。Xilinx公司提供的Virtex II Pro開發(fā)板,在上面有可以供利用的Power PC處理器、可擴展的存儲器、I/O接口、總線及數(shù)據(jù)通道等,通過分析可以對算法進行細致的劃分,實現(xiàn)需要加速的模塊。 3. 定點化:在Adaboost算法中,需要進行大量的浮點計算。這里采用的方法是直接對數(shù)據(jù)位進行操作它提取指數(shù)和尾數(shù),然后對尾數(shù)執(zhí)行移位操作。 4. 改進檢測用的級聯(lián)分類器的訓練,提出可以迅速提高分類能力、特征數(shù)量大大減小的一種訓練方法。 5. 最后對系統(tǒng)的整體進行了驗證。實驗表明,在視頻輸入輸出接入的同時,人臉檢測能夠達到17fps的檢測速度,并且獲得了很好的檢測率以及較低的誤檢率。

    標簽: FPGA 人臉檢測 系統(tǒng)設計

    上傳時間: 2013-07-01

    上傳用戶:84425894

  • 基于FPGA的H.264變換量化、去方塊濾波研究及設計.rar

    H.264/AVC是由國際電信聯(lián)合會的視頻專家組和國際標準化組織的運動圖像專家組組成的聯(lián)合視頻小組制定的下一代視頻壓縮標準。新標準采用了一些先進算法,因此具有優(yōu)異的壓縮性能和極好的網(wǎng)絡親和性,滿足低碼率情況下的高質(zhì)量視頻的傳輸。 H.264/AVC采用的先進算法包括多模式幀間預測、1/4像素精度預測、整數(shù)變換量化、去方塊濾波和熵編碼。本論文著重對整數(shù)變換與量化、去方塊濾波做了研究。整數(shù)變換是一種只有加法和移位的運算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應,提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現(xiàn)兩方面著手,在算法研究方面設計了一個可視化測試軟件,在硬件實現(xiàn)方面主要對整數(shù)變換、量化和去方塊濾波做了研究和實現(xiàn)。視頻壓縮技術的關鍵在于視頻壓縮算法及其芯片的實現(xiàn),F(xiàn)PGA可重復使用,設計修改靈活,片內(nèi)資源豐富,具備DSP模塊等優(yōu)勢。在本論文的目標實現(xiàn)部分模塊FPGA的硬件設計,用Verilog完成了關鍵部分的設計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標準及其特性以及國內(nèi)外的研究動態(tài),并對H.264標準基本檔次所涉及的核心技術進行了詳細介紹,兩種分層結(jié)構(gòu)分別討論。其次在掌握了H.264.算法及編解碼流程的基礎上,設計了基于H.264編解碼的可視化軟件平臺。然后詳細介紹了整數(shù)變換、量化、反變換和反量化核心模塊的設計和實現(xiàn),并在Altera的軟件和開發(fā)板上進行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進的硬件整體結(jié)構(gòu)設計。最后,對全文工作進行了總結(jié)和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關文獻,熟悉H.264.標準及整數(shù)變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設計。 3.用Verilog完成了整數(shù)變換量化、反變換反量化模塊FPGA設計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結(jié)構(gòu)設計。

    標簽: FPGA 264 變換

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • 臺灣明緯開關電源技術資料.rar

    為了讓公司新進人員及經(jīng)銷商伙伴們對交換式電源供應器有基本的了解,明緯特別出版了 這本『交換式電源供應器技術手冊』。這是我們編輯小組以明緯 22 年來從事設計、生產(chǎn)、 銷售交換式電源供應器的經(jīng)驗為基礎,結(jié)合教科書及安規(guī)文件而編輯出之成果。 此手冊包含電源供應器簡介、規(guī)格解釋、安規(guī)、EMC 及 CE 簡介、信賴度、電源供應器使 用注意事項、常見技術問題 Q&A、及簡易故障排除等主題。內(nèi)容著重于事實的描述而非理 論的推導,非常適合無電源供應器技術背景的從業(yè)人員研讀,讀者必可在短時間內(nèi)對交換 式電源供應器及相關規(guī)格、應用、安規(guī)有概略性的認識。 本手冊緣起于 1996 年 2 月發(fā)行之『交換式電源供應器使用手冊』,歷經(jīng)多次修訂再版。而 本版主要加強了圖、表的輔助說明,讓非技術背景的讀者更容易接納此手冊的內(nèi)容。另外 針對安規(guī)及 EMC 的部分也參考最新規(guī)范予以修訂,整理出更完整的內(nèi)容以利讀者的了解。 最后感謝編輯小組各成員不吝分享自己在技術、研發(fā)、工程、品保、維修、安規(guī)及 EMC 等 領域的經(jīng)驗,然編輯小組組員均系工程背景人員,在文章撰寫上均并非專業(yè),期望讀者多 予包涵并能不吝指教提供您寶貴的意見,讓本手冊下一版的內(nèi)容更加完整、更有價值。 明緯企業(yè)股份有限公

    標簽: 明緯 開關電源 技術資料

    上傳時間: 2013-07-11

    上傳用戶:kksuyiwen

  • protel99教程

    protel99se精彩教程。 很多網(wǎng)友渴望自己設計電路原理圖(SCH)、電路板(PCB),同時希望從原始SCH到PCB自動布線、再到成品PCB電路板的設計周期可以縮短到1天以內(nèi)!是不是不可能呢?當然不是,因為現(xiàn)在的EDA軟件已經(jīng)達到了幾乎無所不能的地步!由于電子很著重實踐,可以說,不曾親自設計過PCB電路板的電子工程師,幾乎是不可想象的。 很多電子愛好者都有過學習PROTEL的經(jīng)歷,本人也是一樣,摸索的學習,耐心的體會,充分的體會什么是成功之母。不希望大家把不必要的時間浪費在學習PROTEL的初期操作上,在這里做這個教程是為了給渴望快速了解和操作PROTEL的初學者們一個走捷徑的機會,教程大家都可以看到,可以省走很多不必要的彎路及快速建立信心,網(wǎng)絡的魅力之一就在于學習的效率很高。由于本人的水平很有限,所以教程做的比較淺,就是教大家:1.畫畫簡單的原理圖(SCH)2.學會創(chuàng)建SCH零件 2.把原理圖轉(zhuǎn)換成電路板(PCB) 3.對PCB進行自動布線 4.學會創(chuàng)建PCB零件庫 5.學會一些常用的PCB高級技巧。鑒于此,如果您這方面已經(jīng)是水平很高的專業(yè)人士,無需看此教程。 同時也愿這些簡單的圖片教程可以使大家在今后的電子電路設計之路上所向披靡。

    標簽: protel 99 教程

    上傳時間: 2013-07-12

    上傳用戶:2404

  • 二維DCT/IDCT處理核的FPGA設計與實現(xiàn)

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現(xiàn)往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內(nèi)容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現(xiàn)。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現(xiàn)圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現(xiàn)圖像壓縮的優(yōu)勢。接著,分析研究了DCT的各種快速算法,總結(jié)了前人對DCT快速算法及其實現(xiàn)所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術,將二維DCT/IDCT實現(xiàn)轉(zhuǎn)化為兩個一維DCT/IDCT實現(xiàn)。在一維DCT/IDCT設計中,根據(jù)圖像處理的特點對Loeffler算法的數(shù)據(jù)流進行了優(yōu)化,通過合理安排時鐘周期數(shù)和簡化各周期內(nèi)的操作,大大縮短了關鍵路徑的執(zhí)行時間,從而提高了流水線的執(zhí)行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結(jié)果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。

    標簽: IDCT FPGA DCT 二維

    上傳時間: 2013-07-14

    上傳用戶:3291976780

  • 軟件無線電中用FPGA實現(xiàn)信道糾錯碼的設計

    軟件無線電是近幾年來提出的一種實現(xiàn)通信的新概念和體制。它的核心是:將寬帶A/D和D/A變換器盡可能地靠近天線,各種功能盡可能地采用軟件進行定義。因此它具有很強的靈活性、開放性和兼容性,是目前研究的熱點。  本文將對軟件無線電的編譯碼部分加以敘述,提出了在VHF/UHF軟件無線電接收/發(fā)送樣機中的編譯碼方案及其具體的實現(xiàn)方法。該部分包括發(fā)射端的漢明(8,4,4)編碼、RS(100,81)編碼、卷積(2,1,6)編碼,以及在接收端相對應的漢明譯碼、RS譯碼、Viterbi譯碼等?! ”疚氖紫冉榻B軟件無線電的發(fā)展概況和VHF/UHF軟件無線電接收/發(fā)送樣機的總體方案,然后按照編譯碼部分的功能模塊逐章說明其實現(xiàn)的方法,最后對該部分的設計和實現(xiàn)加以總結(jié)。

    標簽: FPGA 軟件無線電 信道 糾錯碼

    上傳時間: 2013-04-24

    上傳用戶:fling_up

  • 數(shù)字式π/4-DQPSK調(diào)制解調(diào)研究與FPGA實現(xiàn)

      數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術,具有頻譜利用率高、頻譜特性好、抗衰落性能強、可用非相干解調(diào)等突出特點。在移動通信、衛(wèi)星通信中得到廣泛應用。  本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個模塊的設計實現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設計;采用VHDL硬件描述語言在Xilinx公司的ISE5.2開發(fā)環(huán)境下設計實現(xiàn)各個模塊,通過了時序仿真,實現(xiàn)了正確解調(diào);分析了在實現(xiàn)過程中,采用1bit差分檢測了誤碼率。文章由推出的誤碼率表達式得到靜態(tài)高斯噪聲下,信噪比為16dB時誤碼率可達10-8。用Protel99SE進行PCB板設計,完成程序下載進FPGA芯片以及電路調(diào)試,其輸入符號速率200kbps,調(diào)制中頻455kHz。測試結(jié)果驗證了程序的正確,實現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預定的目標?! ?/p>

    標簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)

    上傳時間: 2013-04-24

    上傳用戶:June

  • 基于FPGA的MPEG4協(xié)同處理器研究

    網(wǎng)絡帶寬依然在不斷增長(尤其是在本地網(wǎng)),最后一公里的高速接入日益普及;另一方面的情況是大容量的磁盤、FLASH移動存儲盤和激光盤的容量不斷增大,使得傳送和儲存數(shù)據(jù)的成本不斷地下降。不僅使人發(fā)問:我們孜孜不倦的搞視頻壓縮高級算法還有多少意義?我們可以看到,算法的復雜性日益增加,但性能的提高卻接近邊緣。 是什么還在要求更高的壓縮速率?還有被我們遺忘的地方嗎?還有什么應用讓我們繼續(xù)追求更精妙的壓縮算法? 在作者看來,這個應用領域就是移動視頻服務。無線頻譜這種稀缺資源的有限性決定了我們必須繼續(xù)對視頻壓縮技術進行研究。即使伴隨UMTS/IMT2000的到來,移動終端可以獲得的數(shù)據(jù)速率也限制在144Kbit/s,在微蜂窩的時候最高能達到的速率上限也在2Mbit/s。144Kbit/s的速率對于較高質(zhì)量的視頻傳輸來講,仍然是有限的。因此,可以預見,移動終端的空中接口這個瓶頸使得我們必須繼續(xù)進行視頻壓縮。 另一方面,移動終端領域開發(fā)視頻壓縮算法,在其低功耗和實時性要求下,也是異常困難的。為了減少計算的復雜性和運動估計的功耗,業(yè)界提出了許多快速算法,例如2-D的對數(shù)搜索,三步搜索,聯(lián)合搜索。盡管這些方法減少了功耗,其結(jié)果是視頻壓縮性能的降低,因為這些算法的本質(zhì)是減少了運動搜索的空間。為了實現(xiàn)運動搜索的低功耗,在電路領域又提出了搜索窗口和時鐘管理的措施。但這些方法都是在犧牲視頻壓縮比性能的基礎進行的折中,并沒有強調(diào)算法映射結(jié)構(gòu)上做出處理。 本論文提出了一種新的解決MPEG-4運動估計運算的低功耗實時處理器架構(gòu)。其基礎是采用了心肌陣列并行處理技術和低功耗控制電路。運動估計的繁復運算通過心肌陣列分布式運算得到有效處理。從理論上看,心肌陣列有其簡單易理解性,然后,由于FPGA的互聯(lián)網(wǎng)絡有限性,設計這樣一個陣列仍有許多值得注意的問題。論文提出使用保守近似處理在全局運動估計中減少功耗,其本質(zhì)是消除不必要的冗余運算。宏塊的最小誤差匹配是一個典型的串行操作過程。論文新提出的方法是在進行絕對匹配前使用保守計算,如果保守誤差值與最小誤差差別過大,則不進行絕對誤差計算。 總的說來,論文實現(xiàn)了兩個目標:通過心肌陣列實現(xiàn)了實時的運動估計編碼,通過在算法層次引入控制電路,降低運動估計電路的功耗。

    標簽: MPEG4 FPGA 處理器

    上傳時間: 2013-06-23

    上傳用戶:lacsx

  • 基于ARMLinux的多道脈沖幅度分析器數(shù)字系統(tǒng)設計

    隨著電子技術的不斷發(fā)展,各種智能核儀器逐步走向自動化、智能化、數(shù)字化和便攜式的方向發(fā)展。針對傳統(tǒng)的多道脈沖幅度分析器體積大,人機交互不友好,不方便現(xiàn)場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續(xù)出現(xiàn)填補了這一缺點。 隨著電子技術的發(fā)展,以ARM為核的處理器技術的應用領域不斷擴大,相比較單片機而言,它的主頻高、運算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設資源,這樣就簡化了外設電路及芯片的使用,降低了功耗并增強了產(chǎn)品的信賴性。另外,ARM芯片可以方便的移植操作系統(tǒng),為多道脈沖幅度分析器多任務的管理和并行的處理,甚至硬實時功能的實現(xiàn)提供了前提。而且在ARM平臺使用嵌入式linux操作系統(tǒng)使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發(fā)展趨勢。智能化要求系統(tǒng)的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執(zhí)行者即硬件控制電路來實現(xiàn)相應的控制邏輯,兩者的結(jié)合才能真正的實現(xiàn)智能化。小型化要求系統(tǒng)的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統(tǒng)的智能化,即不能減少智能化所要求的復雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現(xiàn)控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現(xiàn),如閾值設定、自動穩(wěn)譜以及多道數(shù)據(jù)采集,在節(jié)省了元件的數(shù)目和電路板的尺寸的同時仍能保持系統(tǒng)的智能化程度。 Linux內(nèi)核精簡而高效,可修改性強,支持多種體系結(jié)構(gòu)的處理器等,使得它是一個非常適合于嵌入式開發(fā)和應用的操作系統(tǒng)。嵌入式Linux可以運行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結(jié)構(gòu)。目前在世界范圍內(nèi),ARM體系結(jié)構(gòu)的SOC逐漸占領32位嵌入式微處理器市場,ARM處理器及技術的應用幾乎已經(jīng)深入到各個領域,例如:工業(yè)控制,無線通訊,網(wǎng)絡,消費類電子,成像等。 本課題采用三星公司生產(chǎn)的ARM(Advanced RISC Machines,先進精簡指令集機器)芯片S3C2410A設計并研制了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設計方案。利用ARM芯片豐富的外設資源對傳統(tǒng)的多道脈沖幅度分析器進行改進和簡化。系統(tǒng)由前端探測器系統(tǒng),以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網(wǎng)絡傳輸模塊等多個模塊組成。本設計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統(tǒng)來進行任務的調(diào)度和處理等。 電路板核心板部分設計采用6層PCB板結(jié)構(gòu),這樣增加了系統(tǒng)可靠性,提高了電磁兼容的穩(wěn)定性。數(shù)據(jù)采集系統(tǒng)是多道脈沖幅度分析器的核心,A/D轉(zhuǎn)換直接使用了S3C2410內(nèi)置的ADC(Analog to Digital Converter,模數(shù)轉(zhuǎn)換器),在2.5 MHz的轉(zhuǎn)換時鐘下最大轉(zhuǎn)換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統(tǒng)最低轉(zhuǎn)換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數(shù)碼卡)卡存儲容量大、攜帶方便、成本低等優(yōu)點,所以設計中采用其作為外部的數(shù)據(jù)存儲設備,其驅(qū)動部分采用SD卡軟件包,為開發(fā)帶來了方便。本設計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機交互的顯示部分,并且通過Qt/Embedded為系統(tǒng)提供圖形用戶界面的應用框架和窗口系統(tǒng)。其中包括了波形顯示部分和用戶菜單設置部分,這樣方便了用戶操作。系統(tǒng)的數(shù)據(jù)存取方面是基于SQLite嵌入式小型數(shù)據(jù)庫而進行的。為了方便數(shù)據(jù)向上位機的傳輸,系統(tǒng)設計中采用XML(Extensible Markup Language,可擴展標記語言)格式來組織傳輸?shù)臄?shù)據(jù),通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協(xié)議的Linux下Socket套接字編程,來進行與上位機或PC(Personal Computer,個人計算機或桌面機)等的連接和數(shù)據(jù)傳輸。

    標簽: ARMLinux 多道 分析器 脈沖幅度

    上傳時間: 2013-04-24

    上傳用戶:tzl1975

主站蜘蛛池模板: 桐庐县| 平泉县| 从江县| 三河市| 青浦区| 盐山县| 大厂| 边坝县| 宝兴县| 沙雅县| 斗六市| 弥勒县| 耒阳市| 北川| 清水县| 元谋县| 淳安县| 嘉善县| 饶阳县| 武陟县| 新兴县| 水富县| 静海县| 贡山| 山东| 怀来县| 韩城市| 西盟| 吴堡县| 西城区| 稷山县| 新营市| 宜州市| 小金县| 大同县| 正蓝旗| 运城市| 漳州市| 信丰县| 民勤县| 平昌县|