亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

ACTIVE-HDL

  • Active HDL 8.4.30

    ALDEC公司的ACTIVE-HDL是一個(gè)開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產(chǎn)品,設(shè)計(jì)輸入可以原理圖或硬件描述語言或有限狀態(tài)機(jī) 方式

    標(biāo)簽: Active HDL 30

    上傳時(shí)間: 2013-07-14

    上傳用戶:來茴

  • Active HDL 8.10

    ALDEC公司的ACTIVE-HDL是一個(gè)開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產(chǎn)品,設(shè)計(jì)輸入可以原理圖或硬件描述語言或有限狀態(tài)機(jī) 方式

    標(biāo)簽: Active 8.10 HDL

    上傳時(shí)間: 2013-05-29

    上傳用戶:1583060504

  • ActivH71sp1pch有關(guān)active HDL得.好像.

    ActivH71sp1pch有關(guān)active HDL得.好像.

    標(biāo)簽: ActivH active 1pch pch

    上傳時(shí)間: 2013-12-25

    上傳用戶:lxm

  • This simple example allows you to get familiar with ACTIVE-HDL s Memory Viewer.

    This simple example allows you to get familiar with ACTIVE-HDL s Memory Viewer.

    標(biāo)簽: ACTIVE-HDL familiar example Memory

    上傳時(shí)間: 2013-12-18

    上傳用戶:q123321

  • d flip flop t flip flop counter mux using active hdl can be run using 3.2 version and creating new d

    d flip flop t flip flop counter mux using active hdl can be run using 3.2 version and creating new design

    標(biāo)簽: using flip flop creating

    上傳時(shí)間: 2013-12-16

    上傳用戶:3到15

  • ACTIVE HDL 8.4.30

    ALDEC公司的ACTIVE-HDL是一個(gè)開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產(chǎn)品,設(shè)計(jì)輸入可以原理圖或硬件描述語言或有限狀態(tài)機(jī) 方式

    標(biāo)簽: 汽車 圖解

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • ACTIVE HDL 8.10

    ALDEC公司的ACTIVE-HDL是一個(gè)開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產(chǎn)品,設(shè)計(jì)輸入可以原理圖或硬件描述語言或有限狀態(tài)機(jī) 方式

    標(biāo)簽: 機(jī)械加工 工藝 軟件

    上傳時(shí)間: 2013-07-22

    上傳用戶:eeworm

  • ACTIVE HDL 9.1

    ALDEC公司的ACTIVE-HDL是一個(gè)開放型的仿真工具。可支持幾乎所有的FPGA/CPLD廠商的產(chǎn)品,設(shè)計(jì)輸入可以原理圖或硬件描述語言或有限狀態(tài)機(jī)方式。

    標(biāo)簽: 天線

    上傳時(shí)間: 2013-07-04

    上傳用戶:eeworm

  • JPEG2000算術(shù)編碼的研究與FPGA實(shí)現(xiàn)

    JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個(gè)復(fù)雜編碼系統(tǒng),目前為止的軟件實(shí)現(xiàn)方案的執(zhí)行時(shí)間和所需的存儲(chǔ)量較大,若想將JPEG2000應(yīng)用于實(shí)際中,有著較大的困難,而用硬件電路實(shí)現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時(shí)間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對(duì)算術(shù)編碼的原理及實(shí)現(xiàn)算法進(jìn)行了深入的研究,并重點(diǎn)探討了JPEG2000中算術(shù)編碼的硬件實(shí)現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(jí)(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實(shí)現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在ACTIVE-HDL環(huán)境中進(jìn)行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時(shí)鐘頻率達(dá)45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計(jì)的硬件算術(shù)編碼器與實(shí)現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時(shí)間縮短了30﹪左右.因而本文的研究對(duì)于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實(shí)際應(yīng)用有著重要的意義.

    標(biāo)簽: JPEG 2000 FPGA 算術(shù)編碼

    上傳時(shí)間: 2013-05-16

    上傳用戶:671145514

  • 小波變換研究及其FPGA實(shí)現(xiàn)

    傅里葉變換是信號(hào)處理領(lǐng)域中較完善、應(yīng)用較廣泛的一種分析手段.但傅里葉變換只是一種時(shí)域或頻域的分析方法,它要求信號(hào)具有統(tǒng)計(jì)平穩(wěn),即時(shí)不變的特性.但是實(shí)際應(yīng)用中存在很多非平穩(wěn)信號(hào),它們并不能很好的用傅立葉變換來處理.小波變換的出現(xiàn)解決了這個(gè)問題,它在處理非平穩(wěn)信號(hào)方面具有傅立葉變換無法比擬的優(yōu)越性.小波變換在通信技術(shù)、信號(hào)處理、地球物理、水利電力、醫(yī)療等領(lǐng)域中獲得了日益廣泛的應(yīng)用.小波變換的研究成為了當(dāng)今學(xué)術(shù)界的一個(gè)熱點(diǎn).隨著現(xiàn)代數(shù)字信號(hào)處理朝著高速實(shí)時(shí)的方向發(fā)展,純軟件的程序式信號(hào)處理方法越來越不能滿足實(shí)際應(yīng)用的需求,因此人們希望用硬件電路來實(shí)現(xiàn)高速信號(hào)處理問題.基于以上原因,該文在研究了小波變換的基本理論和特點(diǎn)的基礎(chǔ)上,重點(diǎn)研究了小波變換的VLSI電路構(gòu)架,并用FPGA實(shí)現(xiàn)了它的功能.毫無疑問,該文所做的具體工作在理論和實(shí)踐上都有參考價(jià)值.論文中,在簡單介紹了小波變換的基本理論、特點(diǎn)和應(yīng)用;對(duì)信號(hào)小波變換分解,重構(gòu)的MATLAB算法進(jìn)行了分析,為硬件實(shí)現(xiàn)奠定了理論基礎(chǔ).論文在研究了小波核心算法MALLAT算法的基礎(chǔ)上,以直觀的圖形方式描述了算法的流程圖;并由此提出了基于VLSI的電路模塊架構(gòu).根據(jù)上述模塊結(jié)構(gòu),對(duì)相關(guān)模塊進(jìn)行了硬件描述語言(VERILOG-HDL)的建模,并且在仿真平臺(tái)上(ACTIVE-HDL)進(jìn)行了仿真.在仿真正確的前提下,該文選用了EP20K100BC356-1V芯片作為目標(biāo)器件進(jìn)行了綜合和后仿真,并且將仿真結(jié)果通過MATLAB與理論參數(shù)進(jìn)行了比較,結(jié)果表明設(shè)計(jì)是正確的.對(duì)設(shè)計(jì)中存在的誤差和部分模塊的進(jìn)一步優(yōu)化,該文也作了分析和說明,為下一步實(shí)現(xiàn)通用IP核設(shè)計(jì)奠定了基礎(chǔ).

    標(biāo)簽: FPGA 小波變換

    上傳時(shí)間: 2013-06-27

    上傳用戶:zhaoq123

主站蜘蛛池模板: 洞头县| 富宁县| 内乡县| 元谋县| 阿拉尔市| 镇巴县| 沙雅县| 诸城市| 长顺县| 武鸣县| 从江县| 清新县| 恩平市| 耒阳市| 镶黄旗| 夹江县| 卓资县| 巴楚县| 松桃| 农安县| 霍山县| 当雄县| 仪陇县| 红原县| 韶关市| 淳化县| 徐州市| 葫芦岛市| 芜湖市| 宁波市| 土默特右旗| 平昌县| 中江县| 宣恩县| 西安市| 池州市| 栖霞市| 思茅市| 高台县| 原平市| 凤山县|