The Fat Fs module is a middleware that written in ANSI C. There is no platform dependence, so long as the compiler is in compliance with ANSI C. However it handles the system portable FAT structures. You must take the endian into consideration. It must be changed for your platform first or the compiler will abort with an error.
標簽: C. dependence middleware platform
上傳時間: 2014-01-12
上傳用戶:cccole0605
The ANSI C Programming Language 讀了就知道,最高效的C語言參考書
標簽: Programming Language ANSI The
上傳時間: 2017-05-27
上傳用戶:zhaiye
ANSI C 源代碼 WISD MSC8101的MCC驅動程序
上傳時間: 2013-12-21
上傳用戶:aappkkee
ANSI-C語法的lex和yacc specification,可以用于編譯器構建。
標簽: specification ANSI-C yacc lex
上傳時間: 2014-01-18
上傳用戶:愛死愛死
El Gamal Algorthm in ANSI C
上傳時間: 2017-08-01
上傳用戶:cursor
Cpp筆記 1 我們學的是符合ANSI規范的標準Cpp 有可移植性。 2 Cpp嚴格區分大小寫,變量命名只能使用字母,數字,或下劃線,第一個字母必須使用字母或下劃線
上傳時間: 2017-09-03
上傳用戶:qwe1234
svd 算法代碼 This directory contains instrumented SVDPACKC Version 1.0 (ANSI-C) programs for compiling within the "svdrun" script. The "svdsum" script can be run after all output files of the form <dataset>.outN, where N=1,2,... have been produced by svdrun. more details please read the file readme!
標簽: instrumented directory compiling SVDPACKC
上傳時間: 2017-09-24
上傳用戶:manking0408
Borland C++ Builder Compiler 是一個BC 編譯器。它是用來優化BC 開發系統的工具。它包括最后版本的ANSI/ISO C++ 語言的支持,包括RTL,C++ 的STL框架結構支持
上傳時間: 2013-05-22
上傳用戶:ardager
·【內容簡介】 SCSI和IDE接口都屬于ANSI標準,本書的目的就是對這兩種接口進行精確的描述. 《SCSI 總線和IDE接口:協議、應用和編程》共三部分,共25章.第一部分為總體介紹,能使讀者對計算機外圍設備及其接口和計算機總線有一大致了解.第二部分著重講述IDE接口,從背景協議,驅動器模型,命令及ATAPI接口等方面作了詳細講述.第三部分是SCSI總線,分別介紹了體系結構,命令,設備,協議,借
上傳時間: 2013-04-24
上傳用戶:sc965382896
目 錄 第一章 概述 3 第一節 硬件開發過程簡介 3 §1.1.1 硬件開發的基本過程 4 §1.1.2 硬件開發的規范化 4 第二節 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質與技術 5 第二章 硬件開發規范化管理 5 第一節 硬件開發流程 5 §3.1.1 硬件開發流程文件介紹 5 §3.2.2 硬件開發流程詳解 6 第二節 硬件開發文檔規范 9 §2.2.1 硬件開發文檔規范文件介紹 9 §2.2.2 硬件開發文檔編制規范詳解 10 第三節 與硬件開發相關的流程文件介紹 11 §3.3.1 項目立項流程: 11 §3.3.2 項目實施管理流程: 12 §3.3.3 軟件開發流程: 12 §3.3.4 系統測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內部驗收流程 13 第三章 硬件EMC設計規范 13 第一節 CAD輔助設計 14 第二節 可編程器件的使用 19 §3.2.1 FPGA產品性能和技術參數 19 §3.2.2 FPGA的開發工具的使用: 22 §3.2.3 EPLD產品性能和技術參數 23 §3.2.4 MAX + PLUS II開發工具 26 §3.2.5 VHDL語音 33 第三節 常用的接口及總線設計 42 §3.3.1 接口標準: 42 §3.3.2 串口設計: 43 §3.3.3 并口設計及總線設計: 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標準接口聯接方法 45 §3.3.6 RS-485標準接口與聯接方法 45 §3.3.7 20mA電流環路串行接口與聯接方法 47 第四節 單板硬件設計指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標準電路 49 §3.4.5 高速時鐘線設計 50 §3.4.6 接口驅動及支持芯片 51 §3.4.7 復位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調試端口設計及常用儀器 53 第五節 邏輯電平設計與轉換 54 §3.5.1 TTL、ECL、PECL、CMOS標準 54 §3.5.2 TTL、ECL、MOS互連與電平轉換 66 第六節 母板設計指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設計 70 §3.6.3 總線阻抗匹配、總線驅動與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節 單板軟件開發 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發環境 82 §3.7.3 單板軟件調試 82 §3.7.4 編程規范 82 第八節 硬件整體設計 88 §3.8.1 接地設計 88 §3.8.2 電源設計 91 第九節 時鐘、同步與時鐘分配 95 §3.9.1 時鐘信號的作用 95 §3.9.2 時鐘原理、性能指標、測試 102 第十節 DSP技術 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點與應用 109 §3.10.3 TMS320 C54X DSP硬件結構 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協議及標準 120 第一節 國際標準化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節 硬件開發常用通信標準 122 §4.2.1 ISO開放系統互聯模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標準 125 §4.2.4 V系列標準 125 §4.2.5 TIA/EIA 系列接口標準 128 §4.2.5 CCITT X系列建議 130 參考文獻 132 第五章 物料選型與申購 132 第一節 物料選型的基本原則 132 第二節 IC的選型 134 第三節 阻容器件的選型 137 第四節 光器件的選用 141 第五節 物料申購流程 144 第六節 接觸供應商須知 145 第七節 MRPII及BOM基礎和使用 146
標簽: 硬件工程師
上傳時間: 2013-05-28
上傳用戶:pscsmon