該文檔為單片機(jī)定時器中斷原理和C語言代碼詳解總結(jié)文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
標(biāo)簽: 單片機(jī)
上傳時間: 2022-08-10
上傳用戶:d1997wayne
本文利用Maxwell 3D軟件對交流接觸器的電磁機(jī)構(gòu)的靜態(tài)、動態(tài)特性進(jìn)行分析與仿真。Maxwell 3D是美國的Ansoft公司開發(fā)的專門用于三維電磁場仿真的軟件。本文主要以CJ20-25交流接觸器的電磁機(jī)構(gòu)為例,對不同激勵下交流接觸器電磁機(jī)構(gòu)的靜態(tài)特性進(jìn)行分析;編寫電磁機(jī)構(gòu)動態(tài)仿真程序,對其進(jìn)行動態(tài)仿真,并進(jìn)一步分析其動態(tài)特性;同時對電磁機(jī)構(gòu)的設(shè)計(jì)參數(shù)對交流接觸器特性的影響進(jìn)行了分析。主要為以下幾個方面: 首先,利用Maxwell 3D軟件建立交流接觸器電磁機(jī)構(gòu)的三維有限元模型,對模型進(jìn)行有限元分析,計(jì)算不同電流和氣隙下的靜態(tài)吸力,仿真電磁機(jī)構(gòu)的靜態(tài)特性。繪制出交流接觸器的靜態(tài)電磁場分布及吸力特性。 其次,用Visual C++編程語言編制程序,仿真交流接觸器電磁機(jī)構(gòu)運(yùn)動過程。 再次,對交流接觸器電磁機(jī)構(gòu)進(jìn)行瞬態(tài)分析。得出CJ20-25型交流接觸器動態(tài)電流、吸力特性,并對動鐵心末速度、靜鐵心迎擊距離、動態(tài)吸力與反力特性的匹配、總動能和碰撞損失能量與合閘相角的關(guān)系特性進(jìn)行了具體分析。同時,將迎擊式與非迎擊的兩種類型的交流接觸器的動態(tài)特性作了比較。 最后,利用Maxwell 3D軟件分析接觸器各個設(shè)計(jì)參數(shù)對交流接觸器電磁機(jī)構(gòu)靜態(tài)吸力、動態(tài)特性的影響。 經(jīng)過以上各方面的分析可知:采用Maxwell 3D軟件的強(qiáng)大的電磁場有限元分析功能進(jìn)行電磁機(jī)構(gòu)的靜態(tài)及動態(tài)特性的分析與仿真,模擬真實(shí)的工作環(huán)境,可以在樣機(jī)制作前,精確掌握電器產(chǎn)品的性能,減少樣機(jī)制作,降低試驗(yàn)費(fèi)用,加快產(chǎn)品開發(fā)周期,提高產(chǎn)品性能指標(biāo),具有實(shí)際意義。
標(biāo)簽: 交流接觸器 電磁 機(jī)構(gòu)
上傳時間: 2013-07-15
上傳用戶:電子世界
本文首先分析了雙電源自動轉(zhuǎn)換器的現(xiàn)狀和發(fā)展趨勢,然后具體闡述了所設(shè)計(jì)的雙電源自動轉(zhuǎn)換裝置的硬件、軟件系統(tǒng)的原理與設(shè)計(jì)方法,最后對雙電源自動轉(zhuǎn)換器的抗干擾性進(jìn)行了研究,給出了一些可行的軟硬件抗干擾措施,為整個系統(tǒng)的可靠穩(wěn)定工作提供了保障。 雙電源自動轉(zhuǎn)換器(ATSE)是一種廣泛應(yīng)用于工礦企業(yè)、交通、醫(yī)院等重要部門以提高供電可靠性的裝置。現(xiàn)代雙電源自動轉(zhuǎn)換器是以CPU 為核心單元,具有自動檢測自身故障、自動測量、自動控制、與遠(yuǎn)方控制中心通信等功能的智能電器。隨著我國工業(yè)的發(fā)展、自動化程度的普及、人類生活質(zhì)量的不斷改善,人們對電源可靠性的要求越來越迫切,由此雙電源轉(zhuǎn)換器的重要性日益提高。 本文選取了微控制器(PIC18F458)、軟件開發(fā)工具(MPLAB C18)和性能可靠、抗干擾性強(qiáng)的硬件器件,設(shè)計(jì)了滿足轉(zhuǎn)換系統(tǒng)功能要求的硬件電路,其中主要包括系統(tǒng)單元電路、信號檢測處理電路、輸出控制電路以及人機(jī)交互的硬件電路。利用C 語言和匯編語言編制了控制軟件,并且采用了模塊化的設(shè)計(jì)方法,主要功能模塊包括:頻率檢測模塊,電壓檢測模塊,按鍵檢測模塊,顯示模塊,通信模塊等。 借助MPLAB-IDE 集成開發(fā)環(huán)境軟件包來進(jìn)行編程、離線仿真,與在線調(diào)試器配合使用進(jìn)行在線調(diào)試、編程及程序下載。這使得該裝置的設(shè)計(jì)開發(fā)變得更容易。
標(biāo)簽: 雙電源 自動 轉(zhuǎn)換器
上傳時間: 2013-04-24
上傳用戶:zsjinju
直接轉(zhuǎn)矩控制技術(shù)(DTC)是繼矢量控制技術(shù)之后交流調(diào)速領(lǐng)域中新興的控制技術(shù),它采用空間矢量分析的方法,直接在定子坐標(biāo)系下計(jì)算并控制異步電機(jī)的轉(zhuǎn)矩和磁鏈,采用定子磁場定向,直接對逆變器的開關(guān)狀態(tài)進(jìn)行最佳控制,從而能夠快速而準(zhǔn)確地控制異步電動機(jī)的轉(zhuǎn)矩和磁鏈,以獲得轉(zhuǎn)矩的高動態(tài)性能。目前在高速離心機(jī)行業(yè),普遍采用通用型變頻器,其通用性好,但參數(shù)較多,價格較貴,為了降低成本增強(qiáng)控制性能,本文利用直接轉(zhuǎn)矩控制技術(shù)的優(yōu)點(diǎn),采用直接轉(zhuǎn)矩控制策略設(shè)計(jì)并制作了針對高速離心機(jī)的專用變頻器。 本文介紹了異步電動機(jī)和逆變器的基本數(shù)學(xué)模型,分析了異步電機(jī)直接轉(zhuǎn)矩控制的基本原理,以及直接轉(zhuǎn)矩控制系統(tǒng)的基本組成,對直接轉(zhuǎn)矩控制系統(tǒng)進(jìn)行了仿真研究,建立了基于MATLAB/Simulink的仿真系統(tǒng),介紹了仿真模型的各組成部分,包括3/2變換、定子磁鏈、電機(jī)轉(zhuǎn)矩觀測模型、轉(zhuǎn)矩調(diào)節(jié)器、磁鏈調(diào)節(jié)器、扇區(qū)判斷、開關(guān)表選擇等,給出了系統(tǒng)加減負(fù)載和加減轉(zhuǎn)速仿真結(jié)果,仿真結(jié)果表明了其磁鏈軌跡近似為圓形,系統(tǒng)具有良好的動態(tài)和穩(wěn)態(tài)性能,同時證明了建立的轉(zhuǎn)矩和磁鏈觀測模型以及控制算法的正確性和可行性。根據(jù)仿真實(shí)現(xiàn)方法以及結(jié)果的指導(dǎo),設(shè)計(jì)并制作了整個系統(tǒng)的硬件電路,包括主電路(單相整流、濾波、制動電路、啟動限流電路、逆變電路)、控制電路(DSP、驅(qū)動隔離放大、采樣)并對各器件進(jìn)行選型,給出了硬件各部分電路圖;最后介紹了系統(tǒng)的軟件流程以及各模塊的程序?qū)崿F(xiàn),系統(tǒng)的軟件部分采用C語言進(jìn)行編程,實(shí)現(xiàn)了定子相電流的采樣、定子相電壓的計(jì)算、定子磁鏈的計(jì)算和開關(guān)信號的輸出等功能。在分別對硬件和軟件各部分進(jìn)行調(diào)試后,進(jìn)行了系統(tǒng)的聯(lián)合調(diào)試,以TMS320F2808作為控制器,在一臺功率為1.5KW的交流異步電機(jī)上實(shí)現(xiàn)了直接轉(zhuǎn)矩控制。
標(biāo)簽: 直接轉(zhuǎn)矩控制 變頻器
上傳時間: 2013-05-31
上傳用戶:y307115118
為了減小異步電機(jī)在起動過程中過高電流對電網(wǎng)的沖擊,消除傳統(tǒng)降壓起動對電器和機(jī)械設(shè)備的不利影響,提高電機(jī)的起動特性,本文基于電力電子技術(shù)對異步電機(jī)的軟起動進(jìn)行了較為深刻的研究。 本文介紹并設(shè)計(jì)了一種基于PIC18F4550的新型的軟起動器。在功能上,除了具有一般的電壓斜坡軟起動和電流限流軟起動功能,還增加了專門針對泵類負(fù)載的轉(zhuǎn)矩閉環(huán)泵控軟起動模式。這種起動方式有效的降低了水泵起動和停止時造成的水錘,并減輕了管路系統(tǒng)的振蕩。同時,針對異步電動機(jī)軟起動過程中出現(xiàn)的電流、電磁轉(zhuǎn)矩以及轉(zhuǎn)速振蕩問題,分析了引起振蕩的影響因素及其產(chǎn)生原因,采用以電流關(guān)斷時刻為晶閘管觸發(fā)基準(zhǔn)來抑制振蕩問題。 文章首先分析研究了異步電機(jī)的基本結(jié)構(gòu)和工作原理,確定了軟起動器所采用的基本原理和控制方法。分析得出為改善泵類負(fù)載起動性能所采用的轉(zhuǎn)矩閉環(huán)泵控制策略以及為減小振蕩所采用的關(guān)斷角控制方法的可行性。 其次,本課題對傳統(tǒng)的軟起動器的改進(jìn)進(jìn)行了嘗試。采用Microchip公司的PIC18F4550芯片為控制核心。在此基礎(chǔ)上,詳細(xì)介紹了交流采樣電路、同步觸發(fā)電路以及通迅接口電路等硬件電路。軟件方面采用C語言和匯編語言混合編程實(shí)現(xiàn)模塊化程序的設(shè)計(jì),在文中較為詳細(xì)地介紹了控制系統(tǒng)各部分軟件的設(shè)計(jì)思想和實(shí)現(xiàn),其中包括主程序流程、各種起動方式的控制程序等。 在文章最后給出了基于MATLAB搭建的軟起動系統(tǒng)的仿真模型,仿真結(jié)果表明這種帶泵控制功能的軟起動器可以有效的減小電機(jī)起動過程中過高電流對電網(wǎng)的沖擊,優(yōu)化了電機(jī)的起動性能。
上傳時間: 2013-06-13
上傳用戶:wang5829
作為性能優(yōu)異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實(shí)際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進(jìn)行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實(shí)現(xiàn)的算法,將實(shí)驗(yàn)室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點(diǎn): 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計(jì)實(shí)現(xiàn),得到硬件電路,并對得到的譯碼器硬件電路進(jìn)行測試。 測試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實(shí)驗(yàn)仿真基本一致。
上傳時間: 2013-05-31
上傳用戶:huyiming139
隨著信息時代的到來,用戶對數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達(dá)接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯控制技術(shù)來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對固定,性能強(qiáng),不但可以糾正隨機(jī)差錯,而且對突發(fā)錯誤的糾錯能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識,重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時延時更小。 本論文設(shè)計(jì)了C++仿真平臺,并與HDL代碼結(jié)果進(jìn)行了對比驗(yàn)證。Verilog HDL代碼經(jīng)過modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實(shí)現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。
上傳時間: 2013-04-24
上傳用戶:sn2080395
在數(shù)字電視系統(tǒng)中,MPEG-2編碼復(fù)用器是系統(tǒng)傳輸?shù)暮诵沫h(huán)節(jié),所有的節(jié)目、數(shù)據(jù)以及各種增值服務(wù)都是通過復(fù)用打包成傳輸流傳輸出去。目前,只有少數(shù)公司掌握復(fù)用器的核心算法技術(shù),能夠采用MPEG-2可變碼率統(tǒng)計(jì)復(fù)用方法提高帶寬利用率,保證高質(zhì)量圖像傳輸。由于目前正處廣播電視全面向數(shù)字化過渡期間,市場潛力巨大,因此對復(fù)用器的研究開發(fā)非常重要。本文針對復(fù)用器及其接口技術(shù)進(jìn)行研究并設(shè)計(jì)出成形產(chǎn)品。 文中首先對MPEG-2標(biāo)準(zhǔn)及NIOS Ⅱ軟核進(jìn)行分析。重點(diǎn)研究了復(fù)用器中的部分關(guān)鍵技術(shù):PSI信息提取及重構(gòu)算法、PID映射方法、PCR校正及CRC校驗(yàn)算法,給出了實(shí)現(xiàn)方法,并通過了硬件驗(yàn)證。然后對復(fù)用器中主要用到的AsI接口和DS3接口進(jìn)行了分析與研究,給出了設(shè)計(jì)方法,并通過了硬件驗(yàn)證。 本文的主要工作如下: ●首先對復(fù)用器整體功能進(jìn)行詳細(xì)分析,并劃分軟硬件各自需要完成的功能。給出復(fù)用器的整體方案以及ASI接口和DS3接口設(shè)計(jì)方案。 ●在FPGA上采用c語言實(shí)現(xiàn)了PSI信息提取與重構(gòu)算法。 ●給出了實(shí)現(xiàn)快速的PID映射方法,并根據(jù)FPGA特點(diǎn)給出一種新的PID映射方法,減少了邏輯資源的使用,提高了穩(wěn)定性。 ●采用Verilog設(shè)計(jì)了SI信息提取與重構(gòu)的硬件平臺,并用c語言實(shí)現(xiàn)了SDT表的提取與重構(gòu)算法,在FPGA中成功實(shí)現(xiàn)了動態(tài)分配內(nèi)存空間。 ●在FPGA上實(shí)現(xiàn)了.ASI接口,主要分析了位同步的實(shí)現(xiàn)過程,實(shí)現(xiàn)了一種新的快速實(shí)現(xiàn)字節(jié)同步的設(shè)計(jì)。 ●在FPGA上實(shí)現(xiàn)了DS3接口,提出并實(shí)現(xiàn)了一種兼容式DS3接口設(shè)計(jì)。并對幀同步設(shè)計(jì)進(jìn)行改進(jìn)。 ●完成部分PCB版圖設(shè)計(jì),并進(jìn)行調(diào)試監(jiān)測。 本復(fù)用器設(shè)計(jì)最大特點(diǎn)是將軟件設(shè)計(jì)和硬件設(shè)計(jì)進(jìn)行合理劃分,硬件平臺及接口采用Verilog語言實(shí)現(xiàn),PSI信息算法主要采用c語言實(shí)現(xiàn)。這種軟硬件的劃分使系統(tǒng)設(shè)計(jì)更加靈活,且軟件設(shè)計(jì)與硬件設(shè)計(jì)可同時進(jìn)行,極大的提高了工作效率。 整個項(xiàng)目設(shè)計(jì)采用verilog和c兩種語言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE兩種設(shè)計(jì)平臺下設(shè)計(jì)實(shí)現(xiàn)。根據(jù)此方案已經(jīng)開發(fā)出兩臺帶有ASI和DS3接口的數(shù)字電視TS流復(fù)用器,經(jīng)測試達(dá)到了預(yù)期的性能和技術(shù)指標(biāo)。
上傳時間: 2013-08-03
上傳用戶:gdgzhym
TMS320LF240x DSP C語言開發(fā)應(yīng)用,其中有svpwm控制變頻器程序
上傳時間: 2013-04-24
上傳用戶:xoxoliguozhi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1