亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CF接口

  • 基于ARM和DM9000的網(wǎng)卡接口設(shè)計與實現(xiàn)

    針對ARM CPU S3C2410的特點,設(shè)計開發(fā)了外圍網(wǎng)卡接口平臺,通過驅(qū)動程序?qū)σ蕴W(wǎng)控制芯片DM9000的控制,實現(xiàn)了網(wǎng)絡(luò)數(shù)據(jù)傳輸功能。硬件方面主要涉及以太網(wǎng)網(wǎng)絡(luò)接口的設(shè)計,軟件方面主要是設(shè)計以太網(wǎng)控制芯片驅(qū)動程序。該嵌入式系統(tǒng)網(wǎng)絡(luò)接入方案具有硬件接口簡單、外圍器件少、價格低廉、開發(fā)周期短等特點

    標簽: 9000 ARM DM 網(wǎng)卡

    上傳時間: 2013-10-17

    上傳用戶:woshinimiaoye

  • DXP2004 USB接口封裝庫

    常見USB接口已被封裝成庫,dxp 2004能夠直接打開,有需要的自己下。

    標簽: 2004 DXP USB 接口

    上傳時間: 2013-11-03

    上傳用戶:電子世界

  • AXI總線協(xié)議的接口信號

    總線接口的詳細介紹,可在可編程邏輯電路上實現(xiàn)

    標簽: AXI 總線協(xié)議 接口信號

    上傳時間: 2013-12-15

    上傳用戶:13681659100

  • 利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口

    FPGA 設(shè)計人員在滿足關(guān)鍵時序余量的同時力爭實現(xiàn)更高性能,在這種情況下,存儲器接口的設(shè)計是一個一向構(gòu)成艱難而耗時的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計變得更簡單、更可

    標簽: Xilinx FPGA 存儲器接口 生成器

    上傳時間: 2013-11-06

    上傳用戶:372825274

  • 基于FPGA的遠距離實時傳輸接口設(shè)計

    為滿足對彈載雷達回波信號、圖像及遙測數(shù)據(jù)的高速、高容量、遠距離、低功耗、高可靠性等特點的要求。地面測試臺采用LVDS接口,運用FPGA對雷達獲取信號數(shù)據(jù)進行處理與存儲,通過USB接口將數(shù)據(jù)上傳到計算機實現(xiàn)數(shù)據(jù)分析與實驗。實驗結(jié)果表明,該方案的傳輸速率600 MBps,很好的滿足了對雷達獲取信號的數(shù)據(jù)發(fā)送和接收的速度要求。

    標簽: FPGA 實時傳輸 接口設(shè)計

    上傳時間: 2013-11-10

    上傳用戶:小碼農(nóng)lz

  • 采用低成本FPGA實現(xiàn)高效的低功耗PCIe接口

      白皮書:采用低成本FPGA實現(xiàn)高效的低功耗PCIe接口   了解一個基于DDR3存儲器控制器的真實PCI Express® (PCIe®) Gen1x4參考設(shè)計演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時實現(xiàn)性能和功耗目標。點擊馬上下載!

    標簽: FPGA PCIe 低功耗 接口

    上傳時間: 2013-10-18

    上傳用戶:康郎

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設(shè)計

    使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使用前景。本設(shè)計通過采用多路高速率數(shù)據(jù)讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設(shè)計需要。

    標簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-10-14

    上傳用戶:zxh122

  • 基于FPGA的GPIB接口IP核的研究與設(shè)計

    基于FPGA的GPIB接口IP核的研究與設(shè)計

    標簽: FPGA GPIB 接口 IP核

    上傳時間: 2013-10-19

    上傳用戶:wudu0932

  • 基于NiosII軟核處理器的步進電機接口設(shè)計

        NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應(yīng)高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設(shè)計,使用verilog HDL語言完成該接口設(shè)計,最后通過QuartusII軟件,給出了實驗仿真結(jié)果。

    標簽: NiosII 軟核處理器 步進電機 接口設(shè)計

    上傳時間: 2015-01-02

    上傳用戶:妄想演繹師

  • 接口設(shè)計說明書(軟件設(shè)計文檔范例)

    軟件接口

    標簽: 接口設(shè)計 說明書 文檔 范例

    上傳時間: 2013-10-12

    上傳用戶:huxiao341000

主站蜘蛛池模板: 塔河县| 榆林市| 广灵县| 贵溪市| 保定市| 南城县| 澳门| 永靖县| 泗洪县| 鄯善县| 平阳县| 宝坻区| 海安县| 梁山县| 乌兰浩特市| 聂荣县| 武宁县| 兴义市| 慈溪市| 大城县| 融水| 卓尼县| 永康市| 报价| 章丘市| 八宿县| 永城市| 墨玉县| 新田县| 屏东市| 灵石县| 昌宁县| 漠河县| 泗水县| 昔阳县| 恩施市| 双辽市| 高雄市| 湘乡市| 美姑县| 胶州市|