該文件包括了華為P8手機(jī)所有的電路圖設(shè)計(jì),其中主基板部分包括了片上電源模塊和電源管理模塊,SOC各個(gè)外設(shè)接口部分,eMMC和DDR3,LCD,USB,Camera,Codec,Audio/Speaker,SIM Card,FPC 接口以及headphone等等,而調(diào)制解調(diào)器部分則包括了RF 接口,RF Transceiver,RF ANT Tunner,BW/WLAN/FM/NFC,GPS,RF PA等等部分,各個(gè)子電路圖非常詳盡,具有極高的參考價(jià)值
標(biāo)簽: 華為 p8手機(jī)主板
上傳時(shí)間: 2022-04-17
上傳用戶:
本資料 提供多個(gè)基于stm32實(shí)現(xiàn)的完整項(xiàng)目方案,可以直接用于工程參考中,非常全面。小馬哥STM32F1主控720空心杯四軸飛行器資料(包含源代碼和相關(guān)教程).zip5.2M2021-03-30 09:52物聯(lián)網(wǎng)智能家居方案-基于Nucleo-STM32L073&機(jī)智云.zip20.8M2021-03-30 09:52手機(jī)APP遠(yuǎn)程控制,智能家居監(jiān)測(cè)、智能控制系統(tǒng)(STM32L4、服務(wù)器、安卓源碼).zip37.9M2021-03-30 09:52基于物聯(lián)網(wǎng)的戶外環(huán)境檢測(cè)裝置(STM32、APP、WIFI).zip5.4M2021-03-30 09:52基于STM32藍(lán)牙控制小車系統(tǒng)設(shè)計(jì)(硬件+源代碼+論文).zip9.2M2021-03-30 09:52基于stm32和mpu9250的usb hid鍵盤、鼠標(biāo)、游戲控制器.zip30.5M2021-03-30 09:52基于STM32的武警哨位聯(lián)動(dòng)報(bào)警系統(tǒng)設(shè)計(jì),支持以太網(wǎng)和WIFI通信(硬件、源碼、論文等).zip6.4M2021-03-30 09:52基于STM32的衛(wèi)星GPS路徑記錄儀(附完整源代碼).zip1.1M2021-03-30 09:52基于STM32的數(shù)據(jù)采集+心率檢測(cè)儀(原理圖、PCB、程序源碼等).zip2.6M2021-03-30 09:52基于STM32的二維碼識(shí)別源碼+二維碼解碼庫lib.zip2M2021-03-30 09:52基于STM32的多功能數(shù)控電源設(shè)計(jì)(原理圖、PCB、程序源碼等).zip1.3M2021-03-30 09:52基于STM32F103RC的電子相冊(cè)(原理圖、PCB源文件、程序源碼及制作).zip2.2M2021-03-30 09:52基于STM32 人群定位、調(diào)速智能風(fēng)扇設(shè)計(jì)(程序、設(shè)計(jì)報(bào)告、視頻演示).zip2.2M2021-03-30 09:52基于STM32 的聯(lián)合調(diào)試偵聽設(shè)備解決方案(原理圖、PCB源文件、調(diào)試工具、視頻).zip16.7M2021-03-30 09:52基于STM32 NUCLEO板設(shè)計(jì)彩色LED照明燈(純cubeMX開發(fā)).zip5.2M2021-03-30 09:52基于stm32 nucleo_L476的智能燈(操作說明+源碼).zip25.7M2021-03-30 09:52電賽一等獎(jiǎng)作品,老人健康監(jiān)測(cè)智能手表(STM32F4主控).zip76.4M2021-03-30 09:52低功耗STM32F411開發(fā)板(原理圖+PCB源文件+官方例程+驅(qū)動(dòng)等).zip9M2021-03-30 09:52(ST大賽三等獎(jiǎng)作品)超聲波自拍神器.zip4.5M2021-03-30 09:52STM32數(shù)字示波器源碼+數(shù)字信號(hào)處理教程、配套實(shí)例.zip33.4M2021-03-30 09:52(大賽作品)STM32F072RB NUCLEO智能家居控制.zip
標(biāo)簽:
上傳時(shí)間: 2022-05-27
上傳用戶:canderile
個(gè)人定制版openmv,使用官方原版openmv4硬件文件修改而來,三次打樣(修改兩次)后實(shí)現(xiàn)全部功能,使用國內(nèi)常用元件,保證都是淘寶容易買到的,并且簡(jiǎn)化一部分電路設(shè)計(jì),去掉BTB接口,直接單板實(shí)現(xiàn),使用FPC鏡頭,焊接個(gè)FPC座就行,免得焊BGA的感光元件,現(xiàn)在只有STM32H743VIT6+OV7725(FPC小鏡頭),一體化設(shè)計(jì),兼容原版尺寸接口,去掉不必要的SWD接口,OV7725獨(dú)立供電,大部分功能已驗(yàn)證過(包括攝像頭、TF卡、串口、SPI屏幕、當(dāng)然肯定有USB連接上位機(jī)),在電賽時(shí)也使用過,好幾個(gè)月了沒出過問題。沒有key,即“盜版 openmv”,除每次彈窗外不影響使用,固件使用DFU刷入,SWD是沒有用的,所以去掉了。 給出原理圖、PCB、PCB工程文件、集成封裝庫等硬件全部文件,Altium Designer 16格式(AD16)。 (使用原版openmv二次修改而來,已包含原版openmv的license文件:master/openmv LICENSE.txt)
上傳時(shí)間: 2022-06-11
上傳用戶:
sscom是一款主要是用于藍(lán)牙的調(diào)試的專業(yè)串口調(diào)試軟件。用戶可以通過該多串口調(diào)試工具來調(diào)試藍(lán)牙,檢測(cè)串口的狀況。該軟件可以及時(shí)顯示存在的串口號(hào),如果用戶增加了usb轉(zhuǎn)串口設(shè)備,串口號(hào)就會(huì)出現(xiàn)在列表內(nèi)。能夠支持110-256000bps波特率,設(shè)置數(shù)據(jù)位(5678),校驗(yàn)(odd,even,mark,space)、停止位(1,1.5,2),并發(fā)送任意的字符串。對(duì)于dtr,rts信號(hào)線也能自由控制輸出狀態(tài)。功能介紹 1.顯示流暢,不容易丟數(shù)據(jù).中文顯示無亂碼. 2.USB串口誤拔不易死機(jī),大部分型號(hào)的USB芯片插回能自動(dòng)恢復(fù)(pl2303除外). 3.通訊方面支持串口和網(wǎng)卡TCP/IP,UDP通訊. 4.波特率支持自定義,最 5.可以實(shí)現(xiàn)“幀頭+數(shù)據(jù)+校驗(yàn)+幀尾”的 6.支持字符串和十六進(jìn)制方式顯示,和加時(shí)間戳分?jǐn)?shù)據(jù)包顯示,支持?jǐn)?shù)據(jù)波形(示波器)顯示. 7.支持字符串和十進(jìn)制方式發(fā)送,支持預(yù)定義99組數(shù)據(jù)串發(fā)送.支持發(fā)送數(shù)據(jù)包加校驗(yàn).支持轉(zhuǎn)義符號(hào)輸入. 8.支持接收數(shù)據(jù)直接保存到文件,也可保存窗口數(shù)據(jù)和原始接收數(shù)據(jù). 9.支持終端仿真,STM32的ISP程序下載功能. 10.窗口大小位置,接收窗口的字體顏色背景色均可保存.
標(biāo)簽: sscom 串口調(diào)試
上傳時(shí)間: 2022-06-12
上傳用戶:
隨著信息時(shí)代的到來,用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:思琦琦
軟件工程、項(xiàng)目管理相關(guān)的書籍眾多,各種理論與技巧也是層出不窮,但面對(duì)現(xiàn)實(shí)環(huán)境,卻總有削足適履之苦。到底哪里才是入手之處呢?又應(yīng)該從哪里開始屬于自己的千里之行呢?筆者結(jié)合多年的實(shí)踐談?wù)勛约? 的感悟,以期能夠給讀者帶來一些啟發(fā)。
標(biāo)簽:
上傳時(shí)間: 2013-04-24
上傳用戶:stewart·
一款最強(qiáng)大的制圖軟件,無需破解,能安裝。如果需要,我這里還有視頻教程,我現(xiàn)在就是跟著視頻學(xué)習(xí)的,感覺很不錯(cuò)。
上傳時(shí)間: 2013-04-24
上傳用戶:hainan_256
卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點(diǎn),被認(rèn)為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實(shí)現(xiàn)約束長(zhǎng)度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點(diǎn)討論了決定Viterbi算法復(fù)雜度和譯碼性能的關(guān)鍵因素,在此基礎(chǔ)上設(shè)計(jì)了采用“串-并”結(jié)合運(yùn)算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測(cè)試通過。本文的主要工作如下: 1.對(duì)輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對(duì)歐氏距離的計(jì)算方法進(jìn)行了簡(jiǎn)化,以便于用硬件電路方式實(shí)現(xiàn)。 2.對(duì)ACS運(yùn)算單元采用了“串-并”結(jié)合的運(yùn)算方式,和全并行的設(shè)計(jì)相比,在滿足譯碼速度的同時(shí),節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲(chǔ)器的組織方式,簡(jiǎn)化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時(shí)序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設(shè)計(jì)的復(fù)雜度。 4.本文中設(shè)計(jì)了一個(gè)仿真平臺(tái),采用Modelsim仿真器對(duì)設(shè)計(jì)進(jìn)行了功能仿真,結(jié)果完全正確。同時(shí)提出了一種在被測(cè)設(shè)計(jì)內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結(jié)果,提高了追蹤錯(cuò)誤的效率。 5.該設(shè)計(jì)在Altera EP1C20 FPGA芯片上通過測(cè)試,最大運(yùn)行時(shí)鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對(duì)譯碼器的綜合結(jié)果和Altera設(shè)計(jì)的Viterbi譯碼器IP核進(jìn)行了性能比較,比較結(jié)果證明本文中設(shè)計(jì)的Viterbi譯碼器具有很高的工程實(shí)用價(jià)值。
標(biāo)簽: Viterbi FPGA 軟判決 譯碼器
上傳時(shí)間: 2013-07-23
上傳用戶:葉山豪
嵌入式CC++語言的,對(duì)嵌入式開發(fā)人員有相當(dāng)好的幫助作用,其中精華之處讓我受益匪淺,希望能幫助大家
標(biāo)簽: cc 嵌入式 經(jīng)驗(yàn)
上傳時(shí)間: 2013-04-24
上傳用戶:myworkpost
STM32F107 串口1實(shí)現(xiàn)收發(fā)功能,其中接收是用中斷來接收,還有GPIO 的輸入輸出功能 測(cè)試
上傳時(shí)間: 2013-05-26
上傳用戶:hbsunhui
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1