通過(guò)CPld實(shí)現(xiàn)串行通信之VHDL語(yǔ)言,好看易懂
標(biāo)簽: CPld VHDL 串行通信 語(yǔ)言
上傳時(shí)間: 2014-01-20
上傳用戶:hewenzhi
CPld FPGA常用protel庫(kù).rar
標(biāo)簽: protel CPld FPGA
上傳時(shí)間: 2014-01-24
上傳用戶:zhuimenghuadie
基于CPld的棋類比賽計(jì)時(shí)時(shí)鐘,第一個(gè)CNT60實(shí)現(xiàn)秒鐘計(jì)時(shí)功能,第二個(gè)CNT60實(shí)現(xiàn)分鐘的計(jì)時(shí)功能,CTT3完成兩小時(shí)的計(jì)時(shí)功能。秒鐘計(jì)時(shí)模塊的進(jìn)位端和開關(guān)K1相與提供分鐘的計(jì)時(shí)模塊使能,當(dāng)秒種計(jì)時(shí)模塊計(jì)時(shí)到59時(shí)向分種計(jì)時(shí)模塊進(jìn)位,同時(shí)自己清零。同理分種計(jì)時(shí)模塊到59時(shí)向CTT3小時(shí)計(jì)時(shí)模塊進(jìn)位,到1小時(shí)59分59秒時(shí),全部清零。同時(shí),開關(guān)K1可以在兩小時(shí)內(nèi)暫停秒鐘計(jì)時(shí)模塊,分鐘計(jì)時(shí)模塊和小時(shí)計(jì)時(shí)模塊。各模塊的VHDL語(yǔ)言描述如下:
標(biāo)簽: CPld CNT 計(jì)時(shí) 60
上傳時(shí)間: 2015-08-18
上傳用戶:aeiouetla
介紹了用ALTERA公司MAX7000系列CPld芯片實(shí)現(xiàn)單片機(jī)與PC104ISA總線接口之間的關(guān)行通信。給出了系統(tǒng)設(shè)計(jì)方法及程序源代碼。
標(biāo)簽: ALTERA 7000 CPld 104
上傳時(shí)間: 2015-08-19
上傳用戶:lingzhichao
CPld下的A/D轉(zhuǎn)換器TCL5510驅(qū)動(dòng)源碼
標(biāo)簽: CPld 5510 TCL 轉(zhuǎn)換器
上傳用戶:小鵬
用CPld控制曼徹斯特編解碼器,很詳細(xì)的文字說(shuō)明。
標(biāo)簽: CPld 控制 曼徹斯特 編解碼器
上傳時(shí)間: 2015-08-23
上傳用戶:lizhizheng88
學(xué)習(xí)FPGA CPld的入門文檔,比較適合初學(xué)者
標(biāo)簽: FPGA CPld 文檔
上傳時(shí)間: 2015-08-24
上傳用戶:許小華
介紹了如何基于CPld開發(fā)單片機(jī),其中詳細(xì)介紹了單片機(jī)的結(jié)構(gòu)和工作原理以及CPld的詳細(xì)開發(fā)技術(shù)
標(biāo)簽: CPld 單片機(jī)
上傳時(shí)間: 2013-12-24
上傳用戶:s363994250
CPld fpga 一些應(yīng)用實(shí)例程序的源代碼.
標(biāo)簽: CPld fpga 應(yīng)用實(shí)例 程序
上傳時(shí)間: 2015-08-28
上傳用戶:王慶才
剛剛學(xué)習(xí)CPld的絕對(duì)有用,這是由altera公司MAX7000s系列組成的最小系統(tǒng),CPld為EPM7064,封裝PLCC,絕對(duì)完整,包括原理圖和PCB圖,板子已經(jīng)調(diào)試成功,注意用protel DXP打開,特別適合于CPld初學(xué)者。
標(biāo)簽: CPld
上傳用戶:Pzj
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1