TLV1544與TMS320VC5402通過(guò)串行口連接,此時(shí),A/D轉(zhuǎn)換芯片作為從設(shè)備,DSP提供幀同步和輸入/輸出時(shí)鐘信號(hào)。TLV1544與DSP之間數(shù)據(jù)交換的時(shí)序圖如圖3所示。 開(kāi)始時(shí), 為高電平(芯片處于非激活狀態(tài)),DATA IN和I/OCLK無(wú)效,DATAOUT處于高阻狀態(tài)。當(dāng)串行接口使CS變低(激活),芯片開(kāi)始工作,I/OCLK和DATAIN能使DATA OUT不再處于高阻狀態(tài)。DSP通過(guò)I/OCLK引腳提供輸入/輸出時(shí)鐘8序列,當(dāng)由DSP提供的幀同步脈沖到來(lái)后,芯片從DATA IN接收4 b通道選擇地址,同時(shí)從DATAOUT送出的前一次轉(zhuǎn)換的結(jié)果,由DSP串行接收。I/OCLK接收DSP送出的輸入序列長(zhǎng)度為10~16個(gè)時(shí)鐘周期。前4個(gè)有效時(shí)鐘周期,將從DATAIN輸入的4 b輸入數(shù)據(jù)裝載到輸入數(shù)據(jù)寄存器,選擇所需的模擬通道。接下來(lái)的6個(gè)時(shí)鐘周期提供模擬輸入采樣的控制時(shí)間。模擬輸入的采樣在前10個(gè)I/O時(shí)鐘序列后停止。第10個(gè)時(shí)鐘沿(確切的I/O時(shí)鐘邊緣,即上升沿或下降沿,取決于操作的模式選擇)將EOC變低,轉(zhuǎn)換開(kāi)始。
上傳時(shí)間: 2014-12-05
上傳用戶:yepeng139
英文論文78頁(yè),Dynamic Storage Allocation -A Survey and Critical Review by PaulR.Wilson at CS Dept.德州奧斯丁 講動(dòng)態(tài)存儲(chǔ)分配,個(gè)人感覺(jué)不錯(cuò)
上傳時(shí)間: 2015-11-10
上傳用戶:z1191176801
從表面上看,保護(hù)模式和實(shí)模式并沒(méi)有太大的區(qū)別,二者都使用了內(nèi)存段、中斷和設(shè)備驅(qū)動(dòng)來(lái)處理硬件,但二者有很多不同之處。我們知道,在實(shí)模式中內(nèi)存被劃分成段,每個(gè)段的大小為64KB,而這樣的段地址可以用16位來(lái)表示。內(nèi)存段的處理是通過(guò)和段寄存器相關(guān)聯(lián)的內(nèi)部機(jī)制來(lái)處理的,這些段寄存器(CS、DS、 SS和ES)的內(nèi)容形成了物理地址的一部分。具體來(lái)說(shuō),最終的物理地址是由16位的段地址和16位的段內(nèi)偏移地址組成的。用公式表示為:物理地址=左移4位的段地址+偏移地址。
標(biāo)簽: 表面
上傳時(shí)間: 2015-11-16
上傳用戶:manking0408
用凌陽(yáng)SPCE061A在LCD上顯示文字、圖形 A0-A7連接LCD的DB0-DB7,B3、B4、B5連接LCD的A0、R/W、EP,LCD的CS可連接到DGND
上傳時(shí)間: 2013-12-22
上傳用戶:2404
5045的底層操作程序,使用時(shí)根據(jù)實(shí)際接線情況對(duì)程序中管腳定義部分做適當(dāng)修改 //定義管腳 sbit SCK=P3^4 //時(shí)鐘 sbit SI=P3^5 //CPU--->5045 sbit SO=P3^5 //5045-->CPU sbit CS=P3^6 //片選
上傳時(shí)間: 2014-01-01
上傳用戶:tb_6877751
TLC549是一種采用8位逐次逼近式工作的A/D轉(zhuǎn)換器。內(nèi)部包含系統(tǒng)時(shí)鐘、采樣和保持、8位A/D轉(zhuǎn)換器、數(shù)據(jù)寄存器以及控制邏輯電路。TLC549每25uS重復(fù)一次“輸入—轉(zhuǎn)換—輸出”。器件有兩個(gè)控制輸入:I/O CLOCK和片選(CS)。 內(nèi)部系統(tǒng)時(shí)鐘和I/O CLOCK可獨(dú)立使用。應(yīng)用電路的設(shè)計(jì)只需利用I/O時(shí)鐘啟動(dòng)轉(zhuǎn)換或讀出轉(zhuǎn)換結(jié)果。當(dāng)CS為高電平時(shí),DATA OUT處于高阻態(tài)且I/O時(shí)鐘被禁止。
標(biāo)簽: TLC 549 8位 轉(zhuǎn)換器
上傳時(shí)間: 2014-01-17
上傳用戶:qiaoyue
LTC1446是一種采用12位逐次逼近式工作的A/D轉(zhuǎn)換器。內(nèi)部包含系統(tǒng)時(shí)鐘、采樣和保持、12位A/D轉(zhuǎn)換器、數(shù)據(jù)寄存器以及控制邏輯電路。LTC1446每25uS重復(fù)一次“輸入——轉(zhuǎn)換——輸出”。器件有兩個(gè)控制輸入:DIN CLK和片選(CS)。 內(nèi)部系統(tǒng)時(shí)鐘和DIN CLK可獨(dú)立使用。應(yīng)用電路的設(shè)計(jì)只需利用時(shí)鐘啟動(dòng)轉(zhuǎn)換或讀出轉(zhuǎn)換結(jié)果。當(dāng)CS為高電平時(shí), Dout處于高阻態(tài)且DIN時(shí)鐘被禁止。
標(biāo)簽: 1446 LTC 轉(zhuǎn)換器 25
上傳時(shí)間: 2014-01-23
上傳用戶:450976175
G729信源編譯碼C程序,實(shí)現(xiàn)ACELP語(yǔ)音編譯碼,希望對(duì)同仁有用
上傳時(shí)間: 2014-01-14
上傳用戶:comua
SD卡和AIC23數(shù)字音頻輸出實(shí)驗(yàn), FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,Quartus中將CS置低(器件地址0011010)。 2、數(shù)字音頻接口使用了組件FreeDev_aic23,有三種測(cè)試和應(yīng)用 模式,中斷結(jié)合DMA方式能在NIOS II中采集和發(fā)送數(shù)據(jù)。中斷信號(hào) 產(chǎn)生于模塊中FIFO緩沖區(qū)的半滿信號(hào),讀取數(shù)據(jù)端口自動(dòng)清除中斷 請(qǐng)求信號(hào)。 3、I2C IP 和FreeDev_aic23 IP分別在Quartus 工程目錄中 4、SD卡讀寫(xiě)通過(guò)SD_DAT0、SD_CLK、SD_CMD三個(gè)PIO信號(hào)線用軟件 控制時(shí)序。 5、該范例讀SD卡數(shù)據(jù),通過(guò)DMA將Buffer數(shù)據(jù)送到FreeDev_aic23的 FIFO中實(shí)現(xiàn)數(shù)據(jù)播放。 6、SD卡中的數(shù)據(jù)必須是以48K*16bit保存的采樣數(shù)據(jù)。數(shù)據(jù)可以通過(guò)SD讀卡器寫(xiě)入。
標(biāo)簽: AIC FreeDev Audio Board
上傳時(shí)間: 2013-12-09
上傳用戶:aix008
一個(gè)基于WEB的考試系統(tǒng),CS結(jié)構(gòu),ASP
標(biāo)簽: WEB
上傳時(shí)間: 2015-12-15
上傳用戶:lanjisu111
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1