this a book whicksoa xsdCSAok ac saa as c c dsa sa CSA sas cdsa CSA c sac sa CSA CSA sa dsa
標(biāo)簽: CSA dsa sa whicksoa
上傳時(shí)間: 2014-01-17
上傳用戶:zhengzg
CSA() 加擾解擾算法(DVB-C中用到)。內(nèi)有實(shí)現(xiàn)源碼
標(biāo)簽: DVB-C CSA 算法 源碼
上傳時(shí)間: 2016-01-19
上傳用戶:hoperingcong
新型的浮點(diǎn)乘法器 用CSA來實(shí)現(xiàn)可以用在浮點(diǎn)乘法器的地方
標(biāo)簽: CSA 浮點(diǎn) 乘法器
上傳時(shí)間: 2016-12-27
上傳用戶:wff
該算法為基于克隆選擇原理的人工免疫算法。CSA算法對(duì)一些函數(shù)求極值,可比較各自的特點(diǎn)。
標(biāo)簽: 算法 CSA 克隆 人工免疫
上傳時(shí)間: 2017-02-21
上傳用戶:wpt
MAC-4bit verilog source code with CSA style
標(biāo)簽: verilog source style code
上傳時(shí)間: 2014-01-13
上傳用戶:小碼農(nóng)lz
隨著數(shù)字視頻廣播的發(fā)展,觀眾將會(huì)面對(duì)越來越多綜合或?qū)iT頻道的選擇,欣賞到更高品質(zhì),更多服務(wù)的節(jié)目。而廣播業(yè)者則要為這些節(jié)目的版權(quán)購買,制作而承受更高的成本,單純的廣告收入已經(jīng)不夠。要求對(duì)用戶收取一定的收視費(fèi)用,而另一方面,調(diào)查也顯示用戶是愿意預(yù)付一定費(fèi)用以獲得更好服務(wù)的。條件接受系統(tǒng)(Conditional Access system)就是為了商業(yè)目的而對(duì)某些廣播服務(wù)實(shí)施接入控制,決定一個(gè)數(shù)字接受設(shè)備能否將特定的廣播節(jié)目展現(xiàn)給最終用戶的系統(tǒng)。CA技術(shù)要求既能使用戶自由選擇收看節(jié)目又能保護(hù)廣播業(yè)者的利益,確算只有已支付了或即將支付費(fèi)用的用戶才能收看到所選的電視節(jié)目。在數(shù)字電視領(lǐng)域中,CA系統(tǒng)無疑將成為發(fā)展新服務(wù)的必需條件。但是在不同的運(yùn)營(yíng)商可能會(huì)使用不同的CA系統(tǒng),在不同的CA系統(tǒng)之間進(jìn)行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個(gè)用戶接收設(shè)備中應(yīng)集成相應(yīng)的解擾模塊。在我國(guó)國(guó)家標(biāo)準(zhǔn)--數(shù)字電視條件接收系統(tǒng)GY/Z 175-2001的附錄H中有詳細(xì)的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。可以說,F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。 首先本文簡(jiǎn)要介紹CA系統(tǒng)的目的和組成,F(xiàn)PGA的結(jié)構(gòu)和原理,優(yōu)勢(shì)。然后介紹了利用FPGA來實(shí)現(xiàn)CA系統(tǒng)主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結(jié)構(gòu),軟件仿真,劃分硬件模塊,硬件性能分析,驗(yàn)證平臺(tái)構(gòu)建,硬件實(shí)現(xiàn)等。 然后對(duì)以上各個(gè)部分做詳細(xì)的闡述。同時(shí)為了指導(dǎo)FPGA設(shè)計(jì),給出了FPGA的結(jié)構(gòu)和原理與FPGA設(shè)計(jì)的基本原則、設(shè)計(jì)的基本技巧、設(shè)計(jì)的基本流程; 最后給出了該加擾系統(tǒng)的測(cè)試與驗(yàn)證方法以及驗(yàn)證和測(cè)試結(jié)果。
標(biāo)簽: FPGA CSA 算法
上傳時(shí)間: 2013-06-22
上傳用戶:chongchong2016
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對(duì)象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對(duì)數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢(shì),提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對(duì)FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對(duì)各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對(duì)FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對(duì)于實(shí)際的碼流來說,具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時(shí)序;包處理模塊實(shí)現(xiàn)對(duì)加密后數(shù)據(jù)的包處理。最后對(duì)條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢(shì)。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對(duì)數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時(shí)間: 2013-07-03
上傳用戶:www240697738
安裝自由的小型·薄型電源。為控制盤的小型化作出貢獻(xiàn)• 寬22.5mm×高85mm×進(jìn)深.96.5mm的小型 ·薄型尺寸。•3種安裝方向。 (標(biāo)準(zhǔn)、 水平、 向上)• 面板可直接并列安裝。• 安全標(biāo)準(zhǔn) :通過了UL508/60950-1/1604、 CSA C22.2 No.14/60950-1/213、EN50178(=VDE0160)、 EN60950-1(=VDE0805)。
標(biāo)簽: S8VS 120 180 15
上傳時(shí)間: 2014-01-23
上傳用戶:wwwe
符合全球標(biāo)準(zhǔn)的小巧電源•35~150 W容量支持5 V, 12 V和24 V輸出電壓(100 W, 150 W: 僅24 V型)• 支持DIN導(dǎo)軌安裝• 安全標(biāo)準(zhǔn) : UL 508/60950-1, EN 60950-1CSA C22.2 No. 60950-1
標(biāo)簽: S8JX 100 150 35
上傳時(shí)間: 2014-04-17
上傳用戶:fklinran
•經(jīng)過時(shí)間顯示窗口大,看起來容易。•采用AC24~240V/DC12~240V的自由電源方式。且DC規(guī)格無需指定極性。•可以通過動(dòng)作功能切換開關(guān)選擇8個(gè)動(dòng)作功能。•通過時(shí)間設(shè)定開關(guān)和時(shí)間單位開關(guān)的組合操作,實(shí)現(xiàn)0.1秒~9990小時(shí)的多個(gè)時(shí)間規(guī)格。•裝備各種外部信號(hào)輸入功能。可以和各種無接點(diǎn)設(shè)備連接。•通過UL、CSA標(biāo)準(zhǔn)。符合EMC標(biāo)準(zhǔn)(EN61812-1)、對(duì)應(yīng)CE標(biāo)記。
標(biāo)簽: H3CA 定時(shí)器
上傳時(shí)間: 2013-11-12
上傳用戶:781354052
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1