本文主要是以信號完整性理論(包括傳輸線理論)和電源完整性理論為基礎(chǔ),對“1.0GSPS高速解調(diào)電路板”進行分析、設(shè)計與仿真。首先在對傳輸線理論進行介紹的基礎(chǔ)上,詳細(xì)的分析了反射與串?dāng)_產(chǎn)生的原理,對數(shù)字系統(tǒng)的時序分析進行了闡述,并介紹了差分傳輸方式。然后對電源完整性理論進行闡述,引入了電源阻抗的概念,結(jié)合對電容參數(shù)的分析闡述了其對阻抗控制的作用。最后,結(jié)合“基于FPGA的2.0G高速解調(diào)電路板”設(shè)計實例,應(yīng)用Cadence軟件進行設(shè)計和仿真,首先確定關(guān)鍵網(wǎng)絡(luò)并對其進行信號完整性的仿真,通過預(yù)仿真進行布局布線并最后通過后仿真驗證。通過電源完整性的仿真確定了去耦電容選布方案,將電源阻抗控制在目標(biāo)阻抗之內(nèi)。通過研究發(fā)現(xiàn),高速電路中的信號完整性和電源完整性的問題,是可以通過分析和仿真加以控制和改善的。與傳統(tǒng)的電路設(shè)計相比,這種帶有仿真、分析功能的新的高速電路設(shè)計方法,可以提高設(shè)計的效率和可靠性,縮短設(shè)計周期。
標(biāo)簽:
allegro
電路設(shè)計
上傳時間:
2022-07-11
上傳用戶:wangshoupeng199