適用范圍: Cadence Allegro 15.2 Mentor CAM350 8.7
上傳時間: 2013-11-16
上傳用戶:洛木卓
Cadence Allegro印制電路板設(shè)計610,作為Allegro系統(tǒng)互連設(shè)計平臺的一個600系列產(chǎn)品,是一個完整的、高性能印制電路板設(shè)計套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計提供了一個交互式、約束驅(qū)動的設(shè)計環(huán)境。它允許用戶在設(shè)計過程的任意階段定義、管理和驗證關(guān)鍵的高速信號,并能抓住今天最具挑戰(zhàn)性的設(shè)計問題。Allegro印制電路板設(shè)計610提高了設(shè)計效率和縮短設(shè)計周期,讓你的產(chǎn)品盡快進入量產(chǎn)。
標簽: Allegro 610 印制 電路板設(shè)計
上傳時間: 2013-10-31
上傳用戶:牧羊人8920
系統(tǒng)組成.......................................................................................................................................................... 31.1 庫 ...................................................................................................................................................... 31.2 原理圖輸入 ...................................................................................................................................... 31.3 設(shè)計轉(zhuǎn)換和修改管理 ....................................................................................................................... 31.4 物理設(shè)計與加工數(shù)據(jù)的生成 ........................................................................................................... 31.5 高速 PCB 規(guī)劃設(shè)計環(huán)境.................................................................................................................. 32 Cadence 設(shè)計流程........................................................................................................................................... 33 啟動項目管理器.............................................................................................................................................. 4第二章 Cadence 安裝................................................................................................ 6第三章 CADENCE 庫管理..................................................................................... 153.1 中興EDA 庫管理系統(tǒng)...................................................................................................................... 153.2 CADENCE 庫結(jié)構(gòu)............................................................................................................................ 173.2.1 原理圖(Concept HDL)庫結(jié)構(gòu):........................................................................................ 173.2.2 PCB 庫結(jié)構(gòu):............................................................................................................................. 173.2.3 仿真庫結(jié)構(gòu): ............................................................................................................................. 18第四章 公司的 PCB 設(shè)計規(guī)范............................................................................... 19第五章常用技巧和常見問題處理......................................................................... 19
上傳時間: 2013-10-31
上傳用戶:ligi201200
2012TI杯陜西賽題H題,2012TI杯陜西賽題B題--頻率補償電路.
上傳時間: 2013-10-07
上傳用戶:ysystc670
PSHLY-B回路電阻測試儀介紹
上傳時間: 2013-11-05
上傳用戶:木子葉1
針對目前使用的RS232接口數(shù)字化B超鍵盤存在PC主機啟動時不能設(shè)置BIOS,提出一種PS2鍵盤的設(shè)計方法。基于W78E052D單片機,采用8通道串行A/D轉(zhuǎn)換器設(shè)計了8個TGC電位器信息采集電路,電位器位置信息以鍵盤掃描碼序列形式發(fā)送,正交編碼器信號通過XC9536XL轉(zhuǎn)換為單片機可接收的中斷信號,軟件接收到中斷信息后等效處理成按鍵。結(jié)果表明,在滿足開機可設(shè)置BIOS同時,又可實現(xiàn)超聲特有功能,不需要專門設(shè)計驅(qū)動程序,接口簡單,成本低。 Abstract: Aiming at the problem of the digital ultrasonic diagnostic imaging system keyboard with RS232 interface currently used couldn?蒺t set the BIOS when the PC boot, this paper proposed a design method of PS2 keyboards. Based on W78E052D microcontroller,designed eight TGC potentiometers information acquisition circuit with 8-channel serial A/D converter, potentiometer position information sent out with keyboard scan code sequentially.The control circuit based on XC9536 CPLD is used for converting the mechanical actions of the encoders into the signals that can be identified by the MCU, software received interrupt information and equivalently treatmented as key. The results show that the BIOS can be set to meet the boot, ultrasound specific functionality can be achieved at the same time, it does not require specially designed driver,the interface is simple and low cost.
上傳時間: 2013-10-10
上傳用戶:asdfasdfd
TKS仿真器B系列快速入門
上傳時間: 2013-10-31
上傳用戶:aix008
完整性高的FPGA-PCB系統(tǒng)化協(xié)同設(shè)計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復(fù)雜的設(shè)計及在設(shè)計初級產(chǎn)生最佳的I/O引腳規(guī)劃,并可透過FSP做系統(tǒng)化的設(shè)計規(guī)劃,同時整合logic、schematic、PCB同步規(guī)劃單個或多個FPGA pin的最佳化及l(fā)ayout placement,借由整合式的界面以減少重復(fù)在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節(jié)省更多的走線空間或疊構(gòu)。 Specifying Design Intent 在FSP整合工具內(nèi)可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內(nèi)的包裝,預(yù)先讓我們同步規(guī)劃FPGA設(shè)計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-11-06
上傳用戶:wwwe
一個簡單好用的B+樹算法實現(xiàn)
上傳時間: 2015-01-04
上傳用戶:縹緲
一個用Basic實現(xiàn)的B-Tree算法
上傳時間: 2013-12-30
上傳用戶:ccclll
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1