亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Circuit

  • This Circuit is a nice edge detector that gives you synchronous notification of edges on your input

    This Circuit is a nice edge detector that gives you synchronous notification of edges on your input signal. There s no excuse for not doing this it s a tiny Circuit in just five lines of Verilog.

    標簽: notification synchronous detector Circuit

    上傳時間: 2017-09-18

    上傳用戶:xieguodong1234

  • Analog-Circuit-V(新概念模擬電路-電源電路-信號源和電源)

    Analog-Circuit-V(新概念模擬電路-電源電路-信號源和電源)

    標簽: 電源 新概念模擬電路

    上傳時間: 2021-11-14

    上傳用戶:aben

  • Analog-Circuit-IV(模擬電路-信號處理電路)

    Analog-Circuit-IV(新概念模擬電路-信號處理電路)

    標簽: 電路處理 新概念模擬電路

    上傳時間: 2021-11-14

    上傳用戶:得之我幸78

  • Analog-Circuit-III(模擬電路-運放電路的頻率特性和濾波器)

    Analog-Circuit-III(新概念模擬電路-運放電路的頻率特性和濾波器)

    標簽: 濾波器 電路 新概念模擬電路

    上傳時間: 2021-11-14

    上傳用戶:kingwide

  • 模擬集成電路的三大圣經之一,CMOS.Analog.Circuit.Design.2e.by.P.E.Allen

    CMOS.Analog.Circuit.Design.2e.by.P.E.Allen模擬集成電路的三大圣經之一

    標簽: 模擬電路

    上傳時間: 2022-05-04

    上傳用戶:

  • Electronic Devices and Circuit Theory 11th Edition

    Electronic Devices and Circuit Theory 電子器件與電路理論英文版,非常好的一本書,原版書籍售價上千的。本文檔共927頁,高清文字版,帶書簽。

    標簽: 電子器件 電路

    上傳時間: 2022-06-29

    上傳用戶:默默

  • 原版英文PDF電子書免費下載:Digital Integrated Circuit Design From VLSI Architectures to CMOS Fabrication,891頁

    原版英文PDF電子書免費下載:Digital Integrated Circuit Design From VLSI Architectures to CMOS Fabrication,891頁 本書從架構和算法講起,介紹了功能驗證、vhdl建模、同步電路設計、異步數據獲取、能耗與散熱、信號完整性、物理設計、設計驗證等必備技術,還講解了vlsi經濟運作與項目管理,并簡單闡釋了cmos技術的基礎知識,全面涵蓋了數字集成電路的整個設計開發過程。 本書既可以作為高等院校微電子、電子技術等相關專業高年級師生和研究生的參考教材,也可供半導體行業工程師參考。 現代電子系統日益復雜,隨著半導體工藝水平的提高,單芯片的集成度和功能得以不斷增強,其設計復雜度和各種風險也隨之變大,甚至影響到投資者對研發新的更復雜系統芯片的信心。但是,為了有效降低便攜式移動系統的產品單位成本和能量消耗,同時為了在產品獨特性方面有競爭力,越來越多的電子產品仍然必須采用專用芯片解決方案。因此,深入了解數字集成電路設計的基本方法和關鍵問題,并明確開發過程的各個實踐環節存在的風險,就變得十分必要。 本書是一本將超大規模數字電路基本概念原理與工程實踐管理相結合的綜合性教材。作者根據自己多年的教學和工程實踐經驗,從工程實踐的關鍵問題出發,對超大規模數字電路的全部講授內容進行了一次全新的梳理,形成了清晰的解決思路。在數字集成電路設計的各個環節,作者重點闡述了設計研制中必須考慮的關鍵因素,在豐富經驗基礎上對設計中常常出現的問題進行了詳盡的討論,可以幫助研究生和資深工程師完善自身的設計經驗和能力,也可以幫助項目管理者明確各個環節的工作重點,規避研發環節的風險。 本書和其他數字集成電路教科書相比,有兩個突出的特點。第一是自頂向下的組織方式,從算法的架構設計開始,討論了同步設計的各種時鐘技術、設計驗證、散熱和封裝問題,還討論了VLSI(超大規模集成電路)經濟學與項目管理。讀者可以根據自身需要直接閱讀感興趣的章節,而不需要很多半導體物理與器件方面的知識。第二是實用性。本書用了相當多的篇幅討論了工程實踐的問題,例如給出了一個很好的設計數據組織方法,還有很多檢查列表與提醒。 在目前的集成電路項目里,大量使用了重用的虛擬元件,通常有十幾個到幾十個時鐘,驗證工作量也要占到整個項目周期和投資的50%~70%,關于虛擬元件、時鐘方案、VLSI經濟學、項目管理、功能驗證、設計驗證等內容的討論都可以直接作為實際項目實踐的參考。總之,本書的內容相當全面并有一定深度,基本涵蓋了數字集成電路設計的各個方面,非常適合用作學習數字集成電路設計的高年級本科生與研究生的教科書,也適合作為正在從事數字集成電路開發的工程人員的參考書。

    標簽:

    上傳時間: 2022-06-30

    上傳用戶:kristycreasy

  • 嵌入式視頻監控系統的FPGA圖像處理子系統設計.rar

    隨著圖像處理技術的不斷發展,圖像處理技術在國民經濟和社會生活的各個方面都得到了廣泛的運用。與此同時,人們對圖像處理的要求也越來越高。傳統的數字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數字信號處理器(Digital Signal Process)。進入20世紀以來,伴隨著半導體技術的發展,現場可編程門陣列FPGA以其應用靈活、集成度高、功能強大、設計周期短、開發成本低的特點,越來越多地被應用在圖像處理領域。大量實踐證明,FPGA的并行處理能力與流水線作業能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統有著廣闊的發展前景。 本文研究的是一個在嵌入式視頻監控系統下的圖像預處理子系統。首先實現了一個通用可重復配置的圖像處理算法研究硬件平臺,完成圖像的采集、接收、處理、存儲、輸出等功能。由于FPGA本身具有完全的可重復配置性,所以該架構的硬件平臺可以很方便的升級和重復配置。其次在該平臺上,本文使用Verilog HDL硬件語言在FPGA芯片上實現了多種圖像預處理算法。在實現過程中,為了充分發揮FPGA在并行處理方面的強大功能,本文對算法做了一定的改進,使其盡量能使用并行處理的方式來完成。實驗結果表明,本圖像預處理系統能在毫秒級高速地完成多種圖像算法,完全能夠滿足視頻監控系統50幀/秒的輸出要求。 最后根據視頻監控系統在實際運用中出現的噪聲類型多樣化的情況,我們設計了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對下一幅圖像的噪聲采用更有針對性的圖像處理方法。

    標簽: FPGA 嵌入式視頻 圖像處理

    上傳時間: 2013-05-20

    上傳用戶:gundamwzc

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • 基于FPGA的磁盤陣列控制器的硬件設計與實現.rar

    隨著存儲技術的迅速發展,存儲業務需求的不斷增長,獨立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統的性能。磁盤陣列技術采用硬件和軟件兩種方式實現,軟件RAID(Redundant Array of Independent Disks)主要利用操作系統提供的軟件實現磁盤冗余陣列功能,對系統資源利用率高,節省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術實現RAID控制器硬件設計,完成磁盤陣列啟動、數據緩存(Cache)以及數據XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統設計方案:獨立微處理器和較大容量的內存;實現RAID級別遷移,在線容量擴展,在線數據熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內置硬PowerPC完成RAID服務器部分配置和管理工作,運行Linux操作系統、RAID管理軟件等。控制器既可以作為RAID控制卡在服務器上使用,也可作為一個獨立的系統,成為磁盤陣列的調試平臺。 隨著集成電路的發展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實現時分別從疊層設計、布局、電源完整性、阻抗匹配和串擾等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進行了信號完整性分析及仿真。

    標簽: FPGA 磁盤陣列 控制器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

主站蜘蛛池模板: 海安县| 饶阳县| 水富县| 军事| 特克斯县| 永定县| 吉水县| 阿克陶县| 大埔县| 德安县| 鄂伦春自治旗| 独山县| 香河县| 锡林浩特市| 专栏| 黄龙县| 凯里市| 宣汉县| 通化市| 军事| 资源县| 仁化县| 丰镇市| 阿图什市| 北宁市| 莱芜市| 且末县| 呼和浩特市| 田林县| 会理县| 永康市| 霍城县| 嘉峪关市| 崇左市| 普陀区| 汤原县| 深水埗区| 宁化县| 长武县| 连南| 红安县|