亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

Cpci

CompactPCI(CompactPeripheralComponentInterconnect)簡(jiǎn)稱(chēng)Cpci,中文又稱(chēng)緊湊型PCI,是國(guó)際工業(yè)計(jì)算機(jī)制造者聯(lián)合會(huì)(PCIIndustrialComputerManufacturer'sGroup,簡(jiǎn)稱(chēng)PICMG)于1994提出來(lái)的一種總線(xiàn)接口標(biāo)準(zhǔn)。
  • 基于PCI9054和LTC4240的Cpci總線(xiàn)接口設(shè)計(jì)

    基于PCI9054和LTC4240的Cpci總線(xiàn)接口設(shè)計(jì)             

    標(biāo)簽: pci9054 ltc4240 Cpci總線(xiàn) 接口

    上傳時(shí)間: 2022-07-17

    上傳用戶(hù):

  • 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).rar

    國(guó)家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合Cpci總線(xiàn)標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對(duì)基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對(duì)SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和Cpci總線(xiàn)接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲(chǔ)器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲(chǔ)器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 Cpci總線(xiàn)接口包括PCI核、PCI核的配置模塊以及用戶(hù)邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來(lái)實(shí)現(xiàn)Cpci總線(xiàn)接口。PCI核作為PCI總線(xiàn)與用戶(hù)邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對(duì)PCI核進(jìn)行配置,得到用戶(hù)需要的PCI核;用戶(hù)邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來(lái)提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL和VHDL,在開(kāi)發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線(xiàn),利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫(xiě)WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫(xiě)相應(yīng)的測(cè)試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。

    標(biāo)簽: FPGA SCI 串行通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):竺羽翎2222

  • 高速并行信號(hào)處理板數(shù)據(jù)接口與控制的FPGA設(shè)計(jì)

    隨著信息社會(huì)的發(fā)展,人們要處理的各種信息總量變得越來(lái)越大,尤其在處理大數(shù)據(jù)量與實(shí)時(shí)處理數(shù)據(jù)方面,對(duì)處理設(shè)備的要求是非常高的。為滿(mǎn)足這些要求,實(shí)時(shí)快速的各種CPU、處理板應(yīng)運(yùn)而生。這類(lèi)CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類(lèi)板卡要求與外部設(shè)備通訊,同時(shí)也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號(hào)處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計(jì)。 本文首先介紹了通用信號(hào)處理板的應(yīng)用開(kāi)發(fā)背景,包括此類(lèi)板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線(xiàn)概況,同時(shí)說(shuō)明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號(hào)處理板與Cpci的J1口的設(shè)計(jì)時(shí)序;介紹了DDR存儲(chǔ)器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲(chǔ)器接口的設(shè)計(jì)時(shí)序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計(jì)了板卡與DSP的接口時(shí)序。 再次,介紹了Altera公司FPGA的程序設(shè)計(jì)流程,并使用VHDL語(yǔ)言編程完成各個(gè)模塊之間的數(shù)據(jù)傳遞,并重點(diǎn)介紹了DDR控制核的編寫(xiě)。 再次,介紹了WDM驅(qū)動(dòng)程序的結(jié)構(gòu),程序設(shè)計(jì)方法等。 最后,通過(guò)從工控機(jī)向通用信號(hào)處理板寫(xiě)連續(xù)遞增的數(shù)據(jù)驗(yàn)證了整個(gè)系統(tǒng)已經(jīng)正常工作。實(shí)現(xiàn)了信號(hào)處理板內(nèi)部數(shù)據(jù)通道設(shè)計(jì)以及與外部接口的通訊;并且還提到了對(duì)此設(shè)計(jì)以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計(jì)完成了處理板各接口時(shí)序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計(jì),使數(shù)據(jù)可以從Cpci準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫(xiě)了DSP的測(cè)試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫(xiě)。 4、完成了PCI驅(qū)動(dòng)程序的編寫(xiě)。

    標(biāo)簽: FPGA 高速并行 信號(hào)處理板 數(shù)據(jù)接口

    上傳時(shí)間: 2013-06-30

    上傳用戶(hù):唐僧他不信佛

  • 圖像預(yù)處理及DSPCpci橋接設(shè)計(jì)

    實(shí)時(shí)紅外圖像處理是紅外成像制導(dǎo)的關(guān)鍵技術(shù)。本課題來(lái)源于兵器工業(yè)部第209研究所承擔(dān)研制的紅外成像制導(dǎo)技術(shù)背景下的紅外圖像信息處理機(jī)項(xiàng)目。 本文在總結(jié)國(guó)內(nèi)外研究現(xiàn)狀的基礎(chǔ)上,做了大量紅外圖像信息處理系統(tǒng)硬件部分的設(shè)計(jì)工作。主要有以下幾點(diǎn): 1.系統(tǒng)方案和總體結(jié)構(gòu)設(shè)計(jì) 在分析比較目前幾種主流系統(tǒng)方案后,將紅外圖像處理機(jī)設(shè)計(jì)成“雙FPGA+雙DSP+Cpci”結(jié)構(gòu)。選用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作為系統(tǒng)高層算法處理的核心處理器,選用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作為底層算法處理和接口控制的核心,選用高速Cpci總線(xiàn)作為紅外圖像信息處理機(jī)與主機(jī)的通訊橋梁。 2.FPGA部分的設(shè)計(jì)是本課題的核心,對(duì)FPGA部分進(jìn)行了設(shè)計(jì)和調(diào)試 (1)圖像預(yù)處理模塊:FPGA負(fù)責(zé)系統(tǒng)的底層預(yù)處理算法和相應(yīng)控制。首先對(duì)采集來(lái)的圖像數(shù)據(jù)進(jìn)行中值濾波和直方圖統(tǒng)計(jì),然后按照鏈路口(Linkport)的通信協(xié)議,將預(yù)處理后的圖像數(shù)據(jù)實(shí)時(shí)地從FPGA傳給DSP。 (2)DSP-Cpci橋接模塊:FPGA負(fù)責(zé)DSP與Cpci的接口,將DSP處理后的結(jié)果通過(guò)DSP-Cpci橋接模塊傳給主機(jī)。 聯(lián)調(diào)實(shí)驗(yàn)測(cè)試表明,實(shí)時(shí)紅外圖像信息處理成功實(shí)現(xiàn)了對(duì)典型紅外目標(biāo)的檢測(cè)、識(shí)別和跟蹤,從而驗(yàn)證系統(tǒng)核心FPGA部分的設(shè)計(jì)是成功的。

    標(biāo)簽: DSPCpci 圖像預(yù)處理 橋接設(shè)計(jì)

    上傳時(shí)間: 2013-07-13

    上傳用戶(hù):gjzeus

  • 3GHz射頻信號(hào)源模塊GR6710

    產(chǎn)品概要: 3GHz射頻信號(hào)源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過(guò)測(cè)控軟件產(chǎn)生9kHz到3GHz的射頻信號(hào)源和AM/FM/CW調(diào)制輸出,具有Cpci、PXI、SPI、RS232、RS485和自定義IO接口。 產(chǎn)品描述: 3GHz射頻信號(hào)源模塊GR6710是軟件程控的虛擬儀器模塊,可以通過(guò)測(cè)控軟件產(chǎn)生9kHz到3GHz的射頻信號(hào)源和AM/FM/CW調(diào)制輸出,還可以通過(guò)IQ選件實(shí)現(xiàn)其它任意調(diào)制輸出。GR6710既可程控發(fā)生點(diǎn)頻信號(hào)和掃頻信號(hào),也支持內(nèi)部調(diào)制和外部調(diào)制。GR6710可安裝于3U/6U背板上工作,也可以獨(dú)立供電工作,使用靈活。該模塊可用于通信測(cè)試、校準(zhǔn)信號(hào)源。 技術(shù)指標(biāo) 頻率特性 頻率范圍:9kHz~3GHz,500KHz以下指標(biāo)不保證 頻率分辨率:3Hz,1Hz(載頻<10MHz時(shí)) 頻率穩(wěn)定度:晶振保證 電平特性 電平范圍:-110dBm~+10dBm 電平分辨率:0.5dB 電平準(zhǔn)確度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 輸出關(guān)斷功能 頻譜純度 諧波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非諧波:≤80dBc典型值(偏移10kHz,載頻<1GHz),≥68dBc(偏移10kHz,其它載頻), 鎖相環(huán)小數(shù)分頻雜散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 調(diào)制輸出:調(diào)幅AM、調(diào)頻FM、脈沖CW,其它調(diào)制輸出可以通過(guò)IQ選件實(shí)現(xiàn) 調(diào)制源:內(nèi)、外 參考時(shí)鐘輸入和輸出:10MHz,14dBm 控制接口:Cpci、PXI、SPI、RS232、RS485、自定義GPIO 射頻和時(shí)鐘連接器:SMA-K 電源接口:背板供電、獨(dú)立供電 可選 電源及其功耗:+5V DC、±12V DC(紋波≤2%輸出電壓),≤38W 結(jié)構(gòu)尺寸:3U高度4槽寬度(100mm×160mm×82mm,不含連接器部分) 工作環(huán)境:商業(yè)級(jí)溫度和工業(yè)級(jí)溫度 可選,振動(dòng)、沖擊、可靠性、MTBF 測(cè)控軟件功能:射頻信號(hào)發(fā)生、調(diào)制信號(hào)輸出、跳頻/掃頻信號(hào)發(fā)生、支持WindowsXP系統(tǒng) 成功案例: 通信綜測(cè)儀器內(nèi)部的信號(hào)源模塊 無(wú)線(xiàn)電監(jiān)測(cè)設(shè)備內(nèi)部的信號(hào)校準(zhǔn)模塊 無(wú)線(xiàn)電通信測(cè)試儀器的調(diào)制信號(hào)發(fā)生

    標(biāo)簽: 3GHz 6710 GR 射頻信號(hào)源

    上傳時(shí)間: 2013-11-13

    上傳用戶(hù):s363994250

  • CompactPCI_9056RDK-860_HRM_With_Schematic_19Jan06

    plx 9056 Cpci 接口芯片,有全部原理圖,很少見(jiàn)呀

    標(biāo)簽: HRM_With_Schematic CompactPCI 9056 860

    上傳時(shí)間: 2013-10-22

    上傳用戶(hù):Pzj

  • TMS320C6211 DSP 開(kāi)發(fā)板

    TMS320C6211 DSP 開(kāi)發(fā)板,有Cpci總線(xiàn)接口

    標(biāo)簽: C6211 320C 6211 TMS

    上傳時(shí)間: 2013-12-16

    上傳用戶(hù):1159797854

  • win2000下

    win2000下,Cpci接口的開(kāi)關(guān)量板卡的驅(qū)動(dòng)程序,接口芯片使用的是9054

    標(biāo)簽: 2000 win

    上傳時(shí)間: 2016-06-20

    上傳用戶(hù):362279997

  • VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(88)

    VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(88)資源包含以下內(nèi)容:1. 計(jì)算機(jī)并口轉(zhuǎn)3路串行DA的DLL源碼及電路,芯片MAX541/MAX5541,可以免費(fèi)申請(qǐng),8路I/O輸出,5路輸入,并口的簡(jiǎn)單極限應(yīng)用.經(jīng)使用各項(xiàng)性能不錯(cuò),就是DA抗干擾較差,沒(méi)有較大的電磁干擾運(yùn)行.2. arm9上測(cè)試串口代碼.3. I2C controller verilog code for altera fpga platform..4. sigma-delta ADC轉(zhuǎn)換之matlab模型.5. NiosII的Flash編程指南(www.sopc.net.cn).6. 樓宇門(mén)禁對(duì)講機(jī)主機(jī)原理圖.7. 開(kāi)發(fā)環(huán)境.8. 開(kāi)發(fā)環(huán)境WAVE6000.9. vb環(huán)境下用動(dòng)態(tài)規(guī)劃方法編的0/1背包問(wèn)題.10. 該實(shí)驗(yàn)設(shè)計(jì)模60計(jì)數(shù)器.11. 嵌入式課程設(shè)計(jì) 頁(yè)面置換算法模擬 列出缺頁(yè)缺頁(yè)次數(shù)和缺頁(yè)率.12. DSP系列中的TMS320F2812 ADC范例程序.13. TMS320F2812 GPIO_input范例程序.14. TMS320F2812 SPI_FFDLB范例程序.15. 指令集模擬器.16. s3c44b0x的一些相關(guān)芯片資料,是官方的pdf格式,很有用.17. 大屏320240的C語(yǔ)言測(cè)試程序,已驗(yàn)證通過(guò),請(qǐng)放心使用.18. 最新火熱的CX32 源代碼.19. 關(guān)于臺(tái)灣新茂SM5964 I2C的程序.20. gps開(kāi)發(fā)專(zhuān)用的源代碼.21. Moore型狀態(tài)機(jī)設(shè)計(jì),基于VHDL.能夠根據(jù)微處理器的讀寫(xiě)周期,分別對(duì)應(yīng)存儲(chǔ)器輸出寫(xiě)使能WE和讀使能OE信號(hào)..22. 文介紹一款用AT89C51和串行ROM 制作的電子密碼鎖.23. 總線(xiàn)控制器 altera提供的FPGA源代碼.24. bios嵌入DOS操作系統(tǒng),可以先編譯romos.asm制作成BIN文件,加載至BIOS的ISA模塊.另外還有制作工具.25. wt89c51 watch dog proce.26. 瑞薩H8系列芯片內(nèi)置rom讀寫(xiě)測(cè)試.27. Opencore提供的I2C代碼.28. 譯碼器的邏輯功能是將已賦予特定含義的一組二進(jìn)制輸入代碼的原意"翻譯"出來(lái),變成對(duì)應(yīng)的輸出高低電平信號(hào).該程序?yàn)?-8譯碼器.基于VHDL,其開(kāi)發(fā)環(huán)境是MAXPLUS2..29. 驅(qū)動(dòng)SOLOMON的SSD182.30. 驅(qū)動(dòng)三星的KS0107/KS0108.31. 驅(qū)動(dòng)ULTRCHIP的UC1682.32. 是一個(gè)帶PROTEUS仿真的8路數(shù)字電壓表.33. SSD3的練習(xí)6的答案.快期末考試了.34. S3C2410A 的存儲(chǔ)器控制器提供訪(fǎng)問(wèn)外部存儲(chǔ)器所需要的存儲(chǔ)器控制信號(hào)。 S3C2410A 的存儲(chǔ)器控制器有以下的特性:.35. 這是一個(gè)三星44b0的中文文檔.36. 這個(gè)arm7嵌入式蕊版的起動(dòng)代碼.37. 這個(gè)代碼是用ADS1.2平臺(tái)開(kāi)發(fā)的一個(gè)mp3播放器。.38. 該程序能夠?qū)π盘?hào)進(jìn)行OFDM處理.39. 在網(wǎng)上看見(jiàn)很多人用DM413.40. 介紹了Cpci總線(xiàn)及快速、低功耗模數(shù)轉(zhuǎn)換器件AD976的主要特點(diǎn).

    標(biāo)簽: ADAMS View MSC 彈簧

    上傳時(shí)間: 2013-06-18

    上傳用戶(hù):eeworm

  • VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(114)

    VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(114)資源包含以下內(nèi)容:1. FREESCALE 9S08AW60 串口調(diào)試程序.2. saa7113視頻解碼芯片外圍電路設(shè)計(jì)原理圖.3. 這是在用的AD7705源程序.4. 紅外線(xiàn)遙控原理以及單片機(jī)制作自學(xué)習(xí)遙控器詳細(xì)設(shè)計(jì)思路.5. 在微波整體集成電路設(shè)計(jì)、理論和描述特性的一條新穎的路線(xiàn)的PDF學(xué)術(shù)論文.6. 對(duì)于內(nèi)部具有D /A轉(zhuǎn)換器的單片機(jī),采用其自備的D /A轉(zhuǎn)換器產(chǎn)生需要的信號(hào)是最經(jīng) 濟(jì)的方法。C8051F020是Cygnal公司最新的一款功能強(qiáng)大的內(nèi)部具有D /A轉(zhuǎn)換器的單片機(jī)。介紹了 采用查.7. 液晶6963模塊 240*64,外接PS2鍵盤(pán),多級(jí)菜單.這是我工作中的一個(gè)程序,有興趣的可以看.8. 這是一個(gè)i2c程序,經(jīng)過(guò)多次應(yīng)用都能成功實(shí)現(xiàn)功能,而且簡(jiǎn)要實(shí)用.9. 本電子書(shū)是很多嵌入式開(kāi)發(fā)經(jīng)典文章和技巧使用的PDF格式的書(shū)籍.10. 168線(xiàn)SD內(nèi)存條電路原理圖資料,好像是臺(tái)灣人寫(xiě)的.11. FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計(jì)改善即時(shí)應(yīng)用性能.12. fat32文件系統(tǒng)格式說(shuō)明 十分詳盡.13. fat32和fat16文件系統(tǒng)格式說(shuō)明.14. 講解嵌入式開(kāi)發(fā)的入門(mén)書(shū)!非常不錯(cuò),值得一看!.15. TMS320C6000CSLAPIReferenceGuideRev.I的pdf.16. s7300 400 step7 plc仿真軟件說(shuō)明.17. with avr mega 8515 in the C-code AVR.18. Altera原裝MAX_II開(kāi)發(fā)板原理圖,是用protel繪制的.19. zlg7290是一個(gè)能夠8*8的鍵盤(pán)驅(qū)動(dòng)芯片.20. 主要介紹各種芯片原理、功能、及其使用方法.21. 對(duì)芯片MCP2551的中文使用說(shuō)明.22. 嵌入式T9輸入法的源代碼.23. BMP頭文件的源代碼.24. 自己收集整理和調(diào)試OK的三個(gè)Game源代碼.25. S24C10最小系統(tǒng)原理圖 包括FLASH SRAM等.26. 一個(gè)電平轉(zhuǎn)換芯片的資料74LVC4245,它在以太網(wǎng)中也發(fā)揮了很大的作用,對(duì)WEB開(kāi)發(fā)人員有借鑒的價(jià)值.27. mmc卡的specification標(biāo)準(zhǔn)的英文版的.28. TMS320C2812全套例程.29. 這是用于lpc2106的自帶ADC功能的演示,利用KEIL FOR ARM 開(kāi)發(fā),可以參考學(xué)習(xí)..30. megal16在codevision下關(guān)于1602的驅(qū)動(dòng)程序.31. 分布式多DSP系統(tǒng)的Cpci總線(xiàn)接口設(shè)計(jì)和驅(qū)動(dòng)開(kāi)發(fā).32. 電子音量pT2314原程序 需要的朋友請(qǐng)趕快.33. 用protel dxp繪制三分頻原理圖和pcb電路板等.34. Bootloader(引導(dǎo)裝載器)是用于初始化目標(biāo)板硬件.35. OKI DEMO FLASH WRITE PROGRAM.36. OKI 675050 hardware accelerator sample program.37. verilog的一些源代碼.38. i.mx31 3DS平臺(tái)Nandboot引導(dǎo)程序源碼.39. c8051f24是個(gè)教學(xué)的程序.40. < ALTERA FPGA/CPLD 高級(jí)篇>>光盤(pán)資料中 體會(huì)“面積和速度的平衡與互換” 例程.

    標(biāo)簽: RFID 無(wú)線(xiàn) 射頻識(shí)別技術(shù)

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):eeworm

主站蜘蛛池模板: 巴青县| 休宁县| 丰镇市| 和平区| 封丘县| 东兰县| 监利县| 乌鲁木齐县| 游戏| 隆尧县| 衡山县| 磐安县| 阿巴嘎旗| 怀柔区| 正阳县| 竹溪县| 远安县| 准格尔旗| 平阴县| 佛坪县| 华池县| 闽侯县| 德安县| 赫章县| 宝鸡市| 铜陵市| 丰台区| 通州区| 西华县| 镇平县| 唐河县| 且末县| 西乌珠穆沁旗| 荥经县| 资中县| 天台县| 深州市| 山东省| 巴林右旗| 吉木乃县| 万全县|