亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cyclone???????????????????????????????????????????????????????????????ˉ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????Altera???????????????????????????????????????????????????????????????ˉ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????FPGA???????????????????????????????????????????????????????????????ˉ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????§???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????§???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????¢

  • Altera公司SoC FPGA產品簡介高級信息摘要

        Altera公司SoC FPGA產品簡介高級信息摘要(英文資料) 圖 硬件處理系統(tǒng)

    標簽: Altera FPGA SoC 產品簡介

    上傳時間: 2014-12-28

    上傳用戶:TRIFCT

  • 七天玩轉Altera:學習FPGA必經之路

             七天玩轉Altera:學習FPGA必經之路包括基礎篇、時序篇和驗證篇三個部分。

    標簽: Altera FPGA

    上傳時間: 2013-10-11

    上傳用戶:woshinimiaoye

  • Altera公司 Stratix V GX FPGA開發(fā)板電路圖

        本資料是關于Altera公司 Stratix V GX FPGA開發(fā)板電路圖的資料。資料包括開發(fā)板原理圖、PCB圖。

    標簽: Stratix Altera FPGA GX

    上傳時間: 2014-01-22

    上傳用戶:18707733937

  • 基于 FPGA 的 SDTV-HDTV 轉換的研究與設計

    一種采用Altera Cyclone Ⅲ FPGA將標準清晰度電視(SDTV)轉換成高清晰度電視(HDTV)的方法.用圖像插值技術,充分利用了原始圖像,實現視頻格式水平方向上行內像素點的增加及垂直方向上行數的提升,滿足高清晰度電視格式的標準輸出.整個上變換模塊的復雜度低,易于硬件實現,完成了專用格式轉換芯片的功能,在工程應用中有利于提高系統(tǒng)的集成度和靈活性.

    標簽: SDTV-HDTV FPGA 轉換

    上傳時間: 2013-11-22

    上傳用戶:lansedeyuntkn

  • Altera 28nm FPGA芯片精彩剖析

    電子發(fā)燒友網訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必無法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號差異以及典型應用等介紹,電子發(fā)燒友網小編將帶領大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設計選擇相應的Altera 28nm FPGA 芯片。  

    標簽: Altera FPGA 28 nm

    上傳時間: 2013-10-31

    上傳用戶:半熟1994

  • 基于FPGA的多功能電子測量系統(tǒng)的研究與實現.rar

    隨著計算機和微電子技術的飛速發(fā)展,基于數字信號處理的示波器、信號發(fā)生器、邏輯分析儀和頻譜分析儀等測量儀器已經應用到各個領域并且發(fā)揮著重要作用,但這些儀器昂貴的價格阻礙了它們的普遍使用。 本文針對電子測量儀器技術發(fā)展和普及的情況,結合用FPGA實現數字信號處理的優(yōu)勢,研究一種基于FPGA的輔助性獨立電予測量儀器的軟件系統(tǒng)。這種儀器可以作為數模混合電路測試和驗證的工具,用來觀察模擬信號波形、數字信號時序波形、模擬信號的幅度頻譜,也可以用來產生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺來實現單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術兼容性好;在軟件設計上,采用基于FPGA的可編程數字邏輯設計方法,這種方法具有開發(fā)難度小、功能擴展簡單等優(yōu)點。設計中采用的關鍵技術包括:基于FPGA和IP Core的Verilog HDL設計、數據采集、數據存儲、數據處理以及數據波形的實時顯示。對這些技術的研究探討不僅有理論研究價值,在科學實驗和產品設計中同樣具有重要的實用價值。系統(tǒng)的設計以低資源、高性能為目標,設計中采用了科學的模塊劃分、設計與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實現低成本的輔助電子測量儀器提供了可能。

    標簽: FPGA 多功能電子 測量系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:love_stanford

  • 基于FPGA和DSP的實時圖像處理系統(tǒng)設計.rar

    數字信息時代帶來了“信息大爆炸”,使數據量大增,而數字圖像數據更是如此,如果不對圖像數據進行有效的壓縮,那么圖像信息的存儲與傳輸將無法進行。顯然,尋求一種高效的圖像壓縮系統(tǒng)具有很大的現實意義。 本文基于大規(guī)模現場可編程邏輯陣列(FPGA)和高速數字信號處理器(DSP)協同作業(yè),來完成實時圖像處理的系統(tǒng)設計。出于對系統(tǒng)設計上的性能和功耗方面的考慮,系統(tǒng)中FPGA 選用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP選用的是TI公司的55x系列芯片TMS320VC5502。該系統(tǒng)集圖像采集、壓縮、顯示和存儲功能于一體,其中DSP為主處理器負責圖像處理,FPGA為協處理器負責系統(tǒng)的所有數字邏輯控制。FPGA和DSP的工作之間形成流水,并且借助于一片雙口RAM(CY7C025AV-15AI)完成兩者的通訊。結合FPGA和DSP自身的特點,本文提出一種新穎的信息通信方式,借助于一片雙口RAM,其內部按其存儲空間等分兩塊,利用乒乓技術完成對高速實時的圖像數據緩沖。 該系統(tǒng)從視頻采集、傳輸、壓縮到圖像存儲等整個過程的工作,分別由FPGA和DSP承擔。充分考慮到它們自身的優(yōu)缺點,在滿足系統(tǒng)實時性要求的同時,結構靈活,便于以后的擴展與升級。結果表明,在TMS320VC5502實現了對采集圖像的JPEG壓縮,效果良好且滿足了實時性的要求,因此系統(tǒng)的功能得到了總體上的驗證。 關鍵詞:圖像處理;FPGA;DSP;JPEG

    標簽: FPGA DSP 實時圖像

    上傳時間: 2013-06-11

    上傳用戶:hjshhyy

  • 基于FPGA的模糊PID控制算法的研究及實現.rar

    PID算法自從問世以來,一直受到廣泛的關注。隨著現代控制理論及智能控制技術的發(fā)展,PID算法也得到了長足的發(fā)展。結合傳統(tǒng)的PID控制算法,針對特定的控制領域,出現了一些新的控制算法,模糊PID控制算法就是在此基礎上漸漸形成并凸顯其控制特色。 同時隨著微電子技術的發(fā)展,現場可編程邏輯器件FPGA的發(fā)展及其EDA技術的日漸成熟,為集成控制芯片開拓了廣闊的發(fā)展空間。FPGA的發(fā)展為基于硬件的算法模塊的實現提供了可能性,同時節(jié)省了外圍的電路,使算法模塊的集成度大大提高。 本文針對當前國內外在算法研究方面的熱點問題,對模糊PID算法進行了深入的分析和研究。通過對汽輪機調節(jié)系統(tǒng)的結構分析,對其進行了數學建模。采用某汽輪機的實際設計運行參數,利用Matlab仿真軟件,對該汽輪機的數學模型進行了甩負荷動態(tài)特性仿真。仿真結果表明,模糊PID可以更好地解決汽輪發(fā)電機組在甩負荷過程中由于機組轉子飛升量太大而導致危急保安裝置動作,使得汽輪發(fā)電機組意外停機的問題,能夠保證汽輪發(fā)電機組在意外甩負荷時機組正常的機械運轉。根據模糊控制理論的特點及EDA技術和FPGA可編程邏輯器件的發(fā)展現狀,提出了在FPGA上實現模糊PID算法的具體實現方案。在綜合分析算法特性的基礎上,選擇Altera公司生產的CycloneⅡ系列中的EP2C35F672C6作為目標芯片,利用分層模塊化設計思想,在Altera公司提供的QuartusⅡ開發(fā)環(huán)境中,利用原理圖設計輸入和VHDL設計輸入相結合的方式實現了模糊PID控制算法,同時分別對實現的各個功能模塊和整個算法模塊進行了功能時序仿真。根據仿真結果分析,該設計實現了的模糊PID控制功能。 該控制算法模塊的FPGA實現很好的避免了因CPU或者其它問題導致算法程序跑飛、程序死循環(huán)、復位不可靠等問題,提高了控制的可靠性。同時加強了模塊的通用性,減少了系統(tǒng)硬件開發(fā)周期,節(jié)省了外圍設備的電路,降低了設計開發(fā)成本。

    標簽: FPGA PID 模糊

    上傳時間: 2013-07-21

    上傳用戶:thinode

  • 基于FPGA的無線傳感器網絡MAC層控制器的設計與實現.rar

    無線傳感器網絡(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點組成,這些節(jié)點部署在監(jiān)測區(qū)域內通過無線通信方式,形成的一個多跳自組織的網絡。整個網絡的作用是協作地感知、采集和處理網絡覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應用于環(huán)境監(jiān)測、醫(yī)療護理、軍事、商業(yè)等多個領域。 媒體訪問控制(Medium Access Control,MAC)協議處于無線傳感器網絡協議的物理層和路由層之間,用于在傳感器節(jié)點間公平有效地共享通信媒介,對傳感器網絡的性能有較大影響。與傳統(tǒng)無線網絡不同,提高能量效率和可擴展性是無線傳感器網絡MAC協議設計的主要目標。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實現。首先介紹了無線傳感器網絡的體系結構、MAC協議的設計要求以及已有的MAC層協議,討論了無線傳感器網絡MAC層的主要要求和功能。然后詳細介紹和分析了IEEE802.15.4的MAC協議,并在此基礎上,通過NS2平臺對MAC層協議進行了仿真,研究不同網絡負荷下信道訪問機制的各個參數對吞吐量,丟包率,傳輸延時的影響,分析了隱蔽站問題、確認幀機制。 本文對MAC層中的主要功能,諸如數據收發(fā)、幀處理、信道接入方式以及幀檢驗等提出了基于FPGA的硬件解決方法。設計選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進行時序仿真驗證,最終下載到自主設計Altera公司的Cyclone開發(fā)板中。 對設計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設計進行驗證測試。驗證流程是功能仿真、時序仿真和板級調試,最終通過測試,驗證了該設計的功能。測試結果表明,該模塊能滿足無線傳感器網絡低速率應用環(huán)境的需要,具有優(yōu)良的擴展性能,達到了預期的設計目標。

    標簽: FPGA MAC 無線傳感器網絡

    上傳時間: 2013-06-14

    上傳用戶:竺羽翎2222

  • 基于FPGA語音識別系統(tǒng)設計與實現.rar

    近年來,語音識別研究大部分集中在算法設計和改進等方面,而隨著半導體技術的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術水平的不斷提高,新的硬件平臺的推出,語音識別實現平臺有了更多的選擇。語音識別技術在與DSP、FPGA、ASIC等器件為平臺的嵌入式系統(tǒng)結合后,逐漸向實用化、小型化方向發(fā)展。 本課題通過對現有各種語音特征參數與孤立詞語音識別模型進行研究的基礎上,重點探索基于動態(tài)時間規(guī)整算法的DTW模型在孤立詞語音識別領域的應用,并結合基于FPGA的SOPC系統(tǒng),在嵌入式平臺上實現具有較好精度與速度的孤立詞語音識別系統(tǒng)。 本系統(tǒng)整體設計基于DE2開發(fā)平臺,采用基于Nios II的SOPC技術。采用這種解決方案的優(yōu)點是實現了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時系統(tǒng)控制核心都在FPGA內部實現,可以極為方便地更新和升級系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護性。 此外,由于本系統(tǒng)需要大量的高速數據運算,在設計中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實現了語音信號的端點檢測模塊,FFT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設計模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢,以及配套開發(fā)環(huán)境中的Avalon總線自定義硬件外設,使系統(tǒng)處理數字信號的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個方面: (1)結合ALTERA CYCLONE II芯片的特點,確定了基于FPGA語音識別系統(tǒng)的總體設計,在此基礎上進行了系統(tǒng)的軟硬件的選擇和設計。 (2)自主設計了純硬件描述語言的驅動電路設計,完成了高速語音采集的工作,并且對存儲數據芯片SRAM中的原始語音數據進行提取導入MATLAB平臺測試數據的正確性。整個程序測試的方式對系統(tǒng)的模塊測試起到重要的作用。 (3)完成高速定點256點的FFT模塊的設計,此模塊是系統(tǒng)成敗的關鍵,實現高速實時的運算。 (4)結合SOPC的特性,設計了人機友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅動接口設計完成用戶定制的系統(tǒng)。 (5)進行了整體系統(tǒng)測試,系統(tǒng)可以較穩(wěn)定地實現實時處理的目的,具有一定的市場潛在價值。

    標簽: FPGA 語音識別 系統(tǒng)設計

    上傳時間: 2013-05-23

    上傳用戶:ABCD_ABCD

主站蜘蛛池模板: 祁连县| 玛多县| 信宜市| 灵武市| 淳化县| 金塔县| 綦江县| 富蕴县| 太保市| 神木县| 钟山县| 焉耆| 大兴区| 江源县| 佛教| 汉川市| 仁寿县| 乌兰浩特市| 无为县| 库尔勒市| 永丰县| 华亭县| 灵台县| 克山县| 荆州市| 资阳市| 浏阳市| 张家口市| 平潭县| 措美县| 手游| 台北县| 扶风县| 鹤庆县| 广州市| 紫阳县| 镇坪县| 肃南| 竹山县| 乐安县| 明水县|