亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cyclone,Altera,F(xiàn)PGA,生產(chǎn)

  • MAX+PLUSII軟件是一個功能強大

    MAX+PLUSII軟件是一個功能強大,容易使用的軟件包,它可以以圖 形方式、文字輸入方式(AHDL、VHDL和VERILOG)和波形方式輸入設計文 件,可以編譯并形成各種能夠下裝到EPROM和各種ALTERA器件的文件,還可 以進行仿真以檢驗設計的準確性,下面舉例說明該軟件的使用

    標簽: PLUSII MAX 軟件

    上傳時間: 2013-12-05

    上傳用戶:haoxiyizhong

  • DL/T645-2007清晰文本版

    DL/T645-2007清晰文本版,可以CTRL+F

    標簽: 2007 645 DL

    上傳時間: 2017-01-16

    上傳用戶:h886166

  • 專家點評: Y P7 `. @ {$ r% pa.功能很強大

    專家點評: Y P7 `. @ {$ r% pa.功能很強大,可以看出花了很多心血在算法上,非常好。算法上還有一點瑕疵,例如在刪除一個員工的同時沒有辦法自動建立其他員工的上下級關系,必須刪除全部下級員工,不是非常合理。此外,界面設計過于簡單,應該加強. " W" R+ b* g$ a$ Sb.程序運用了自己的算法來提高Tree控件顯示的速度和資源分配,這個非常值得肯定和鼓勵。* C. c4 D0 e9 ` J$ w# U c.基本實現所有規定的功能,在所有參賽者中唯一熟 : O) l- F6 F9 f) S7 Q. l練使用面向對象設計方式開發程序的工程師,很不錯!程序體現了作者非常扎實的數據結構功底,值得大家學習。工程管理也做得非常好,體現了作者在軟件工程方面也有很深入的研究,該代碼是很好的學習范例。 % G* H$ ~3 W1 ]. e! id.算法的創新是獨特之處(hashtable算法建立),可見作者在數據結構方面的熟練掌握.此程序是很多專家會員學習典范.

    標簽: P7 pa

    上傳時間: 2017-01-19

    上傳用戶:奇奇奔奔

  • 實驗一:三次樣條插值(P56

    實驗一:三次樣條插值(P56,例6) 一、實驗目的: 1) 掌握三次樣條插值的運用 2) 了解拉格朗日插值在高次上的誤差 二、實驗環境:Matlab6.5 三、實驗內容: 1) 給定函數f(x)=1/(1+x2),-5<=x<=5,節點xk=-5+k,(k=0,1,2…10),用三次樣條插值求S10(x),S10’(-5)=f’(-5),S10’(5)=f’(5)。 2)作原函數f(x),拉格朗日插值函數Ln(x),三次樣條差值函數Sn(x)。畫出三個函數的圖像,比較它們的區別。

    標簽: P56 實驗 三次樣條 插值

    上傳時間: 2017-02-18

    上傳用戶:天誠24

  • 關于Oracle的性能調整

    關于Oracle的性能調整,一般包括兩個方面,一是指Oracle數據庫本身的調整,比如SGA、PGA的優化設置,二是連接Oracle的應用程序以及SQL語句的優化。做好這兩個方面的優化,就可以使一套完整的Oracle應用系統處于良好的運行狀態。 本 文主要是把一些Oracle Tuning的文章作了一個簡單的總結,力求以實際可操作為目的,配合講解部分理論知識,使大部分具有一般Oracle知識的使用者能夠對Oracle Tuning有所了解,并且能夠根據實際情況對某些參數進行調整。關于更加詳細的知識,請參見本文結束部分所提及的推薦書籍,同時由于該話題內容太多且復 雜,本文必定有失之偏頗甚至錯誤的地方,請不吝賜教,并共同進步。

    標簽: Oracle 性能

    上傳時間: 2017-02-25

    上傳用戶:zhanditian

  • Verilog是廣泛應用的硬件描述語言

    Verilog是廣泛應用的硬件描述語言,可以用在硬件設計流程的建模、綜合和模擬等多個階段。隨著硬件設計規模的不斷擴大,應用硬件描述語言進行描述的CPLD結構,成為設計專用集成電路和其他集成電路的主流。通過應用Verilog HDL對多功能電子鐘的設計,達到對Verilog HDL的理解,同時對CPLD器件進行簡要了解。 本文的研究內容包括: 對Altera公司Flex 10K系列的EPF10K 10簡要介紹,Altera公司軟件Max+plusⅡ簡要介紹和應用Verilog HDL對多功能電子鐘進行設計。

    標簽: Verilog 硬件描述語言

    上傳時間: 2017-03-06

    上傳用戶:epson850

  • 附錄 光盤說明 本書附贈的光盤包括各章節實例的設計工程與源碼

    附錄 光盤說明 本書附贈的光盤包括各章節實例的設計工程與源碼,所有工程在下列軟件環境下運行通過: ? Windows XP SP2 ? MATLAB ? Altera Quartus II ? synplify8.4 ? modelsim_ae6.1 光盤目錄與實例名稱的對應關系如下: cht02文件夾中存放的是書中第2章中的例子,讀者可以將一些簡單例子的代碼 拷貝到MATLAB命令窗口進行運行,也可以把一些復雜的例子做成一個單獨 的*.m文件然后運行、調試(要將每行前的“>>”刪除)。 cht04文件夾存放的是書中第4章的例子代碼。每個例子都建立了一個單獨的文件夾, 除了存放與例子相關的代碼外,還對各個例子建立了Quartus II工程,編制了仿真測試向量,并對例子進行了編譯、綜合、布局布線和時序仿真。 cht05文件夾中存放的是一個完整的正弦波頻率產生的例子,即書中5.4.1節中的代碼, 讀者可以應用這些代碼建立自己的項目,按照書中介紹的方法,獲得完整的項目設計經驗。 注意事項: 光盤中的源代碼為作者編寫,并調試通過,有興趣的讀者可以在此基礎上進行二次開發,但請不要用作商業用途。

    標簽: 光盤 工程 源碼

    上傳時間: 2013-12-05

    上傳用戶:zhaiye

  • 首先

    首先,計算出碼元符號集中各個碼元的累積概率,并存放在F數組里面。 然后,開始循環編碼,直至輸入序列循環完畢。 最后,將所得的累計概率由小數形式轉化成二進制形式。 對解碼。首先,計算碼元符號集中各個碼元的累積概率,并存放在F數組里面。 然后,開始循環解碼,此次循環是在碼元符號集中,由高概率碼元向低概率碼元循環,這是由于編碼的輸出肯定是不大于高概率碼元的累積概率的。那么如果我們從高到底循環,所找到的第一個小于編碼結果fs的碼元即為所譯碼的碼元。 最后,我們可以利用此碼元在碼元符號集中的位置和其概率分布數組中的位置是一一對應的性質,找到碼元并復制到輸出數組中去即可。

    標簽:

    上傳時間: 2017-04-11

    上傳用戶:cooran

  • 級聯積分梳妝濾波器的補償濾波器

    級聯積分梳妝濾波器的補償濾波器,altera公司IP

    標簽: 級聯 積分 濾波器 補償濾波器

    上傳時間: 2017-04-16

    上傳用戶:jjj0202

  • 用FGGA 原理圖的形式輸入

    用FGGA 原理圖的形式輸入,包括仿真,最終下載的文件等,已經在Altera 公司的FPGA板子上運行沒有問題

    標簽: FGGA 原理圖 輸入

    上傳時間: 2013-12-20

    上傳用戶:wqxstar

主站蜘蛛池模板: 安徽省| 南阳市| 额敏县| 石台县| 明光市| 民丰县| 昭觉县| 阿坝县| 鱼台县| 措勤县| 定远县| 尼木县| 将乐县| 景洪市| 射阳县| 通榆县| 繁昌县| 黄山市| 青冈县| 九台市| 金沙县| 清水县| 平泉县| 武山县| 汶川县| 都昌县| 迭部县| 章丘市| 龙游县| 长武县| 莱阳市| 康定县| 吴旗县| 磐石市| 开平市| 阆中市| 高台县| 恭城| 淳化县| 揭东县| 全南县|