恩智浦半導(dǎo)體推出其第二代車載網(wǎng)絡(luò)CAN核的系統(tǒng)基礎(chǔ)芯片(SBC)UJA1076TW產(chǎn)品,實現(xiàn)了性能、功耗以及電子控制單元(ECU)成本的優(yōu)化,惠及車身控制模塊、車內(nèi)溫度控制、座椅控制、電動助力轉(zhuǎn)向(EPS)、自適應(yīng)照明、雨量/光強傳感器、泊車輔助及傳輸模塊等廣泛的車載應(yīng)用。UJA1076TW支持車載網(wǎng)絡(luò)互聯(lián)應(yīng)用,這些應(yīng)用通過使用高速CAN作為主網(wǎng)絡(luò)接口來控制電源和傳感器設(shè)備。UJA1076TW SBC產(chǎn)品集成以下功能器件:
上傳時間: 2014-01-14
上傳用戶:2467478207
ARM7 是一種低電壓,通用32 位RISC 微處理器單元,可作一般應(yīng)用或嵌入到ASIC 或CSIC中,其簡潔一流的設(shè)計特別適用于電源敏感的應(yīng)用中。ARM7 的小尺寸使它特別適合集成到比較大的客戶芯片中,此芯片中也可以包含RAM, ROM, DSP,邏輯控制和其他代碼。 增強特性:ARM7 和ARM6 有相似性,但增加了以下功能:基于亞微米的制程,增加了速度,減少了電源消耗3V 操作,很小的電源消耗,并同5V 系統(tǒng)兼容較高的時鐘對所以程序執(zhí)行較快。特性總結(jié):l 32 位的RISC 結(jié)構(gòu)處理器(包括32 位地址線和數(shù)據(jù)線);l Little/Big Endian 操作模式;l 高性能RISC17 MIPS sustained @ 25 MHz (25 MIPS peak)@ 3Vl 較低的電壓損耗0.6mA/MHz@ 3V fabricated in .8 m CMOS全靜態(tài)操作l 適用于對電源比較敏感的應(yīng)用中l(wèi) 快速中斷響應(yīng)l 適用于實時系統(tǒng)l 支持虛擬內(nèi)存l 支持高級語言l 簡單但功能強大的指令系統(tǒng)
標(biāo)簽: ARM7 數(shù)據(jù)手冊
上傳時間: 2013-10-24
上傳用戶:座山雕牛逼
EDA (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。
上傳時間: 2013-10-11
上傳用戶:1079836864
采用dsPIC30F6010A高性能數(shù)字信號控制器,提出并實現(xiàn)了一種新型的集成CAN總線接口的步進(jìn)電機驅(qū)動裝置。根據(jù)dsPIC30F6010A芯片外設(shè)模塊的參數(shù)特點,設(shè)計了PWM驅(qū)動電路、電機相電流測量電路和CAN總線收發(fā)器電路,開發(fā)了基于C語言的模塊化應(yīng)用程序。實際測試表明,該集成CAN總線的步進(jìn)電機驅(qū)動裝置可以直接接入CAN總線網(wǎng)絡(luò),實現(xiàn)了對電機運行參數(shù)和運行狀態(tài)的遠(yuǎn)程控制功能。
上傳時間: 2013-11-22
上傳用戶:giraffe
消費電子產(chǎn)品,如手機、PDA(個人數(shù)字助理)、數(shù)碼相機以及便攜式娛樂系統(tǒng),正在變得更小、更快和更便宜,而且這類新產(chǎn)品的面市時間也比以往更短了。為了與時俱進(jìn),半導(dǎo)體、無源和有源器件行業(yè)正不斷推動其研發(fā)工藝向集成度和復(fù)雜度更高的水平進(jìn)步。這種在更小的空間內(nèi)集成更多電路技術(shù)的進(jìn)步,實現(xiàn)了在系統(tǒng)芯片(SoC)上集成模擬、數(shù)字甚至射頻電路。類似地,分立器件制造商也在單一芯片上集成了多個部件,從而實現(xiàn)更高的電路密度。
上傳時間: 2013-11-19
上傳用戶:asdkin
1302時鐘芯片的pic程序,完全可以應(yīng)用在其他的單片機上(不過好像如果速度太快的要改一下)
上傳時間: 2015-03-15
上傳用戶:gundan
ISP1581是菲利普公司推出的USB2.0通訊芯片,能夠?qū)崿F(xiàn)比USB1.1更快的數(shù)據(jù)通訊。本程序演示的是利用端點1及廠商請求進(jìn)行收發(fā)通訊的例子。
上傳時間: 2015-04-01
上傳用戶:hanli8870
1IC網(wǎng)友 做的硬盤MP3資料公開 該播放器使用了美國atmel公司出品的mp3播放器專用芯片at89c51snd1c. 本芯片特性如下: 1)MCS51內(nèi)核,可以利用單片及開發(fā)軟件Keil軟件方便開發(fā)mp3播放器,無需特殊軟件平臺; 2)MPEG I/II-Layer 3 hardware decoder .獨立MP3 Decoder .支持48,44.1,32,24,22.05,16khz取樣頻率 .支持軟件31階音量控制,高中低音均衡控制 .重低音效果 3)集成DAC部件,支持PCM,IIS格式; 4)64K字節(jié)片上代碼存儲空間(100K次擦寫壽命) 5)4K字節(jié)boot flash memory,USB/UART下載代碼 6)集成USB1.1 device部件 7)MMC卡接口 8)IDE/ATAPI接口(HDD/CD-ROM Interface) 9)2通道ADC,8Khz取樣
上傳時間: 2013-11-28
上傳用戶:litianchu
書名:《DSP芯片的原理與開發(fā)應(yīng)用(第2版)》 作者:張雄偉 曹鐵勇 頁數(shù):306頁 開本:16開 字?jǐn)?shù):480千字 出版日期:2000年9月 書號:7-5053-6127-9 內(nèi)容簡介:可編程 DSP芯片是一種應(yīng)用非常廣泛的微處理器。本書全面系統(tǒng)地介紹了DSP芯片的基本原理、開發(fā)和應(yīng)用。首先,介紹了目前廣泛使用的DSP 芯片的基本結(jié)構(gòu)和特征,定點和浮點DSP處理中的一些關(guān)鍵問題。然后,對用C 語言和MATLAB 語言進(jìn)行DSP算法的模擬進(jìn)行了介紹。接著,以目前應(yīng)用最廣的TI DSP芯片為例,介紹了定點和浮點DSP芯片的軟硬件設(shè)計方法,DSP芯片的C語言和匯編語言的開發(fā)方法以及DSP芯片的開發(fā)工具及使用,并以三個應(yīng)用系統(tǒng)的設(shè)計為例,介紹了定點和浮點DSP芯片的開發(fā)過程。最后,介紹了數(shù)字濾波器和FFT等常用數(shù)字信號處理算法的DSP實現(xiàn)。 本書旨在使讀者在了解DSP芯片基本原理的基礎(chǔ)上,能較快地掌握DSP芯片的系統(tǒng)設(shè)計和軟硬件開發(fā)方法。
上傳時間: 2014-01-03
上傳用戶:變形金剛
一個在FPGA芯片上實現(xiàn)UART功能的vhdl源代碼,提供了UART的集成
上傳時間: 2015-07-05
上傳用戶:杜瑩12345
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1